ImageVerifierCode 换一换
格式:DOCX , 页数:6 ,大小:87.53KB ,
资源ID:477958      下载积分:5 金币
已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  
下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(Verilog练习参考答案.docx)为本站会员(夺命阿水)主动上传,三一文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一文库(发送邮件至doc331@126.com或直接QQ联系客服),我们立即给予删除!

Verilog练习参考答案.docx

1、一、问答题1、下面哪些是正确的用户定义的标识符?对错误的标识符,指出其错误的原因。1)Help2)2nd_itemX,以数字2为首3)casexX,casex是verilog的关键字4)integerX,integer是verilog的关键字5)na36me6)$timeX7)moduleX,modul是everilog的关键字8)xy_aX,不允许出现字符9)7tyrX,以数字7为首10)myex4mpX,含有空格符2、定义如下的变量和常量1)32位的寄存器变量buflreg31:0bufl;2)整数ageintegerage;3)容量为256单元、字长为16位的存储器memoryreg15

2、0memory255:0;4)长度为32的向量buf2reg31:0buf2;5)值为50的参数COUNTparameterC0UNT=50;3、写出下列表达式的值1)(20=5)?8:(263)?3:932)9/613)4b11(4bllOO01004)4bll(三4bllOO15)4b00114bllOOIlll6)4b00114bllOO17)9%638)4blll200019)4blll21100二、读程序,回答相关问题:1、moduleal(a,b,sei,out);input3:0a,b;input1:0seioutput3:0out;always(aorborsei)case(

3、sei)2b00:out=a+b;2bl:out=a;2biO:out=b2bll:out=a-b;endcase;endmodule若输入1)a=sblllb=4b0100sel=2b00问输出out=IQll;2)a=sblllb=4b0100sel=2,bl问输出out=1011;3)a=sblllb=4b0100sel=2,biO问输出out=OlOO;4)a=sblllb=4b0100sel=2bll问输出out=Olll2、timescale100ns10nsmodulegete2(a,b,out)inputa,boutputout;and#(10.46,5.87)(z,a,b)n

4、or#(9.49,5.37)(out,z,a)endmodulea1540nsOIZ590rsout;950ns问:仿真时,当输入a、b从11变到01时,则输出。Ut如何变化?相对a的变化,OUt的变化延时多少时间?延时154OnS3、modulea2(elk,clr,set,a,z);inputa,elk,clr;outputregZ;reg3:0q;always(posedgeelkorposedgeclr)beginif(clr)q=4b;elseif(set)q=4hf;elsebeginql;q0=a;endendassignz=q3;endmodule_试判断该逻辑电路的逻辑功能;

5、若输入信号set.clr.elk、a的波形如下,试画出输出4、结构描述电路如下,请画出其逻辑电路。module(a,b,z);inputal:0,bl:0;output1:0zandAl(t,a0,b0),A2(tl,al,blorB(z0,tl,t);bufif1(z1,t,tl);endmodule5、modulea3(data,elk,read,out,sei);input3;0data;inputelk,sei,readoutputout;reg3;0q;always(posedgeelkorread)if(read)q=data;elseif(sei)beginout=q0elseb

6、eginoutl;endql;endalwaysif(clr)q=8b00000000elseif(set)q=8hff;elseq7=d;z=q7endmodule2、moduleexab(a,b,c,d,e)inputa,b,c;outputd,e;nand(a,b,c,d);bufif(c,d,e);not(d,e,a,b);endmodule,outputregzinput7:0d;inputelk,clr,set;outputregZ;reg7:0q;always(posedgeelk);elsebeginq=d;z=q7;endendmodulemoduleexab(a,b,c,d

7、e);nand(d,a,b,c);bufif(e,c,d);not(d,a);endmodule3下面的程序是右下图电路的结构描述。moduleexac(a,b,c,z)inputa,b,c;outputZ;nxorA(a0,al,y);or(b,z0,x);nad(x,al,c);bufifzl,b,y;endmodulemoduleexac(a,b,c,z);input1:0a;inputb,c;output1:0z;xnorA(x,a0,al);orB(z0,b,x);nandC(y,al,c);bufiflzl,y,b;endmodule四、编程题1、用VerilOg设计74138译

8、码电路。教材P178例7.24s2:10,s3:112、已知同步时序电路“1101”序列检测器的状态图如下所示,请用Verihg语言编程实现该电路。(分别用米里型、摩尔型状态机实现)米里型状态机状态转换图状态编码为sO:00,si:01,inputelk,clr,x;outputregz;regl:0state;parameters=2b00,sl=2,bl;parameters2=2bll,s3=2,biO;always(POSedgeelkorposedgeclr)beginif(dr)state=s;elsecase(state)s:beginif(x)state=sl;elsestat

9、e=s;endsl:beginif(x)state=s2;elsestate=s;ends2:beginif(x)state=s2;elsestate=s3;ends3:beginif(x)state=sl;elsestate=s;enddefualt:state=s;always(state)begincase(state)53: beginif(x)z=l,bl;elsez=l,b;defualt:z=l,b;end0/1So/01/p/摩尔型状态机状态转换图状态编码为sO:000,si:Oil,s2:010,s3:OILs4:1111/S20O/S1OO/s3omodulefsmlll(

10、elk,clr,x,z);inputelk,clr,x;outputregz;reg2:0state;parameters=3,b000,sl=3,b001;parameters2=3,b010,s3=3,bll,s4=3blOO;always(posedgeelkorposedgeclr)beginif(dr)state=s;elsecase(state)s:beginif(x)state=sl;elsestate=s;endsl:beginif(x)state=s2;elsestate=s;ends2:beginif(x)state=s2;elsestate=s3;ends3:beginif(x)state=s4;elsestate=s;ends4:beginif(x)state=s2;elsestate=sdefualt:state=s;always(state)begincase(state)54: z=l,bl;defualt:z=l,b;end

宁ICP备18001539号-1