EDA课程设计报告电子钟.docx

上传人:rrsccc 文档编号:10375584 上传时间:2021-05-13 格式:DOCX 页数:5 大小:63.87KB
返回 下载 相关 举报
EDA课程设计报告电子钟.docx_第1页
第1页 / 共5页
EDA课程设计报告电子钟.docx_第2页
第2页 / 共5页
EDA课程设计报告电子钟.docx_第3页
第3页 / 共5页
EDA课程设计报告电子钟.docx_第4页
第4页 / 共5页
EDA课程设计报告电子钟.docx_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《EDA课程设计报告电子钟.docx》由会员分享,可在线阅读,更多相关《EDA课程设计报告电子钟.docx(5页珍藏版)》请在三一文库上搜索。

1、EDA课程设计报告电子钟12020 年 4 月 19 日资料内容仅供参考,如有不当或者侵权,请联系本人改正或者删除。EDA 课程设计报告 数字钟设计班 级:学 号:姓 名:一、 设计任务22020 年 4 月 19 日资料内容仅供参考,如有不当或者侵权,请联系本人改正或者删除。设计一台能显示时、分、 秒的数字钟。具体要求如下:( 1) 由实验箱上的时钟信号经分频产生秒脉冲;( 2) 计时计数器用 24 进制计时电路 ;( 3) 可手动校时 , 能分别进行时、 分的校正 ;( 4) 整点报时 ;选做 : 可设置闹时功能, 当计时计到预定时间时, 扬声器发出闹铃信号 , 闹铃时间为 4s, 并可提

2、前终止闹铃。二、 试验目的( 1) 掌握时十进制、 六进制和二十四进制计数器的设计方法。( 2) 掌握多位计数器相连的设计方法。( 3) 掌握多位共阴极扫描显示数码管的驱动及编码。三、 总体设计方案本数字系统实现数字钟的基本的计时功能, 输入8Hz 的时钟 ,经过分频产生1Hz 的时钟信号 , 采用24/12 小时制计时 , 能显示时、 分、 秒。本系统还具有校正功能 , 能够进行时分的校时 , 当计时器运行到 59 分 59 秒开始报时 , 另外还能够设定闹钟 , 当按下闹铃开关时 , 可在规定时间闹铃 , 当开关复位时 , 闹铃停止。本数字钟实际上是一个对频率(1Hz) 进行计数的计数电路

3、。由于计数的起始时间不可能与标准时间一致 , 故需要在电路上加一个校时电路 , 同时分频后的 1Hz 时间信号必须做到准确稳定。一般使用石英晶体振荡器电路构成数字钟。数字钟的基本组成32020 年 4 月 19 日资料内容仅供参考,如有不当或者侵权,请联系本人改正或者删除。本数字钟的实现可分为以下几个模块:(1) 秒计数模块 : 秒计数 , 在频率为 1Hz 的时钟下以 60 次为循环计 数 , 并 产 生 进 位 信 号 影 响 分 计 数 ;(2) 分计数模块 : 分计数 , 在秒进位信号为高电平时 , 计数一次 ,同样以60 次为一个循环计数, 同时产生分进位信号影响时计数;(3) 时计

4、数模块 : 时计数 , 在分进位信号为高电平时 , 计数一次 ,以24/12次为一个循环计数;(4) 频率产生模块 : 产生 8Hz 的计数频率 , 经过分频得到 1Hz频率;(5) 时间显示模块 : 数码管经过动态显示 , 同时进行一定频率的扫描显示时,分,秒。(6) 时间设置模块 : 设置调试使能端 , 能够调时 , 分, 秒。基本功能是在使能端为高电平时, 能够使时和、分和秒循环计数;(7) 整点报时模块 : 在秒计数到 50 秒时 , 同时分计数到 59 分开始 , 蜂鸣器产生四个时钟周期的鸣叫 , 到整点是产生两个时钟周期的鸣叫。(8) 闹钟模块 : 在设定闹钟闹铃时间后 , 当闹钟

5、使能端有效时 ,可在闹铃时间闹铃, 经过人工拨0 后停闹。一个基本的数字钟电路主要由译码显示器、”时” , ”分” , ”秒”计数器和定时器组成。干电路系统由秒信号发生器、 ”时” , ”分” , ”秒”计数器、译码器及显示器、电路组成。42020 年 4 月 19 日资料内容仅供参考,如有不当或者侵权,请联系本人改正或者删除。分频器电路 : 一般 , 数字钟的晶体振荡器输出频率较高, 为了得到 1Hz 的秒信号输入 , 需要对振荡器的输出信号进行分频。一般实现分频器的电路是计数器电路 , 当计数满时则产生相应的跳变 , 从而得到想要的的分频后频率。时间计数单元 : 时间计数单元有时计数、 分

6、计数和秒计数等几个部分。时计数单元一般为 12 进制计数器或 24 进制计数器。译码驱动及显示单元 : 计数器实现了对时间的累计以8421BCD 码形式输出 , 为了将计数器输出的8421BCD 码显示出来。试验箱上有几种模式可供选择, 选择模式 5 则自带有显示译码器, 代码中就能够直接送四位bcd 码给相应端口就行。校时电源电路 : 当重新接通电源或走时出现误差时都需要对时间进行校正。一般 , 校正时间的方法是 : 首先截断正常的计数通路然后再进行人工出触发计数将高电平信号加到需要校正的计数单元的输入端 , 相应的时分秒数值随着时钟脉冲信号跳变 , 校正好后再按下使能键变为低电平 , 转入正常计时状态。整点报时电路: 一般时钟都应具备整点报时电路功能, 即在时间出现整点时 , 数字钟会自动报时, 以示提醒。其作用方式是发出连续的或有节奏的音频声波, 较复杂的也能够是实时语音提示。本设计的总体设计原理结构框图如下:时 显 示分 显 示秒 显 示时 译 码分 译 码秒 译 码报时 计 数分 计 数秒 计 数2020 年 4 月 19 日,5校 时 电

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 社会民生


经营许可证编号:宁ICP备18001539号-1