MT-008 将振荡器相位噪声转换为时间抖动.pdf

上传人:苏美尔 文档编号:10588947 上传时间:2021-05-24 格式:PDF 页数:10 大小:372.50KB
返回 下载 相关 举报
MT-008 将振荡器相位噪声转换为时间抖动.pdf_第1页
第1页 / 共10页
MT-008 将振荡器相位噪声转换为时间抖动.pdf_第2页
第2页 / 共10页
MT-008 将振荡器相位噪声转换为时间抖动.pdf_第3页
第3页 / 共10页
MT-008 将振荡器相位噪声转换为时间抖动.pdf_第4页
第4页 / 共10页
MT-008 将振荡器相位噪声转换为时间抖动.pdf_第5页
第5页 / 共10页
点击查看更多>>
资源描述

《MT-008 将振荡器相位噪声转换为时间抖动.pdf》由会员分享,可在线阅读,更多相关《MT-008 将振荡器相位噪声转换为时间抖动.pdf(10页珍藏版)》请在三一文库上搜索。

1、MT-008 将振荡器相位噪声转换为时间抖动 作者:Walt Kester PHASE NOISE (dBc/Hz) fo f CLOSE-IN PHASE NOISE BROADBAND PHASE NOISE (LIMITS FREQUENCY RESOLUTION) (REDUCES SNR) 1Hz BW fm Rev.A, 10/08, WK Page 1 of 10 指南 简介 为实现高信噪比(SNR),ADC的孔径抖动必须很低(参见参考文献1、2和3)。目前可提供孔 径抖动低至60 fs rms的ADC(AD9445 14位125 MSPS和AD9446 16位100 MSPS)

2、。为了避免降 低ADC的性能,必须采用抖动极低的采样时钟,因为总抖动等于转换器内部孔径抖动与外 部采样时钟抖动的方和根。然而,用于产生采样时钟的振荡器常常用相位噪声而非时间抖 动来描述特性。本文的目的就是提出一种简单的方法来将振荡器相位噪声转换为时间抖 动。 相位噪声定义 首先明确几个定义。图1所示为一个非理想振荡器(即时域中存在抖动,对应于频域中的相 位噪声)的典型输出频谱。频谱显示,1 Hz带宽内的噪声功率与频率成函数关系。相位噪声 定义为额定频率偏移fm下的1 Hz带宽内的噪声与频率fO下的振荡器信号幅度之比。 图1:受相位噪声影响的振荡器功率频谱 MT-008 IDEAL ADC AN

3、ALOG INPUT, fo DSP fs fo fs fo IDEAL SINEWAVE INPUT SAMPLING CLOCK WITH PHASE NOISE FFT OUTPUT SNR FOR IDEAL ADC WITH N N (MEASURED FROM DC TO fs/2) CLOSE-IN BROADBAND SNR = 20log10 1 2fotj f f f Page 2 of 10 采样过程基本上是采样时钟与模拟输入信号的乘法。这是时域中的乘法,相当于频域中的 卷积。因此,采样时钟振荡器的频谱与输入进行卷积,并显示在纯正弦波输入信号的FFT 输出上(见图2)。

4、图2:采样时钟相位噪声对理想数字化正弦波的影响 “近载波”相位噪声会“污损”多个频率仓中的基波信号,从而降低整体频谱分辨率。“宽带” 相位噪声则会导致整体SNR下降,如公式1所示(参考文献1和2): 公式1 通常用单边带相位噪声来描述振荡器的特性,如图3的相位噪声(dBc/Hz)与频率偏移fm的关 系曲线所示,其中频率轴采用对数刻度。注意,实际的曲线由多个区域拟合而成,各区域 的斜率为1/fx,x = 0对应于“白色”相位噪声区域(斜率 = 0 dB/10倍),x = 1对应于“闪烁”相位 噪声区域(斜率 = 20 dB/10倍)还存在x = 2、3、4的区域,这些区域依次出现,愈来愈接近 载

5、波频率。 MT-008 PHASE NOISE (dBc/Hz) FREQUENCY OFFSET, fm, (LOG SCALE) 1 f 1 f 2 1 f 3 WHITE PHASE NOISE FLICKER PHASE NOISE 1 f CORNER FREQUENCY 10k100k1M10M100M1G FREQUENCY OFFSET (Hz) RMS PHASE JITTER (radians) 210 A/10 AREA = INTEGRATED PHASE NOISE POWER (dBc) RMS JITTER (seconds) 2fO fO= OSCILLATOR

6、 FREQUENCY (100MHz) 2 fO= 200MHz PHASE NOISE (dBc/Hz) fm A = INTEGRATE TO 210 A/10 A1 A2 A3 A4 A = 10 log10(A1 + A2 + A3 + A4) Page 3 of 10 图3:振荡器相位噪声(dBc/Hz)与频率偏移的关系 请注意,相位噪声曲线与放大器的输入电压噪声频谱密度有一定的类似。像放大器电压噪 声一样,振荡器也非常需要较低的1/f转折频率。 我们已经看到,振荡器通常用相位噪声来描述性能,但为了将相位噪声与ADC的性能关联 起来,必须将相位噪声转换为抖动。为将该曲线与现代ADC应

7、用关联起来,选择100 MHz 的振荡器频率(采样频率)以便于讨论,典型曲线如图4所示。请注意,相位噪声曲线由多 条线段拟合而成,各线段的端点由数据点定义。 图4:根据相位噪声计算抖动 MT-008 Page 4 of 10 将相位噪声转换为抖动 计算等效rms抖动的第一步是获得目标频率范围(即曲线区域A)内的积分相位噪声功率。该 曲线被分为多个独立区域(A1、A2、A3、A4),各区域由两个数据点定义。一般而言,假 设振荡器与ADC输入端之间无滤波,则积分频率范围的上限应为采样频率的2倍,这近似 于ADC采样时钟输入的带宽。 积分频率范围下限的选择也需要一定的斟酌。理论上,它应尽可能低,以便

8、获得真实的 rms抖动。但实际上,制造商一般不会给出偏移频率小于10 Hz时的振荡器特性,不过这在 计算中已经能够得出足够精度的结果。多数情况下,如果提供了100 Hz时的特性,则选择 100 Hz作为积分频率下限是合理的。否则,可以使用1 kHz或10 kHz数据点。 还应考虑,“近载波”相位噪声会影响系统的频谱分辨率,而宽带噪声则会影响整体系统信 噪比。最明智的方法或许是按照下文所述对各区域分别积分,并检查各区域的抖动贡献幅 度。如果使用晶体振荡器,则低频贡献与宽带贡献相比,可能可以忽略不计。其它类型的 振荡器在低频区域可能具有相当大的抖动贡献,必须确定其对整体系统频率分辨率的重要 性。

9、各区域的积分产生个别功率比,然后将各功率比相加,并转换回dBc。一旦知道积分相位 噪声功率,便可通过下式计算rms相位抖动(单位为弧度,更多信息及其引申等参见参考文 献3至7): rms相位抖动(弧度)= 公式2 以上结果除以2fO,便可将用弧度表示的抖动转换为用秒表示的抖动: rms相位抖动(秒)= 公式3 应注意,网络上可以找到计算机程序和电子表格来执行分段积分并计算rms抖动,从而大 大简化计算过程(参考文献8、9)。 图5给出了一个计算示例,它假设仅存在宽带相位噪声。所选的150 dBc/Hz宽带相位噪声 代表了良好信号发生器的特性,由此获得的抖动值可以代表实际情况。150 dBc/H

10、z的相 位噪声(用比值表示)乘以积分带宽(200 MHz),得到67 dBc的积分相位噪声。请注意,该 乘法相当于把10 log10200 MHz 0.01 MHz的量与相位噪声(dBc/Hz)相加。实际上,计算中 可以丢弃0.01 MHz的频率下限,因为它不会对最终结果产生重大影响。利用公式3可知, 总rms抖动约为1 ps。 MT-008 10k100k1M10M100M1G FREQUENCY OFFSET (Hz) fO= OSCILLATOR FREQUENCY (100MHz) 2 fO= 200MHz PHASE NOISE (dBc/Hz) fm INTEGRATE TO A

11、150 RMS PHASE JITTER (radians) 210 = 6.32104radians A/10 RMS JITTER (seconds) = RMS PHASE JITTER (radians) 2fO A = 150dBc + 10 log10200106 0.01106= 150dBc + 83dB = 67dBc = 1ps Wenzel ULN Series*174dBc/Hz 10kHz+ Wenzel Sprinter Series,165dBc/Hz 10kHz+ High Quality Signal Generator 150dBc/Hz 10kHz+ Th

12、ermal noise floor of resistive source in a matched system +25C = 174dBm/Hz 0dBm = 1mW = 632mV p-p into 50 * An oscillator with an output of +13dBm (2.82V p-p) into 50 with a phase noise of 174dBc/Hz has a noise floor of +13dBm 174dBc = 161dBm, 13dB above the thermal noise floor (Wenzel ULN and Sprin

13、ter Series Specifications and Pricing Used with Permission of Wenzel Associates) Page 5 of 10 晶体振荡器的相位噪声和抖动一般是最低的,图6给出了几个例子以供比较。所示的全部 振荡器都具有20 kHz的1/f转折频率,因此相位噪声代表的是白色相位噪声水平。两个 Wenzel振荡器为固定频率型,性能出色(参考文献9)。利用可变频率信号发生器很难实现 如此高的性能,一个质量相对较高的发生器的性能为150 dBc,如图所示。 图5:假设仅存在宽带相位噪声的抖动计算示例 图6:100 MHz振荡器的宽带相位本底

14、噪声比较(Wenzel ULN和Sprinter 系列的特性和报价已获得Wenzel Associates的许可) MT-008 1001k10k100k1M10M 120 130 140 150 160 170 180 (125dBc/Hz, 100Hz) (150dBc/Hz, 1kHz) (174dBc/Hz, 10kHz) (174dBc/Hz, 200MHz) 0.01ps 0.002ps 0.063ps TOTAL RMS JITTER = 0.064ps FREQUENCY OFFSET (Hz) PHASE NOISE (dBc/Hz) 1001k10k100k1M10M 12

15、0 130 140 150 160 170 180 (120dBc/Hz, 100Hz) (150dBc/Hz, 1kHz) (165dBc/Hz, 10kHz) (165dBc/Hz, 200MHz) 0.02ps 0.003ps 0.18ps TOTAL RMS JITTER = 0.18ps FREQUENCY OFFSET (Hz) PHASE NOISE (dBc/Hz) WENZEL STANDARD 100MHz-SC ULTRA LOW NOISE (ULN) CRYSTAL OSCILLATOR WENZEL STANDARD 100MHz-SC SPRINTER CRYST

16、AL OSCILLATOR 100M 100M Page 6 of 10 这里应注意,振荡器的本底噪声存在一个理论限值,它由匹配源的热噪声决定:+25时 为174 dBm/Hz。因此,相位噪声为174 dBc/Hz的振荡器以+13-dBm输出驱动50 (2.82-V p-p)负载时,其本底噪声为174 dBc + 13 dBm = 161 dBm。这就是图6所示的Wenzel ULN 系列的情况。 图7给出了两个Wenzel晶体振荡器的抖动计算。每种情况中的数据点直接来自制造商的数 据手册。由于1/f转折频率较低,抖动的绝大部分是由“白色”相位噪声区域引起的。计算值 64 fs (ULN-Se

17、ries)和180 fs说明抖动极低。图中分别标出了各区域的噪声贡献,以供参考。 总抖动为各抖动贡献因素的方和根。 图7:低噪声100 MHz晶体振荡器的抖动计算 (所用相位噪声数据已获得Wenzel Associates的许可) 在要求低抖动采样时钟的系统设计中,低噪声专用晶体振荡器的成本一般极高。替代方案 是使用锁相环(PLL)和压控振荡器来“净化”高噪声系统时钟,如图8所示。关于PLL设计有 许多很好的参考资料(例如参考文献10至13),在此不做进一步探讨,但仅说明一点:使用 窄带宽环路滤波器和压控晶体振荡器(VCXO)通常可获得最低的相位噪声。如图8所示, PLL在降低整体相位本底噪声

18、的同时,往往也会降低“近载波”相位噪声。在PLL输出之后连 接一个适当的带通滤波器,可以进一步降低白色本底噪声。 MT-008 PHASE DETECTOR CHARGE PUMP LOOP FILTER BPF ADC SAMPLING CLOCK NOISY CLOCK fs fs fs fs VCXO DIVIDER ADF4001, OR ADF41xx-SERIES Page 7 of 10 在PLL中内置一个自由运行VCO的效果如图9所示。注意,由于PLL的作用,“近载波”相位 噪声大幅降低。 图8:使用锁相环(PLL)和带通滤波器来调理高噪声时钟源 图9:自由运行的VCO和连接P

19、LL的VCO的相位噪声 MT-008 PHASE NOISE (dBc/Hz) 1001k10k100k1M10M100M1G 80 90 100 110 120 130 140 150 4.5G (82dBc/Hz, 100Hz) (77dBc/Hz, 10kHz) (112dBc/Hz, 100kHz) (134dBc/Hz, 1MHz) (146dBc/Hz, 10MHz) (146dBc/Hz, 4.5GHz) 0.28ps 0.89ps 0.07ps 0.03ps 0.34ps TOTAL RMS JITTER = 1.57ps PHASE NOISE (dBc/Hz) FREQUE

20、NCY OFFSET (Hz) (80dBc/Hz, 1kHz) 70 1.21ps Page 8 of 10 ADI公司提供许多不同的频率合成产品,包括DDS系统、整数N和小数N分频PLL等。例 如,ADF4360系列是内置VCO的完全集成式PLL。在结合使用一个10 kHz带宽环路滤波器 的情况下,ADF4360-1 2.25-GHz PLL的相位噪声如图10所示,分段近似和抖动计算如图11 所示。请注意,即使采用非晶体VCO,rms抖动也只有1.57 ps。 图10:采用10 kHz带宽环路滤波器的ADF4360-1 2.25-GHz PLL的相位噪声 图11:ADF4360-1 2.2

21、5-GHz PLL相位噪声的分段近似抖动计算 MT-008 Page 9 of 10 一直以来,PLL设计高度依赖于教科书和应用笔记来帮助设计环路滤波器等。现在,利用 ADI公司提供的可免费下载的ADIsimPLL软件,PLL设计变得非常轻松。要开始设计,请 输入所需的输出频率范围以选择一个电路,然后选择PLL、VCO和晶体参考。一旦选定环 路滤波器配置后,就可以分析电路并从频域和时域两方面优化相位噪声、相位裕量、增 益、杂散水平、锁定时间等。程序还能根据PLL相位噪声计算rms抖动,以便评估作为采 样时钟的最终PLL输出。 结束语 采样时钟抖动可能会给高性能ADC的信噪比性能带来灾难性影响。

22、虽然信噪比与抖动之间 的关系已为大家所熟知,但大多数振荡器都是用相位噪声来描述特性的。本文说明了如何 将相位噪声转换为抖动,以便轻松计算信噪比的下降幅度。 使用晶体VCO(以及适当的滤波)的现代PLL虽然不如成本高昂的独立晶体振荡器那样理 想,但也能实现出色的抖动性能,适合除要求最为苛刻的应用之外的大部分应用。 由于低抖动要求,整个时钟分配问题变得更加重要。ADI公司现在提供一系列时钟分配IC 以满足这种需求( Page 10 of 10 MT-008 1.Brad Brannon, Aperture Uncertainty and ADC System Performance, Applic

23、ation Note AN-501, Analog Devices, download at . 2.Bar-Giora Goldberg, The Effects of Clock Jitter on Data Conversion Devices, RF Design, August 2002, pp. 26-32, . 3.Ulrich L. Rohde, Digital PLL Frequency Synthesizers, Theory and Design, Prentice-Hall, 1983, ISBN 0- 13-214239-2, all of Chapter 2 and

24、 pp. 411-418 for computer analysis. 4.Joseph V. Adler, Clock-Source Jitter: A Clear Understanding Aids Oscillator Selection, EDN, February 18, 1999, pp. 79-86, . 5.Neil Roberts, Phase Noise and Jitter A Primer for Digital Designers, EEdesign, July 14, 2003, . 6.Boris Drakhlis, Calculate Oscillator J

25、itter by using Phase-Noise Analysis Part 1, Microwaves and RF, January 2001, p. 82, . 7.Boris Drakhlis, Calculate Oscillator Jitter by using Phase-Noise Analysis Part 2, Microwaves and RF, February 2001, p. 109, . 8.Raltron Electronics Corporation, 10651 Northwest 19th Street, Miami, Florida 33172,

26、Tel: (305) 593- 6033, . (see Convert SSB Phase Noise to Jitter under Engineering Design Tools). 9.Wenzel Associates, Inc., 2215 Kramer Lane, Austin, Texas 78758, Tel: (512) 835-2038, (see Allan Variance from Phase Noise under Spreadsheets). 10. Mike Curtin and Paul OBrien, Phase-Locked Loops for Hig

27、h-Frequency Receivers and Transmitters, Part 1, Analog Dialogue 33-3, 1999, . 11. Mike Curtin and Paul OBrien, Phase-Locked Loops for High-Frequency Receivers and Transmitters, Part 2, Analog Dialogue 33-5, 1999, . 12. R. E. Best, Phase-Locked Loops: Theory, Design and Applications, Fourth Edition,

28、McGraw-Hill, 1999, ISBN 0071349030. 13. F. M. Gardner, Phaselock Techniques, Second Edition, John Wiley, 1979, ISBN 0471042943. Copyright 2009, Analog Devices, Inc. All rights reserved. Analog Devices assumes no responsibility for customer product design or the use or application of customers produc

29、ts or for any infringements of patents or rights of others which may result from Analog Devices assistance. All trademarks and logos are property of their respective holders. Information furnished by Analog Devices applications and development tools engineers is believed to be accurate and reliable, however no responsibility is assumed by Analog Devices regarding technical accuracy and topicality of the content provided in Analog Devices Tutorials. 参考文献

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 科普知识


经营许可证编号:宁ICP备18001539号-1