课程设计(论文)-十五路抢答器设计.doc

上传人:yyf 文档编号:3292545 上传时间:2019-08-08 格式:DOC 页数:24 大小:443.01KB
返回 下载 相关 举报
课程设计(论文)-十五路抢答器设计.doc_第1页
第1页 / 共24页
课程设计(论文)-十五路抢答器设计.doc_第2页
第2页 / 共24页
课程设计(论文)-十五路抢答器设计.doc_第3页
第3页 / 共24页
课程设计(论文)-十五路抢答器设计.doc_第4页
第4页 / 共24页
课程设计(论文)-十五路抢答器设计.doc_第5页
第5页 / 共24页
点击查看更多>>
资源描述

《课程设计(论文)-十五路抢答器设计.doc》由会员分享,可在线阅读,更多相关《课程设计(论文)-十五路抢答器设计.doc(24页珍藏版)》请在三一文库上搜索。

1、十五路抢答器设计摘要:数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。经过布线、焊接、调试等工作后数字抢答器成形。关键字:抢答电路; 定时电路; 报警电路Abstract: the main circuit by digital vies to answer first and expansion of the circuit. Priority coding circuit, latches, dec

2、oder circuit will be the teams input signal on a display output; Use the control circuit and the host switch alarm circuit, the above two parts subject circuit. Through the regular circuit and decode the circuit will be second pulse a signal on the monitor realization output timing function, constit

3、ute expansion circuit. After wiring, welding, commissioning work digital vies to answer first is forming.Key word: vies to answer first circuit; Timing circuit; Alarm circuitIII目录摘要Abstract:III引言5第1章 设计任务与要求71.1 基本功能71.2 扩展功能7第2章 抢答器组成框图82.1抢答器组成总框图82.2 各个电路的组成82.3 抢答器组成具体框图9第3章 单元电路103.1 抢答电路103.1.

4、1主要功能103.2.2 电路原理图113.2 定时电路153.2.1 主要功能153.2.2 电路原理图153.2.3 子电路163.3 报警电路183.3.1主要功能183.3.2电路原理图183.4 控制电路193.4.1 主要功能193.4.2 子电路19致谢22参考文献23附录24引言抢答器同时供16名选手或16个代表队比赛,设置一个系统清除和抢答控制开关S,该开关由主人控制。抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示,同时扬声器发出报警声响提示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。抢答器具有定时抢答功能,且一

5、次抢答的时间由主持人设定(如30秒)。当主持人启动开始键后,定时器进行减计时,同时扬声器发出短暂的声响,声响持续的时间0.5秒左右。参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。如果定时时间已到,无人抢答,本次抢答无效,系统报警并禁止抢答,定时显示器上显示00。2第1章 设计任务与要求1.1 基本功能1可同时15名选手参加比赛,他们的编号分别是1,2,3,4,5,6,7,8,9,10,11,12,13,14,15,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是S1,S2,S3,S4,S5,S6,S7,S8,S

6、9,S10,S11,S12,S13,S14,S15。2节目主持人设置一个控制开关,用来控制系统的清零和抢答的开始。3数字抢答器应具有数码锁存、显示功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在LED数码管上显示选手的编号,同时扬声器给出音响提示。此外,要封锁输入电路,禁止其他选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。1.2 扩展功能1定时抢答功能。抢答器定时为30 s,启动起始键后,定时器开始工作,立即减计,并在显示器上显示出来,同时扬声器要短暂报警。2参赛选手在设定的时间内抢答(30s),抢答用效,定时器停止工作,显示器上显示选手的编号和抢倕时刻的时间,并保持到

7、主持人将系统清零为止。 3当定时抢答的时间已到,还没有选手抢答进,本次抢答无效,系统短暂报警,并封锁输入电路,禁止选手超时后抢答,时间显示器上显示00。第2章 抢答器组成框图第2章 抢答器组成框图2.1抢答器组成总框图 图2.1.1 抢答器组成框图2.2 各个电路的组成1. 照框图,根据功能指标的要求,可以确定各个电路的组成。1) 抢答电路由优先编码电路74LS148,锁存器74LS279组成。2) 定时电路由秒脉冲产生电路NE555,同步计数器74LS192组成。3) 报警电路由脉冲产生电路NE555,扬声器组成。4) 控制电路用单稳态触发器74LS121和一些门电路实现。2. 图示的定时抢

8、答器的工作过程是:接通电源时,节目主持人将开关置于“清除”位置,抢答器处于禁止工作状态,编号显示器灭灯,定时显示器显示设定的时间,当节目主持人宣布抢答题目后,说一声“抢答开始”,同时将控制开关拨到“开始”位置,扬声器给出声响提示,抢答器处于工作状态,定时器倒计时。当定时时间到,却没有选手抢答时,系统报警,并封锁输入电路,禁止选手超时后抢答。当选手在定时时间内按动抢答键时,抢答器要完成以下四项工作:1) 优先编码电路立即分辨出抢答者的编号,并由锁存器进行锁存,然后由译码显示电路显示编号;2) 扬声器发出短暂声响,提醒节目主持人注意;3) 控制电路要对输入编码电路进行封锁,避免其他选手再次进行抢答

9、;4) 控制电路要使定时器停止工作,时间显示器上显示剩余的抢答时间,并保持到主持人将系统清零为止。当选手将问题回答完毕,主持人操作控制开关,使系统回复到禁止工作状态,以便进行下一轮抢答。2.3 抢答器组成具体框图抢答按钮优先编码电路74LS148主持人控制开关时序控制电路 报警电路NE555秒脉冲产生电路NE555同步计数器74LS192显示电路(七段显示器)译码电路74LS48单稳态触发器74LS121二进制/BCD编码转化电路锁存器74LS279译码电路74LS48显示电路(七段显示器)-4 -第3章 单元电路3.1 抢答电路3.1.1主要功能抢答电路的功能有两个:一是能分辨出选手按键的先

10、后,并锁存优先抢答者的编号,供译码显示电路用;二是要使其他选手的按键操作无效。选用优先编码器74LS148和RS锁存器74LS279可以完成上述功能,其电路组成如下图所示。其工作原理是:当主持人控制开关处于“清除”位置时,RS触发器的端为低电平,输出端(4Q1Q)全部为低电平,于是74LS48的BI=0,显示器灭灯;74LS148的选通输入端ST=0,机密第 10 页2019-8-874LS148处于工作状态,此时锁存电路不工作,当主持人开关拨到“开始”位置时,优先编码电路和锁存电路同时处于工作状态,即抢答器处于等待工作状态,等待输入端S1S15输入信号,当有选手将键按下时(如按下S5),74

11、LS148的输出Y2Y1Y0=010,YEX=0,经RS锁存器后,CTR=1,BI=1,74LS279处于工作状态,4Q3Q2Q=101,经74LS48译码后,显示器显示出“5”。此外,CTR=1,使74LS148的ST端为高电平,74LS148处于禁止工作状态,封锁了其他按键的输入。当按下的键松开后,74LS148的YEX为高电平,但由于CTR维持高电平不变,所以74LS148仍处于禁止工作状态,其他按键的输入信号不会被吸收,这就保证了抢答者的优先性以及抢答电路的准确性。当优先抢答者回答完问题后,由主持人操作控制开关S,使抢答电路复位,以便进行下一轮抢答。3.2.2 电路原理图图3.1.2.

12、1抢答电路原理图3.1.3 子电路第3章 单元电路1)优先编码电路根据要求,用两片优先编码器74LS148级连组成。由74LS148的功能表可以看出当高位片处于工作状态且没有输入时,Y2,Y1, Y0, YEX都是1,Y S为0 ,低位片也处于工作状态。当高位片有输入时,YS=1 =ST,所以低位片处于封锁状态,同时两片的输出YS=1,高位片YEX为0,低位片的YEX为1。当低位片用输入时,高位片的YS=0,低位片的YS=1,高位片YEX为1,低位片的YEX为0。由 ZYEX=YEX1YEX2 Z0=Y01Y02Z1=Y11Y12 Z2=Y21Y22 Z3= 可以得到当ST=0时,即74LS1

13、48处于工作状态时,不论是低位片还用高位片有输入时,图3.1.3.1 优先编码电路ZYEX都为0,当没有输入时,ZYEX为1。当高位片有输入时,Z3为0,当低位片有输入时,Z3为1,当ST为1时,74LS148处于禁止工作状态,Z3为1。表3.1.3.1 74LS148功能表输入输出STS0S1S2S3S4S5S6S7Y2Y1Y0YEXYS111111011111111111100011111111110100111111110010011111101010011111000100111011010011010010010010100000012)锁存器74LS279由基本R-S的状态方程和时

14、序图可看出,表3.1.3.2 锁存器74LS279真值表输入输出Q11Q0011 10000 图3.1.3.2 基本R-S触发器逻辑等号与波形图RS触发器的端为低电平,由于74LS148没有输入,都为1,所以输出端(4Q1Q)全部为0当74LS148有输入,相应的为0,所对应的输出端变为1,当输入退出时,重新变为1,而对应的输出端保持1不变,实现了锁存的功能。当ZYEX为0时,Q的输出为1, Q=ST=1,所以令74LS148处于禁止工作状态,使其他按键的输入信号不会被吸收,这就保证了抢答者的优先性以及抢答电路的准确性。当优先抢答者回答完问题后,由主持人操作控制开关S,使抢答电路复位(即令=0

15、),以便进行下一轮抢答。3)4位二进制/BCD码变换电路由全加器74LS283与门电路组成,由于用15路选择,4位二进制数表示的十进制数的范围为015,其8421BCD码需用5位二进制数表示,它们之间的对应关系如下表表3.1.3.3 4位二进制/BCD码变换电路真值表二进制数BCD码Z3Z2Z1Z0D10D03D02D01D00000000000010001000012001000010300110001140100001005010100101601100011070111001118100001000910010100110101010000111011100011211001001013

16、1101100111411101010015111110101-7- 以上的真值表可以写出BCD码与二进制之间的表达式: Z0= D00 D10 D03 D02 D01= Z3 Z2 Z1+0000 当 Z3 (Z2+Z1)=0 D10 D03 D02 D01= Z3 Z2 Z1+0011 当Z3 (Z2+Z1)=1 图 3.1.3.34位二进制/BCD码变换电路3.2 定时电路3.2.1 主要功能节目主持人根据抢答题的难易程度,设定一次抢答的时间(30s),通过预置时间电路对计数器进行预置,选用十进制同步加/减计数器74LS192进行设计,计数器的时钟脉冲由秒脉冲电路提供。3.2.2 电路原

17、理图第3章 单元电路图3.2.2定时电路原理图3.2.3 子电路1)555构成的多谐振荡器作为秒脉冲发生器把555的2,6脚接在一起,根据对555组成原理图的分析可知,电容上的电压将在到之间变化。电路的工作波形如下图所示 图3.2.3.1.1 电容和输出电压的波形图 图3.2.3.1.2 555构成的多谐振荡图从图中看出,输出电压Vo的低电平时间为电容上电压Vc从减少到所需要的时间,Vo的高电平时间Vc 为电容上电压从增大到所需要的时间,电路的振荡周期和频率计算如下 (3.2.3.1.1) (3.2.3.1.2) (3.2.3.1.3) (3.2.3.1.4)取=15K, =68K, C=10

18、uF, 可得振荡频率为所以, T=1s 2) 由Multisim仿真得到如下波形,符合秒脉冲的要求。图3.1.3.2.1多谐振荡器频率仿真波形2)74LS192构成的三十进制递减计数器74LS192是十进制可编程同步加/减计数器,采用8421码二-十进制编码,并具有直接清零,置数,加/减计数功能。由74LS192构成的三十进制递减计数器的电路原理图如下所示,低位片的BO2借位信号接到高位片的CPD端,两片的CPU端都接高电平。-10-第3章 单元电路图3.2.3.2.1 74LS192构成的三十进制递减计数器从功能表和时序图可以得到三十进制递减计数器的工作原理:预置数为N=(0011 0000

19、)8421 BCD=(30)10 只有当低位BO2端发出借位脉冲时,高位片计数器才作减计数,当高,低位计数器处于全零,且CPD为0时,高位片BO2端发出借位脉冲。当LD为电低平时,计数器完成并行置数。 图3.2.3.2.1 74LS192构成的三十进制递减计数器时序图3.3 报警电路由555组成多谐振荡器,产生约为1Khz的脉冲,来驱动扬声器发生声音。(本设计方案用发光二极管代替扬声器)3.3.1主要功能 当用信号来时,PR为高电平,振荡器工作。平时保持低电平不变,从上面对555组成多谐振荡器的分析,当4脚为低电平时,振荡器停振。振荡频率为 (3.3.1.1) T=1/0.01s (3.3.1

20、.2)3.3.2电路原理图用Multisim仿真可得如下波形,可知电路的频率跟理论计算值相符图3.3.2.2 频图率仿真波形3.4 控制电路3.4.1 主要功能 1) 主持人将控制开关拨到“开始”位置时,扬声器发声,抢答电路和定时电路进入正常抢答工作状态。 2) 当参赛选手按动抢答键时,扬声器发声,抢答电路和定时电路停止工作。3) 当设定的抢答时间到,无人抢答时,扬声器发声,同时抢答电路和定时电路停止工作。3.4.2 子电路1) 时序控制电路根据上面的功能要求设计的时序控制电路如下图所示。图中,门G1的作用是控制时钟信号CP的放行与禁止,门G2的作用是控制74LS148的输入使能端ST。工作原

21、理是:主持人控制开关从“清除”位置拨到“开始”位置时, 74LS279的输出CTR=0,经G3反相,A=1,则从555输出端来的时钟信号CP能够加到74LS192的CPD时钟输入端,定时电路进行递减计时。同时,在定时时间未到时, 74LS192的借位输出端BO2=1,门G2的输出ST=0,使74LS148处于正常工作状态,从而实现功能(1)的要求。当选手在定时时间内按动抢答键时,CTR=1,经G3反相,A=0,封锁CP信号,定时器处于保持工作状态;同时,门G2的输出ST=1,74LS148处于禁止工作状态,从而实现功能(2)的要求。当定时时间到时,来自74LS192的BO2=0,ST=1,74

22、LS148处于禁止工作状态,禁止选手进行抢答。同时,门G1处于关门状态,封锁CP信号,使定时电路保持00状态不变,从而实现功能(3)的要求。图3.4.2.1 时序控制电路2) 报警控制电路由74LS121组成,根据上对报警的要求以及74LS121的功能表,可得到如下电路原理图。其中当S=0时,由于BO2和ZYEX都为1,所以在S的正跳沿产生时,不会产生触发,所以使用了门电路与ZYEX配合,当电路开始置数为30时,令ZYEX=O,就可以产生触发,从而实现上-12-述的功能。 表3.4.2.2集成单稳态触发器7421功能表图3.4.2.2 报警控制电路致谢本论文从选题到完成,每一步都是在老师的指导

23、下完成的,倾注了老师的大量心血。在此,谨向老师表示崇高的敬意和衷心的感谢!在此表示深深的敬意与感谢。并对多年来教导关心过我的老师表示深深的谢意和敬意!这次设计,让我受益匪浅,我要感谢本班及寝室的亲爱的同学在设计期间给我的无私热心帮助。-14-参考文献1 康华光,邹寿彬编.电子技术基础数字部分(第四版)M.北京:高等教育出版社,20052 康华光,邹寿彬编.电子技术基础模拟部分(第四版)M.北京: 高等教育出版社,20053 谢自美编.电子线路设计实验测试 (第二版) M.上海:电子工业出版社,20014 陈大钦编.电子技术基础实验(第二版)M.湖北:机械工业出版社,2001 5 安玉景,李雪莹编.电子技术基础实验M.人民邮电出版社,2002 6 邹其洪, 黄智伟,高嵩,等编著.电工电子实验与计算机仿真M.电子工业出版社,2005 附录 智力竞赛抢答器总电路24 16

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 研究报告 > 信息产业


经营许可证编号:宁ICP备18001539号-1