基于nRF2401的无线传输系统的设计.doc

上传人:韩长文 文档编号:5020647 上传时间:2020-01-29 格式:DOC 页数:13 大小:1.43MB
返回 下载 相关 举报
基于nRF2401的无线传输系统的设计.doc_第1页
第1页 / 共13页
基于nRF2401的无线传输系统的设计.doc_第2页
第2页 / 共13页
基于nRF2401的无线传输系统的设计.doc_第3页
第3页 / 共13页
基于nRF2401的无线传输系统的设计.doc_第4页
第4页 / 共13页
基于nRF2401的无线传输系统的设计.doc_第5页
第5页 / 共13页
点击查看更多>>
资源描述

《基于nRF2401的无线传输系统的设计.doc》由会员分享,可在线阅读,更多相关《基于nRF2401的无线传输系统的设计.doc(13页珍藏版)》请在三一文库上搜索。

1、基于nRF2401的无线传输系统的设计1设计思路 需要建立一个在一定范围中使用的小型无线网络通信系统,要求通信距离在10m左右,具有数据通信的功能。如图1所示 微机将数据传给单片机控制系统,然后单片机把数据传给射频部分发射出去,同时还要能够接受数据。2方案设计2.1射频收发芯片nRF2401简绍 nRF2401系列的芯片,因为串口的编程相对简单,应用及编程非常简单,并且传送的效率很高,标称速率就是实际速率。nRF2401外围元件仅需2个,无需声表面滤波器、变容管等昂贵的元件,只需一个晶振和一个电阻即可设计射频电路。 由于无线收发芯片是应用在一些移动的产品上,因此功耗非常重要,应该根据需要选择综

2、合功耗较小的模块。nRF2401芯片都工作在2. 4GHz自由频段, nRF2401,最高传输速率超过1Mbit/ S,它采用SoC方法设计,只需少量外围元件便可组成射频收发电路。nRF2401的引脚排列如图如图2所示 主要特点它采用5mm5mm的24引脚QFN封装。nRF2401的主要特点如下: .采用全球开放的2. 4GHz频段,有125个频道,可满足多频及跳频需要; .速率(1Mbps),且具有高数据吞吐量; .外围元件极少,只需一个晶振和一个电阻即可设计射频电路; .发射功率和工作频率等所有工作参数可全部通过软件设置: .电源电压范围为1. 9-3. 6V,功耗很低; .电流消耗很小,

3、-5dBm输出功率时的典型峰值电流为10. 5mA; .芯片内部设置有专门的稳压电路,因此使用任何电源(包括DC/ DC开关电源)均有很好的通信效果; .每个芯片均可以通过软件设置最多40bit地址,而且只有收到本机地址时才会输出数据(提供一个中断指示),同时编程也很方便; .内置CRC校验硬件电路和协议; .采用DuoCeiver TM技术可同时接收两个nRF2401的数据; .采用ShockBurst TM模式时,能适用极低的功率操作和不严格的MCU执行; .无需外部SAW滤波器; .可10096RF检验;.带有数据时隙和数据时钟恢复功能。nRF2401的内部结构原理及外部组成框图如图3所

4、示 管脚功能如图如图4所示 nRF2401的一些管脚具体功能如下:PWR-UP为上电端,CE为工作状态使能端, Cs为片选端,控制器通过对nRF2401的PWR-UP, CE和CS管脚状态组合设置,控制nRF2401的主工作方式。当状态组合为110, 101或100时,芯片分别处于激活、配置或保持方式。当PW- UP置0时,芯片处于掉电状态。CLK1, CLK2为通道1, 2时钟信号端。由控制器提供,在突发模式下,在时钟信号的下降沿从nRF2401的DATA管脚读出数据。DATA, DOUT为通道1, 2数据端,控制器与nRF2401由CLK, DR和DATA组成的三线接口交换传输的数据。通道

5、1可接收和发送数据,通道2只能接收数据。3)状态字如图如图5所示 nRF2401具有144位状态字。控制器将nRF2401设为配置方式,然后由通道1向nRF2401写入状态字的配置值,写时高位在前。配置方式下控制器写状态字的过程与激活方式下向nRF2401写入数据的过程完全相同,都经由CLK, DR和DATA组成的三线接口完成。 4)工作方式 nRF2401的ShockBurst RX/ TX模式采用片上先进先出来进行低数据率的时钟同步和高数据率的传输,因此极大的降低了功耗。ShockBurstTM发射主要通过MCU接口引脚CE, CLK1和DATA来完成。当MCU请求发送数据时,置CE为高电

6、平,此时的接收机地址和有效载荷数据作为nRF2401的内部时钟,可用请求协议或MCU将速率调至1Mbps;置CE为低电平可激活ShockBurst发射。ShockBurst接收主要使用MCU接口引脚CE, DR1, CLK1和DATA来实现。当正确设置射频包输入载荷的地址和大小后,置CE为高电平可激活RX。此后便可在nRF2401监测信息输入200s,若收到有效数据包,则给MCU一个中断并置DR1为高电平,以使MCU以时钟形式输出有效载荷数据,待系统收到全部数据后,nRF2401再置DR1为低;此时如果CE保持高电平,则等待新的数据包。若CE置低电平,则开始接收新的序列2.2单片机AT89C5

7、1RB2 单片机是把CPU、内存及I/O压缩在同一块芯片上,再外加一些电子元件便可以构成一套简易的控制系统。AT89C51RB2单片机是一种低功耗、高性能的8位CMOS单片机。片内含有16KB Flash ROM, 1280字节RAM, 8位数据总线,4个串行1/0端口,32条I/0线,3个16位定时/计数器,9个中断源,片内振荡器和时钟电路,工作频率40MHz工作电压范围为2. 7V5. 5V(实际使用+5V供电)。其主要特性为: .高速构架,具有多种工作频率 .具有ISP串行在线下载擦写功能,可直接在电路板上进行程序修改、烧录等操作。 .具有一片1024Bytes的扩展RAM (XRAM)

8、 .具有键盘中断接口P1 .主从模式的同步串行SPI接口 .8-bit的时钟预换算装置 .改进的X2模式,可以独立选择CPU和每个外设 .可编程的5通道计数阵列 .异步RESET端口 .全双工增强型通用串行接口UART .DART专用的波特率发生器封装形式为: PLCC44 如图6所示(1)管脚说明和主要特性 VCC:供电电压。 GND:接地。P0口:P0口为一个8位漏级开路双向I/O口,每脚可驱动8TTL门电路。当P0口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。 P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,内口缓冲器能

9、接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特

10、殊功能寄存器的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。 P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,由于外部下拉为低电平,P3口将输出电流这是由于上拉的缘故。P3口也可作为AT89C51RB2的一些特殊功能口,如下所示: 口管脚备选功能 P3. 0/RXD(串行输入口) P3. 1 /TXD(串行输出口) P3. 2/ INT0(外部中断0) P3. 3/ INT1(外部中断1) P3. 4/T0(记时器0外部输入) P3. 5/T1(记时器1外部输入) P3.

11、6/ WR(外部数据存储器写选通) P3. 7/ RD(外部数据存储器读选通) P3 口同时为FLASH编程和编程校验接收一些控制信号。 RST: 复位输入。当振荡器复位器件时,要保持RST脚两个机器周期的高电平时间。ALE/PROG:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。在FLASH编程期间,此引脚用于输入编程脉冲。在平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6。因此它可用作对外部输出的脉冲或用于定时目的。然而要注意的是:每当用作外部数据存储器时,将跳过一个ALE脉冲。如想禁止ALE的输出可在SFRBEH地址上置0。此时,ALE只有在执

12、行MOVX,MOVC指令时ALE才起作用。另外,该引脚被略微拉高。如果微处理器在外部执行状态ALE禁止,置位无效.PSEN:外部程序存储器的选通信号。在由外部程序存储器取指期间,每个机器周期两次PSEN有效。但在访问外部数据存储器时,这两次有效的PSEN信号将不出现.EA/VPP:当EA保持低电平时,则在此期间外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器。注意加密方式1时,EA将内部锁定为RESET;当EA端保持高电平时,此间内部程序存储器。在FLASH编程期间,此引脚也用于施加12V编程电源(VPP)XTAL1:反向振荡放大器的输入及内部时钟工作电路的输入。 XTAL2

13、:来自反向振荡器的输出。 XTAL1和XTAL2分别为反向放大器的输入和输出。该反向放大器可以配置为片内振荡器。石英晶体振荡和陶瓷振荡均可采用。如采用外部时钟源驱动器件,XTAL2应不接。有余输入至内部时钟信号要通过一个二分频触发器,因此对外部时钟信号的脉宽无任何要求,但必须保证脉冲的高低电平要求的宽度。 (2) AT89C51RB2的特殊功能寄存器 C51核心寄存器:ACC, B, DPH, DPL, PSW, SPI/O寄存器:P0, P1, P2, P3时间寄存器:T2CON, T2MOD, TCON, TH0, TH1, TH2, TMOD, TL0, TL1, TL2, RCAP2L

14、, RCAP2H 串行输入输出寄存器:SADDR, SADEN, SBUF, SCON 可编程计数阵列(PCA)寄存器:CCON, CCAPMX, CL, CH, CCAPxH, CCAPxL (x: 0到4) 电源和时钟控制寄存器:PCON 看门狗计时寄存器:WDTRST, WDTPRG 中断寄存器:IEN0, IPL0, IPH0, IEN1, IPL1, IPH1 键盘接口寄存器:KBE, KBF, KBLS SPI寄存器:SPCON (SP控制寄存器),SPSTR (SP状态寄存器),SPRAT (SP数据寄存器) 波特率发生器寄存器:BRL, BDRCON FLASH寄存器:FCON

15、 时钟预比例器寄存器:CKRL其他寄存器:AUXR, AUXR1, CKCON0, CKCON1 (3)单片机的中断.8051内含有两个外部中断,两个计时计数器中断及一个串行端口中断,如图7所示 其中串行端口传送及串行端口接收共用一个向量地址。以上所列出的工作标志中断工作标志,在程序中只要判断这些标志便可以知道产生了那一种中断,而向量地址是8051程序内存中最前面的几个特殊的地址,用来决定各种中断服务程序的程序进入点地址,当8051产生了中断工作后,使会跳到某一固定的地址去执行中断服务程序。 其中8051处理串行端口的中断可分为传送及接收数据,当发送器将串行缓冲器中的数据传送出去后,便将设定T

16、I,而当接收器收到完整的1字节数据,并将数据放入串行缓冲器后,也会设RI标志,在执行中断服务程序时,并不会自动将工作标志清除,通常在程序中必需加以判断此串行端口中断是由TI或是由RI产生的,而分别执行不同的控制程序,并将工作标志加以清除。 .相关控制寄存器 有关中断处理的相关控制寄存器如下 1)计时计数器控制寄存器TCON; 2)中断允许控制寄存器IE; 3)中断优先权控制寄存器IP. TCON:计时控制寄存器 可位寻址,地址88H。用来记录各个中断源所产生的工作标志,并包含计时器启动控制位,各个位说明如下: 如图8所示 TF1 (TCON. 7):计时器1溢出标志,当计时溢出时,由硬件设定为

17、1,在执行过相对的中断服务程序后则自动清除为0。 TR1 (TCON. 6):计时器1启动控制位,可以由软件来设定或清除。TR1=1时启动计时器工作,TR1=0时关闭。 TF0 (TCON. 5):计时器0溢出标志,当计时溢出时,由硬件设定为1,在执行过相对的中断服务程序后则自动清除为0。 TR0 (TCON. 4):计时器0启动控制位,可以由软件来设定或清除。TR0=1时,启动计时器工作,TR0=0时关闭。 IE1 (TCON. 3):外部中断1工作标志,当外部中断被检查出来时,硬件自动设定此位,在执行过中断服务程序后,则消除为0。 IT1 (TCON. 2):外部中断1工作形式选拜,IT1

18、=1时,由下降沿产生外部中断; IT1=0时.由低电位产生中断。 IE0 (TCON. 1):外部中断0工作标志,当外部中断被检查出来时,硬件自动设定此位,在执行过中断服务程序后,则清除为0。 IT0 (TCON. 0):外部中断0工作形式选择,IT0=1时为下降沿产生外部中断,IT0=0时为低电位产生中断。 IE:中断允许寄存器 可位寻址,地址AM用来允许各种中断信号的产生,各个位说明如下如图9所示: EA =1时,各中断的产生由个别的启动位决定。 一(IE. 6):保留。 ET2 (IE. 5): 允许计时器2溢出的中断(8052使用)。 ES (IE. 4): 允许串行端口的中断(ES

19、=1启用,ES=0)停用 ET1 (IE. 3):允许计时器1中断。 EX1 (IE. 2):允许外部中断INT1的中断。 ET0 (IE. 1):允许计时器0中断。 EX0 (IE. 0):允许外部中断INT0的中断。 IP:中断优先权寄存器 可位寻址,地址 B8H,用来设定各种中断信号产生的优先次序,8051中断源外部中断INT0具有最高的优先控制权,当然在适当的时候可以由设计者加以规划此寄存器,使得相对的中断源具有最高的优先中断权。各个位说明如下如图10所示: 一(IR. 7):保留。 一(IR. 6):保留。 PT2 (IR. 5):设定计时器2的优先次序(8052使用)。 PS(IR

20、. 4):设定串行端口的中断优先顺序。 PT1 (IR. 3):设定计时器1的优先顺序。 PX1(IR. 2):设定外部中断INT1的优先顺序。 PT0(IP. 1):设定计时器0的优先顺序。 PX0 (I P. 0):设定外部中断INT0的优先顺序。 (4)单片机的串口通信 AT89C51RB2不仅提供全双工传输的功能,并且以缓冲式的接收模式来处理所接受到的串行数据。所谓全双工功能就是指AT89C51RB2的串口能够同时接收及发送串行数据,这种安排可以使串行传输的效率达到最高,但是程序的写法却是最复杂的。所以无误的接收串行数据,最好是将串行传输的程序以中断的写法处理,这样才不会造成过多的失误

21、。 AT89C51RB2串行数据的收送都是通过特殊寄存器SBUF来处理只要设置好串行传输的模式,然后MOV SBUF, A指令就是把值送到串行传输寄存器上,并立即将该笔数据以串行方式送出,而MOV A, SBUF指令则是由串行传输寄存器上取回外界送来的串行数据,两指令中的SBUF并不是指到同一个寄存器,而是分别属于两个不同的寄存器。 2.3电源部分 作为整个系统的电源,选用LM1117。它只需2个外围电阻,便可提供1. 25V13. 8V,并且它可以提供5个固定电压1.8V, 2.5V, 2.85V, 3.3V和5V. 在单片机和RS232接口之间采用MAX3232E. MAX3232E包括两

22、个发送器和两个接收器,数据率250Kbps。 在给单片机的复位信号,选用MAX708,MAX708微处理器监控电路减少P系统中为控制电压供给和电池功能所需要组件的复杂性和数目。这些设备和独立的ICs或离散组件相比可显著增强系统的可靠性和准确性。MAX708用一个有效高电平来代替看门狗定时器.当供给电压低于4. 40V时,MAX708产生一个复位脉冲,复位脉宽200ms。3单元电路设计根据无线通信系统的一般结构和本方案所采用芯片的具体特点,本系统硬件设计主要可分为4部分:射频收发部分、单片机控制部分、接口电路和电源部分。系统的射频电路由nRF2401和一些外围元件构成。在分析了nRF2401的参

23、考电路之后,采用如下的电路和元件实现2. 4G的无线收发功能。3.1射频收发部分 如图11所示: 其中nRF2401的电源采用Nordic公司给出的参考电路,C6, C7为去藕合电容。现在无线通信领域常采用的天线是倒F型天线。倒F天线结构紧密,带宽适中,不容易损坏,而且功率吸收小。因此本设计采用倒F天线。最好可以使用Cl -16pF的晶振。3.2单片机控制部分的设计如图12所示: 单片机AT89C51RB2的设计主要包括电源、晶振和指示灯3部分。电路功能描述: AT89C51RB2的电源由MAX708提供,MAX708给AT89C51RB2提供复位信号,减少微处理器系统中为控制电压供给和电池功

24、能所需要组件的复杂性和数目。它和独立的ICs或离散组件相比可显著增强系统的可靠性和准确性。MAX708用一个有效高电平来代替看门狗定时器。当供给电压低于4.40V时,MAX708产生一个复位脉冲,复位脉宽200ms。3个发光二极管是为了指示工作状态。通过程序设置,可使系统不同的状态,不同的指示灯亮,便于调解。3.3单片机AT89C51RB2和nRF2401的接口电路 AT89C51RB2有DART和SPI接口,而nRF2401用的是DR1, CLK和DATA,三线传输。考虑到速率的因数,AT89C51RB2和nRF2401的连接准备用SPI接口实现。 SPI(串行外设接口)接口是一种同步串行外

25、设接口,它可以使MCU和各种外围设备进行通信以交换信息。其特点包括: .全双工,三线同步数据转换 .主从模式 .8个可编程主时钟频率 .可编程的极性和相位的串口时钟 .写冲突保护标准 .主模式下具有中断能力的缺省错误标志 图中说明了一个典型的SPI主从式总线结构。主设备通过并行的4个管脚来控制各个从设备的SS管脚来选择从设备。 MOSI(Master Output Slave Input): 这个1bit的信号直接连接主设备和从设备。信号通过MOSI线从主设备串行传输到从设备。因此,对主设备而言,MOSI是信号输出端口,对从设备而言,则是信号输入端口。在这条线上,1Byte的信号通过高位(MS

26、B)到低位(LSB )的传输。 MISO (Master Input Slave Output): 通过这个1bit的信号线,信号由从设备传输到主设备,因此它是主设备的信号输入端口,从设备的信号输出端口。信号同样是从MSB到LSB的传输。 SCK(SPI Serial Clock): 这个信号来同步所有设备的进出MOSI和MISO的数据。它通过主设备的时 钟周期来驱动,允许交换串行线上的1个Byte的信号。 SS(Slave Select) 通过使某个从设备的SS管脚保持低电平来选择该从设备。显然只有主设备(它的SS管脚保持高电平)才能驱动这个系统。主设备通过软件,利用端口来选择从设备,如图3

27、.4。通过阻止MISO线上的冲突,来保证主设备每次传输只选择一个从设备。在设置主设备时,丽管脚可以和SPI的状态寄存器SPSTA中的MODE一起工作来阻止多个主设备一起驱动MOST和SCK.操作模式 SPI接口可以设置成主模式或者从模式中的一种。它的设置和初始化可以通过设置SPCON寄存器来实现。一旦SPCON设置好后,数据交换可以通过3个寄存器SPCON, SPSTA, SPDAT来实现。在SPI传输过程中,数据是以全双工的方式同时串行传输和串行接收的,它靠同一个时钟进行同步,如图3.5. .单片机AT89C51RB2和nRF2401的接口电路电路图如图13所示: nRF2401工作于突发模

28、式,使用通道1. 将AT89C51RB2的P2. 5, P2. 6和P2. 7脚配置成通用I/O脚,与nRF2401的CE, CS和PWR_ UP连接,控制nRF2401的主工作方式。AT89C51RB2的MISO, MOSI, SCK和INT0和nRF2401的DR1, DATA和CLKI构成SPI串口通信模式。系统上电后,AT89C51RB2首先置nRF2401为配置方式,对nRF2401状态字进行配置,此时指示灯D1, D2全亮。随后置nRF2401为激活方式,接收状态,DS1, D2全暗。当需要发送数据时,AT89C51RB2置CE为1,激活nRF2401的数据处理模板。接收方通道硬件

29、地址和发送数据组成的数据包以INT0模拟的时钟写入nRF2401,随后AT89C51RB2置CE为0,激活nRF2401的无线发送过程,发送期间DS1亮,发送完毕切换回接收状态,DS1暗。如果nRF2401检测到符合本机硬件地址的数据帧,便将数据帧解包,DR1信号置1提请AT89C51RB2读取数据。AT89C51RB2检测到DR1高电平后,D2亮,接收数据以INT0提供的时钟从nRF2401读取。3.4单片机AT89C51RB2和计算机的接口电路 因为PC机的串口采用的是RS232-C的电平标准(用315V表示1,用+3+15V表示0 ),而单片机这里用的是3.3V的TTL逻辑。因此AT89

30、C51RB2和计算机的连接需通过MAX3232E进行电平转换。其电路如图14 .电路原理和器件选择: 这里列出主要的器件名称和相关功能。 AT89C51RB2:单片机主要完成待发数据的组织和处理,接收计算机传来的数据,并把从nRF2401接收的数据传回给计算机。 MAX3232E: RS232和TTL电平的转换芯片。计算机串口RXD和TXD输出的信号需经电平转换后才能与单片机的T1OUT和R1IN相连。 数据传输速率:利用超级终端设置通信速率为460800bit/s. .地址分配和连接 T1IN: MAX3232E的T1IN和AT89C51RB2的P3.1/TXD连接。单片机将接收到的数据送到

31、MAX3232E的T1IN,进行电平转换。 R1OUT: MAX3232E的 R1OUT和AT89C51RB2的P3.0/RXD连接. MAX3232E将计算机发来的信号转换好后传给单片机。 T1OUT: MAX3232E的T1OUT和RS232的RXD连接, MAX3232E,将单片机的信号转换好后发给计算机。 R1IN: MAX3232E的R1IN和RS232的TXD连接,MAX3232接收计算机传来的信号进行电平转换。3.5系统电源部分的设计系统的电源由外部电源、集成稳压器LM117和一些外围元件组成。 其电路。这部分的设计主要根据前面几部分各个芯片的电源要求,借鉴LM1117的参考设计

32、完成的。输出3. 3V。一般LM1117不需要外接电容,这里考虑到输入端的连线可能超过15mm,故采用了2个电容。这样可以改变瞬态响应。C2, C4和C23用来储能和滤波。电路如图154参考文献1.牛伟.无线局域网.北京:人民邮电出版社,2003.92.伍湘彬.数字通信技术与应用.北京:电子科技大学出版社,20003.李洪涛,皇甫堪,王展.单片机及嵌入式系统应用,2004-11-254靳达.单片机应用系统开发实例导航.北京:人民邮电出版社,20035.林伸茂,管继斌,白雁钧.8051单片机彻底研究.北京:人民邮电出版社,20046.王新梅,肖国镇.纠错码.西安:西安电子科技大学出版社,19917.仇佩亮.信息论与编码.北京:高等教育出版社,2003电路图13

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 研究报告 > 商业贸易


经营许可证编号:宁ICP备18001539号-1