基本门电路实验报告处理.doc

上传人:苏美尔 文档编号:6078956 上传时间:2020-09-06 格式:DOC 页数:4 大小:91.01KB
返回 下载 相关 举报
基本门电路实验报告处理.doc_第1页
第1页 / 共4页
基本门电路实验报告处理.doc_第2页
第2页 / 共4页
基本门电路实验报告处理.doc_第3页
第3页 / 共4页
基本门电路实验报告处理.doc_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《基本门电路实验报告处理.doc》由会员分享,可在线阅读,更多相关《基本门电路实验报告处理.doc(4页珍藏版)》请在三一文库上搜索。

1、实验三:基本门电路及触发器 实 验 室: 实验台号: 日 期: 2016.10.7 专业班级: 姓 名: 学 号: 一、 实验目的 1.了解TTL门电路的原理,性能好使用方法,验证基本门电路逻辑功能。2.掌握门电路的设计方法。3.验证J-K触发器的逻辑功能。4.掌握触发器转换的设计方法。二、实验内容 (一)验证以下门电路的逻辑关系1. 用与非门(00)实现与门逻辑关系:F=AB2. 异或门(86):(二):门电路的设计(二选一) 1.用74LS00和74LS86 设计半加器. 2.用TTL与非门设计一个三人表决电路。 A B C三个裁判,当表决某个提案时,多数人同意提案为通过。 (1为同意,0

2、为不同意) 要求:用74LS00和 74LS10芯片。(三)验证JK触发器的逻辑关系1J-K触发器置位端、复位端及功能测试。 图3-1 JK触发器(74LS112)和D触发器(74LS74)2、设计J-K触发器转化成D触发器的电路 利用与非门和J-K触发器设计并测试逻辑功能。三、实验原理图 图3-2与门电路 图3-3异或门电路 图3-4半加器 四、实验结果及数据处理1 直接在实验原理图上标记芯片的引脚。2 写出实验结果。(1)与门、异或门实验结果表(用数字万用表测量高低电平1、0的电压值。)输入与门异或门ABFUo(V)F0000.13200100.13211000.13211113.5190

3、(2) 半加器实验结果AnBn0000011010101101(3) 表决电路结果ABCF000001010011100101110111(4) 表决电路图(可以拍照图):(5)J-K触发器的功能测试输入端输出原态输出次态JKQnQn+101*110*0110000110100111001111101110011110110111011111110(6)设计J-K触发器转化成D触发器的电路(可以拍照图),验证电路的正确性。 五、思考题1实验用的与非门和或门中不用的输入端如何处理?答: 与非门:(1)可直接接Vcc;(2)可以通过一个用用的电阻接Vcc;(3)将不用的输入端与使用端并联.。或非门:(1)接地;(2)接到不使用的与门输入端2如果与非门的一个输入端接时钟,其余输入端应是什么状态时才允许脉冲通过? 答:其余输入端应处于高电平状态,置1。3J-K触发器Qn=0时,如果时钟脉冲CP到来后,触发器处于“1”态,J-K两端应预先分别是什么状态? 答: J处于1态,K处于0态。或JK均处于1态。4J-K触发器与D触发器的触发边沿有何不同?答:J-K触发器为下降沿触发,D触发器为上升沿触发。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 科普知识


经营许可证编号:宁ICP备18001539号-1