时序逻辑电路实验报告.doc

上传人:李医生 文档编号:6080305 上传时间:2020-09-06 格式:DOC 页数:9 大小:258KB
返回 下载 相关 举报
时序逻辑电路实验报告.doc_第1页
第1页 / 共9页
时序逻辑电路实验报告.doc_第2页
第2页 / 共9页
时序逻辑电路实验报告.doc_第3页
第3页 / 共9页
时序逻辑电路实验报告.doc_第4页
第4页 / 共9页
时序逻辑电路实验报告.doc_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《时序逻辑电路实验报告.doc》由会员分享,可在线阅读,更多相关《时序逻辑电路实验报告.doc(9页珍藏版)》请在三一文库上搜索。

1、二、时序逻辑电路实验题目1. 试用同步加法计数器74LS161(或74LS160)和二4输入与非门74LS20构成百以内任意进制计数器,并采用LED数码管显示计数进制。采用555定时器构成多谐振荡电路,为同步加法计数器提供时钟输入信号。例如,采用同步加法计数器74LS 161构成60进制加法计数器的参考电路如图2所示。设计: (一)设计一个固定进制的加法计数器。(1)利用555定时器设计一个可以生时钟脉冲的多谐振荡器,使其构成长生脉冲,对同步加法器74LS161输入信号,根据555定时器构成的多谐振荡器的周期可定,由图可的T=T1+T2=0.7(RA+RB)C+0.7 RBC=0.7(RA+2

2、RB)C,通过改变电阻RA,RB和C的大小,可以改变脉冲的周期。所发电阻为2个510k,C=1uF,则T=0.7(RA+2RB)C=0.7x510x3x0.1/1000s=1.071s. (2)利用十六进制的加法计数器74LS61组成百以内任意进制计数器,可以用清零法和置数法改变计数器的技术进制,由于译码显示器可以显示0.1.2.3.9,所以一片74LS161只可以控制一个显示器,就要将一片74LS161改为十进制,最后再利用级联的74LS161改变数组进制,可以将不同进制的数值用显示姨妈其显示出来,下面以33进制为例进行设计,a.清零法,异步清零信号为CR-=QA1QB1QC1QD1计图如下

3、:上图中两个一码显示,左边是低位显示,右边为高位显示。(3)状态转换图为:B,置数法,为了使显示数字范围在09,才能使显示译码器显示09,则是置数QA1QB1QC1QD1=0000,,在第一个74LS161与第二个之间对进位信号进行改造,将进位信号改为RCO=QAQD= QAQD,用两个与非门实现该功能。则当CR=1,LD=0,且时钟信号来临时,计数器置数QA1QB1QC1QD1=0000,置数信号LD=QA1QB1QC1QD1. 则设计电路为:上图中两个一码显示,左边是低位显示,右边为高位显示。(二)设计一个进制可以容易改变的加法计数器。 (1)555定时器原理同上书(1)。(2)同样将低位

4、74LS161片与高位片之间设置成十进制和进位信号和上述一样,(3)在这里增加设置进制改变控制,可以利用四位BCD8421码比较器74LS85进行比较,利用8个数据选择开关进行设置,用一组四位设置进制的十位数字,另一组的四位设置个位数字,当加法计数器的个位和十位数字和设置进制的十位和个位数字相等时,QA=B=1,再经过与非门的处理实现清零信号。这样就可以实现加法计数器的进制再百以内实现计数。 如上图所示:进制设置为31进制,计数计到25.上图同样左边为低位计数,右边为高位计数,开关左边四位控制计数进制的十位,右边四位控制进制的个位,左边四位二进制比较器(74LS85)为个位比较,右边四位二进制

5、比较器(74LS85)为十位比较。由于实现百以内的进制计数,再加之74LS161之间的连接限制和显示限制(可显示09),故开关的两组四位控制设置只能设置范围为00001001,计数器才可以正常工作。分析:上述第一种方案,局限在于计数器的进制固定不变,只由一种进制计数,但是所用的电子元器件比较少,功耗少,适用于一种固定场合且记住进制不变的计数,几十进制一般不变化,所花费用比较少。 第二种方案,虽然所用电子元器件较多,功耗大,进制可以根据需要进行人工设置,适应环境能力强,可应用不同机制的计数。在市场比较大的和应用场所复杂的环境下,可以大批量生产一降低其制造成本,获得一定的经济效益。改进:在对设计电

6、路图进行仿真的时候可以改进,因为时钟脉冲的周期为T=1.071s,进行计数仿真使需要观察计数的变化,但是当进制比较大的时候,等待时间比较长,浪费大量时间,为了使主要精力集中于设计和检测计数的准确与否,可以将放电(也是充电)电容值设置小一点,如上图设置为0.1uF即100nF,则T=0.1T=0.1071s,可以大大减少设计时间。 2. 试用十进制异步加法计数器74LS90和二4输入与门(74LS21)构成百以内任意进制计数器,并采用LED数码管显示。用555定时器设计多谐振荡电路,为同步加法计数器74LS90提供时钟输入信号。例如,采用同步加法计数器74LS90构成26进制加法计数器的参考电路

7、如图3所示。设计:(一)计数器进制固定不变(1)此实验的设计时钟脉冲提供使仍然是由555定时器构成的多谐振荡器产生脉冲,器原理叙述同上体所述。 (2)根据2/5分频异步加法器74LS90,其实有二进制加法计数器和无禁止加法计数器构成成,若时钟从CPA段输入,在外部将QA和CPB连接,就构成了十进制计数器。器功能是:当R0(1)= R0(2)=1,S9(1)= S9(2)=0时,输出QAQBQCQD=0000,为异步清零。当R0(1)= R0(2)=0,S9(1)= S9(2)=1时,输出QAQBQCQD=1001,为置数。当R0(1)R0(2)=0,S9(1) S9(2)=0时,为计数。 (3

8、)74LS90的级联可以扩大计数的进制和容量,可以将低位片的最高位QD连接到高位的CPB段,就可以实现级联。 (4)计数器的进制的确定。利用异步清零法实现进制改变.A.对于进制M小于片的进制N使,可以将M对应的代码用逻辑信号表示。例如实现8进制,则将8对应的二进制代码1000,则可以用与门实现R0(1)= R0(2)=QD。 设计电路图如下所示:如图所示,电路图为8进制计数器,左边为低位计数,右边为高位计数,此时计数到3. B对于M大于N的进制可以将74LS90进行级联,在进行类似的方法处理。例如设计52进制的设计,可以将两片进行级联,53对应的代码为01010011,则对应的逻辑为 R01(

9、1)= R01(2)=R02(1)= R02(2)= QA2 QC2 QA1 QB1。 设计的电路图如下:如图所示,电路图为53进制计数器,左边为低位计数,右边为高位计数,此时计数计到16.上述电路在仿真使为加快调试速度,减小了电容,使周期大大缩小。如上两幅图中用到的电容值分别为100nF和10nF,使周期为原来的1/10和1/100.(二)计数器进制固定可变。 其余分析方法均与第一题中的应用比较器74LS85思路一致,和上例中的分析以及级联分析相同,这里不再详细分析。用和上题中的相同方法可以获得技术进制的改变计数,使其功能变得强大。 开关左边四位设置计数进制的十位,右边四位设置进制的个位,左

10、边四位二进制比较器(74LS85)为个位比较,右边四位二进制比较器(74LS85)为十位比较。如图所示,电路图为所设置的32进制计数器,左边为低位计数,右边为高位计数,此时计数计到22.3,附加:设计一个二十四小时的时钟.利用74LS90和555定时器设计。设计:(1)由555定时器构成的多谢振荡器,时钟周期是T=T1+T2=0.7(RA+RB)C+0.7 RBC=0.7(RA+2RB)C,为使其其周期为1s,则取C=1uF,RA=400 k, RB =300 k,使其周期T=1s,可以实现适合于实际的简易电子表。 (2)相邻的两片74LS90片之间的级联,根据进制的不同选择用不同的逻辑电路实

11、现,24小时时钟设计的相邻进制有10和6,若为10进制,则CPB=QC QD= QC QD,若为6进制,则CPB=QB QC= QB QC , 上式中,CPB是高位的输入端,QA,QB,QC,QD为低位的输出端。(3)设计时钟的进制需要改变74LS90的进制,采用清零方法,控制一秒(分,时)的相邻两片之间的因进制不同而用不同的逻辑电路实现。该电路中有60,60,和24,若为60(秒,分)进制,则清零信号为R01(1)= R01(2)=R02(1)= R02(2)=QB2QC2= QB2QC2,若为24(时)进制,则清零信号为R01(1)= R01(2)=R02(1)= R02(2)=QB2QC

12、1= QB2QC1 , 上式中,R01(1), R01(2),R02(1), R02(2)是低位和高位的清零端,QA1,QB1,QC1,QD1为低位的输出端,QA2,QB2,QC2,QD2为低位的输出端。(4)分别控制秒(分,时)的以两片为一组的控制之间的进位也是不同的,采用不同的 ,可以轻易发现其秒,分,时之间的进位信号和上一分析之间的清零信号相同,气表述与上相同。(5)对所组成的秒,分,时的控制组合安杉树进行连接,就可以组成24小时的 时钟设计,并进行仿真。在实际仿真时为了使仿真的速度加快,检验其设计是否正确,故调节其周期大大减小,取C=1nF,RA=RB=510 k,则T为0.00107

13、1s.用multisim进行仿真截图如下:上图所示为24小时时钟显示,左下角为由555定时器构成的多谢振荡器,左上角为两片74LS90构成的秒计数,右上角两片74LS90构成的分计数,右下角两片74LS90构成的时计数,其进制依次分别是60,60和24.如上图现实时间是13:44:45设计不足:由74LS90和555定时器构成的多谢振荡器组成的电路,因计数开始的时,从低位进行计数,所以高位无信号,会由于随机的开始使高位显示随机数字,有时所显示的数字已经超出设置的技术范围。通过清零法改变计数进制,有时会出现清零的不可开行问题。因为74LS90内部的四个触发器的清零时间有一定的差异,只要与门中有一

14、个半年为高电平的时间有稍微的提前,则输出为,清零结束。由此带来的就会出现短暂的高电平。在仿真中就会出现一个窄尖峰。解决办法:利用基本触发器可以改善,用其低位信号的置数和恢复可以消除该隐患,从而从根本上消除由于每次的重新开始计数其高位现实的任意数字,使其在信号低电平时间内,计数器始终清零,因此计数器能够可靠清零。设计体会心得:()学习课本的理论知识和理解,通过自己的融汇和创新设计,是对课本的理论理解更加深入和透彻,进而更好的掌握所学的知识。()通过利用软件仿真和实物元件实验,是对具体的实物有更好的理解,是动手能力增强,为以后的设计和实验打下坚强的基础。()通过仿真可以发现解体和绘制电路图过程中不易发现的细小错误,有时这些小错误会导致整个设计的崩溃,提醒我们做题和操作过程中一定自习和认真。()有时为实现比较复杂的电路结构时,所发的电子元器件不够时,需要自己购买,这就需要考虑既能实现期望的电路功能,有在经济和实惠的范围之内,必须做到全面的考虑,以达到最优化设计。从而为未来的职业考虑。()在自己一个人的学习理解中不免不了一定的思维局限性。通过电路的设计,加强同同学的交流,收获不同的理解方式和思路,采取更简单和灵活的思维方式,是自己的学习效率提高,昂面加强了同学之间的学习互动力。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 科普知识


经营许可证编号:宁ICP备18001539号-1