《电工与电子技术》考试【 门电路和组合逻辑电路】题目类型【问答题】.doc

上传人:yyf 文档编号:8588250 上传时间:2020-11-29 格式:DOC 页数:3 大小:173KB
返回 下载 相关 举报
《电工与电子技术》考试【 门电路和组合逻辑电路】题目类型【问答题】.doc_第1页
第1页 / 共3页
《电工与电子技术》考试【 门电路和组合逻辑电路】题目类型【问答题】.doc_第2页
第2页 / 共3页
《电工与电子技术》考试【 门电路和组合逻辑电路】题目类型【问答题】.doc_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《《电工与电子技术》考试【 门电路和组合逻辑电路】题目类型【问答题】.doc》由会员分享,可在线阅读,更多相关《《电工与电子技术》考试【 门电路和组合逻辑电路】题目类型【问答题】.doc(3页珍藏版)》请在三一文库上搜索。

1、.今天是2008年11月20日课程【电子技术 】章节【 门电路和组合逻辑电路】题目类型【问答题】难度【易】 数目 【20】问题【1】 删除 修改与非门能否像或非门一样起控制门作用?答案:与非门可以控制门作用,当二输入端与非门一输出端为0时,无论另一输入端为0或1,输出始终为1,另一输入端信号无法通过。当该输入端为1时,允许另一端输入信号通过,但输入与输出信号反相。问题【2】 删除 修改什么叫半加,什么叫全加,两者有什么不同,半加器可否组成全加器?全加器可否组成半加器?答案:半加器是一种不考虑低位来的进位数,只能对本位上的两个二进制数求和的组合电路。全加器是一种将低位来的进位数连同本位的两个二进

2、制数三者一起求和的组合电路。用两个半加器和一个或门可以组合成全加器。将全加器低位进位输入端接0,可以作为半加器。问题【3】 删除 修改组合电路的设计方法和组合电路的分析方法有何不同?答案:组合电路的设计方法是在已知逻辑功能的前提下设计出逻辑电路。而组合电路的分析方法是在已知组合电路结构的前提下,研究其输出与输入之间的逻辑关系。二者实施目的恰好相反。故设计步骤和分析步骤基本相反。问题【4】 删除 修改从工作信号和晶体管的工作状态来说明模拟电子电路和数字电子电路的区别。答案:模拟电子电路处理的是随时间连续变化的信号,电路中的晶体管工作在线性放大区,研究内容是电路输出与输入信号之间的大小和相位关系。

3、数字电子电路处理的是不连续变化的脉冲信号。电路中的晶体管是工作在要么截止和要么饱和的开关状态,研究的内容是电路输出与输入之间的逻辑关系。问题【5】 删除 修改逻辑运算中的“1”和“0”是否表示两个数字?逻辑加法运算和算术加法运算有何不同?答案:逻辑运算中的“1”和“0” 只是表示两个相反的逻辑状态,如电位的高低、开和关等,不是算术运算中的两个数字。逻辑加法运算是一种“或”逻辑关系,所以1+1=1,而不像十进制加法运算中1+1=2或二进制加法运算1+1=10。问题【6】 删除 修改逻辑代数和普通代数有什么区别?答案:逻辑代数和普通代数的主要区别有:(1) 逻辑变量有原变量和反变量两类,普通代数中

4、无反变量。 (2) 逻辑变量的取值只有“”和“”,而普通代数中变量可取任意值。 (3) 逻辑代数中的各种运算都是逻辑运算,而不是普通代数中的数值运算。同样,逻辑变量的两个取值“”和“”也不代表数值的大小,而只代表两个相反的状态。 (4) 逻辑代数中的基本运算只有逻辑乘(“与”)、逻辑加(“或”)、和逻辑“非”三种,不像普通代数中有加、减、乘、除四种。问题【7】 删除 修改能否将AB=AC,A+B=A+C,A+AB=A+AC这三个逻辑式化简为B=C。答案:不能。上述三个等式只表明等式两边的逻辑运算结果相同,并不能说明等式两边的输入条件有何种关系,在逻辑代数中也没有减法和除法运算,不能将等式左边的

5、变量或“与”项搬到右边去相减或相除。上述三个等式中B和C只能说具有相同的逻辑效果,但并不是相同的逻辑条件,不能划等号,例如在第三个等式中B和C都是余项中的因子,与逻辑结果无关。问题【8】 删除 修改什么是最小项?答案:由全部输入变量以原变量或反变量形式(但只出现一次)组成的“与”项称为最小项。问题【9】 删除 修改如何理解逻辑状态表和卡诺图是唯一的?答案:逻辑状态表中包含了所有输入变量的全部取值组合及其对应的输出变量的取值,反映了逻辑问题的全部因果关系,因此对一个逻辑问题来说它是唯一的表示方法。问题【10】 删除 修改二进制加法运算和逻辑加法运算的含义有何不同?答案:二进制加法是一种算术运算,

6、只有采取逢2进位法。逻辑加法是一种“或”运算,不存在进位问题。问题【11】 删除 修改采用基本门电路设计组合逻辑电路的一般步骤如何?答案:设计步骤如下:(1)根据设计要求,找出要设计电路的输入逻辑变量数和输出逻辑变量数,并画出一个框图;(2)由题意列出真值表;(3)用逻辑化简得出每个输出的最简“与或”逻辑表达式; (4)变换逻辑式为所要求门电路的形式;(5)用规定的逻辑门画出设计后的逻辑电路。问题【12】 删除 修改设X和Y为一位十进制数,试用最少量的半加器和与门实现Z=X.运算。答案:由于一位十进制数最大为9乘9结果为81,它实际上是两个四位的二进制数相乘。问题【13】 删除 修改什么是编码

7、?什么是译码?答案:编码是用数字和文字符号对一组事件或信息进行编号排队的过程,例如将十进制的十个有效数字用10个4位二进制代码来表示等等。译码则是编码的反过程。将编号的数字和文字符号代码按原意翻译成对应的事件或信息, 例如将编号的二进制代码翻译成十进制数字等等。问题【14】 删除 修改二进制译码(编码)和二十进制译码(编码)有何不同?答案:两种编码或译码在本质上是相同的,不同的只是二进制代码全部逢2进位,而二十进制则在10以内按逢2进位,在10以上则逢10进位, 因此二十进制译码(编码)器都以4位二进制为输入(或输出)代码,组, 成一个单元电路,如4/7线显示译码器。而二进制译码(编码)器中代

8、码没有一定的位数限制, 可以有2位二进制如2/4线译码器或4/2线编码器, 3位二进制如3/8线译码器或8/3线编码器等等。问题【15】 删除 修改TTL门电路的电源电压通常为几伏?CMOS门电路呢?答案:TTL门电路的电源电压通常为5V,CMOS门为5至18V。问题【16】 删除 修改若TTL门电路、CMOS门电路电源电压同为+5V,谁的抗干扰能力强?答案:CMOS门的抗干扰能力强,因为CMOS门的开启电压通常为电源电压的一半。问题【17】 删除 修改TTL“与非”门多余输入端有哪几种处理方法?各有什么优缺点?常用处理方法为哪几种?CMOS“与非”门多余输入端又如何处理?TTL“或非”门多余

9、输入端又如何处理?答案:TTL“与非”门电路多余输入端的处理方法:(1)与有用端并联使用;(2)接到电源端;(3)接高电平等。TTL“或非”门电路多余输入端的处理方法:(1)与有用端并联使用;(2)接到地端; (3)接低电平等。CMOS“与非”门电路多余输入端的处理方法:(1)与有用端并联使用;(2)接高电平或接电源端。问题【18】 删除 修改CMOS传输门和CMOS三态门有何区别?答案:CMOS传输门不但可以传输数字信号,也能传输模拟信号,这是由于CMOS传输门在接通时具有很低的导通电阻之故,断开时输出端也自于高阻态。而三态门输出为“0”态、“1”态的数字信号,它实现的是数字信号的传输,和传

10、输门相同的是同样具有三态输出。问题【19】 删除 修改CMOS门驱动TTL门电路主要问题在哪里?TTL门驱动CMOS门主要问题又在哪里?答案:CMOS驱动TTL门电路的主要问题是CMOS的拉灌电流能力都不能驱动一个TTL门电路,所以CMOS门电路的输出必须用电流放大后才能去驱动TTL电路;TTL驱动CMOS电路的问题是TTL门的输出高电平不能满足CMOS输入高电平上限的要求,所以,必须用上拉电阻将TTL门电路的输出高电平拉高。问题【20】 删除 修改TTL、CMOS、ECL和I2L门各有什么主要优点及向缺点?答案:TTL优缺点:开关速度快,抗于扰能力较强,带负载能力强等;CMOS:抗于扰能力强;ECL:门的速度最快,二种逻辑关系输出,可以实现“线或”连接,逻辑摆幅小,抗于扰能力差等;I2L:集成度最高;器件仍工作在截止和饱和状态,所以速度不快,逻辑摆幅小,抗于扰能力差等。.

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 科普知识


经营许可证编号:宁ICP备18001539号-1