数字电路与逻辑设计试题及答案试卷A.docx

上传人:啊飒飒 文档编号:9587267 上传时间:2021-03-09 格式:DOCX 页数:11 大小:313.23KB
返回 下载 相关 举报
数字电路与逻辑设计试题及答案试卷A.docx_第1页
第1页 / 共11页
数字电路与逻辑设计试题及答案试卷A.docx_第2页
第2页 / 共11页
数字电路与逻辑设计试题及答案试卷A.docx_第3页
第3页 / 共11页
数字电路与逻辑设计试题及答案试卷A.docx_第4页
第4页 / 共11页
数字电路与逻辑设计试题及答案试卷A.docx_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《数字电路与逻辑设计试题及答案试卷A.docx》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计试题及答案试卷A.docx(11页珍藏版)》请在三一文库上搜索。

1、一、填空题(共 20 分)1. 数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。2. 常用的 BCD 码有 、 、等,常用的可靠性代码有 、等。3. 将十进制数 45 转换成 8421 码可得 。4. 同步 RS 触发器的特性方程为 Qn+1=_ ;约束方程为 。5.数 字 电 路 按 照 是 否 有 记 忆 功 能 通 常 可 分 为 两类: 、 。6. 当数据选择器的数据输入端的个数为 8 时,则其地址码选择端应有 位。7能将模拟信号转换成数字信号的电路,称为 ;而将能 把数字信号转换成模拟信号的电路称为 。8时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和

2、时序电路。9. 两片中规模集成电路 10 进制计数器串联后,最大计数容量为 得 分二、单项选择题 (共 20 分)1. 对于四位二进制译码器,其相应的输出端共有 。 A 4 个 B. 16 个 C. 8 个 D. 10 个位。2. 要实现Q n +1 =Q n,JK 触发器的 J、K 取值应为 。A J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1 ,K=13. 图 2.1 所示是触发器的状态图。图 2.1A. SR B. D C. T D. T 4在下列逻辑电路中,不是组合逻辑电路的有 。A.译码器 B.编码器 C.全加器 D.寄存器5欲使 D 触发器按 Qn+1=Q

3、n工作,应使输入 D= 。A. 0 B. 1 C. Q D. 6多谐振荡器可产生 。QA.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 7. N 个触发器可以构成最大计数长度(进制数)为的计数器。A.N B.2N C.N2D.2N8随机存取存储器具有功能。A.读/写 B.无读/写 C.只读 D.只写9只读存储器 ROM 中的内容,当电源断掉后又接通,存储器中的内容 。 A.全部改变 B.全部为 0 C.不可预料 D.保持不变10. 555 定时器构成施密特触发器时,其回差电压为 。AVCC B. 1/2VCC C. 2/3VCC D. 1/3VCC得分三、设计题 (共 20 分)1、有一水箱由

4、大、小两台水泵 M 和 M 供水,如图 3.1 所示,箱中设置了 3L S个水位检测元件 A、B、C。水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。现要求当水位超过 C 点时水泵停止工作;水位低于 C 点而高于 B 点时 M 单独工作;水位低于 B 点而高S于 A 点时 M 单独工作;水位低于 A 点时 M 和 M 同时工作。试用门电路设计 L L S5k 控制电压vC1(6)vI1阈值输入&v触发输入2 1V V5k ccccv(1)当 vO T21VV33cccc(1)(a)21VV3 3cccc21VVI2cccc1 23 4 5 6一个控制两台水泵的逻

5、辑电路,要求电路尽量简单。得分四、简答题(共 10 分)MS图 3.1ABCMLVCC 电源 R D 复位(8) (4)555 定时器的电气原 (5)IC R &理图如图 4.1 所示,当 5 脚 5k 悬空时,比较器S C 和 C 的比(2) C 2 1 2I2G1(3)vO较电压分别为 和 。问:3 3 , (7) ,v 时,比较器 C 输出低放电端平,C 输出高电平,基本 I1 I2 1 2图 4.1RS 触发器 (置 0置 1状态不变),放电三极管 T 导通,输出端 v 为O低电平。(2)当 v ,v 时,比较器 I1 I2C 输出高电平,C 输出低电平,基本 1 2RS 触发器 (置

6、 0置 1状态不变),放电三极管 T 截止,输出端 v 为O高电平。(3)当 vI1 时,比较器 3 3C 输出 ,C 输出 , 1 2即基本触发器 (置 0置 1状态不变),电路亦保持原状态不变。得分五、分析作图题 (共 30 分)1、设主从 JK 触发器的初始状态为 0,触发器的触发翻转发生在时钟脉冲的下降沿,已知输入 J、K 的波形图如图 5.1,(1)写出 JK 触发器的特性方 程式;(2)画出输出 Q 的波形图。(10%)图 5. 12、74161 集成计数器功能真值表如表 5.1 所示,其惯用符号如图 5.2 所 CPJKA B C DQCP4、;S示,(1)利用反馈复位法将其构成

7、十进制计数器;( 2)利用反馈预置法将其构成 8 进制计数器。(20%)表 5.1输入输出CPCrLDP T A B C D QAQBQCQD 0 0000 10 AB C D ABCD 110 保 持 1 11 0 1 1 1 保 持计 数数字集成电路基础试题 A 评分标准 T Q Q Q Q一、填空题(每空 1 分,共 20 分)P1、 时间;数值; 0;74161 O2、 8421BCD;5421BCD ;余 3 码;格雷码;奇偶校验码3、 01000101C L A B C Dr DS +RQ n R S =05、组合逻辑电路;时序逻辑电路6、 3 位7、 A/D;D/A图 5.28、

8、 同步;异步9、 100二、单项选择题(每题 2 分,共 20 分)1B2D3C4D5D6B7D8A9D10D三、设计题 (共 20 分)解:一、列出满足逻辑要求的真值表并化简(化简方法可多种自选)A0B0C0M00MLAsB1写出反馈归零函数 ,74161 ONC L A B C DL =Q =0C0001111011001110101011X0XXX10X1XXX1化简得M =A +BC SM =BL二、作出逻辑电路图四、简答题 (每题 2 分,共 10 分)1MC &(1) 置 0;(2)置 1;(3)高电平;高电平;状态不变(共 30 分)五、分析作图题11、共 10 分(1)(2)2

9、、共 20 分解:(1)写出 S 的二进制代码为10S =S =1010N 10ML写出反馈归零函数,由于 74161 的异步置 0 信号为低电平 0,因此(2)“ ”画连线图写出 S 的二进制代码为 N-1&S =S =0111N 8-1T Q Q Q QA B C DPQ方CP法一:从 0 开始计数 L D =Q D QC QB方法二 : 从r 1000D 开始计数 , 取状态 S =1111 时 ,Q =1, 经非门得15 CD “1” X图 5.2X X X画连线图方法一:“1”方法二:1“1”TQAQBQCQDNPCPTPCPQ74161 OQ Q Q QA B C D C L A B C Dr DQ74161 O1N“1”CrL A图 5.2B DCD“1”0 0图 5.201

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 科普知识


经营许可证编号:宁ICP备18001539号-1