笔试题面试题.doc

上传人:土8路 文档编号:10321644 上传时间:2021-05-08 格式:DOC 页数:5 大小:17KB
返回 下载 相关 举报
笔试题面试题.doc_第1页
第1页 / 共5页
笔试题面试题.doc_第2页
第2页 / 共5页
笔试题面试题.doc_第3页
第3页 / 共5页
笔试题面试题.doc_第4页
第4页 / 共5页
笔试题面试题.doc_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《笔试题面试题.doc》由会员分享,可在线阅读,更多相关《笔试题面试题.doc(5页珍藏版)》请在三一文库上搜索。

1、笔试题面试题IC设计基础(流程、工艺、版图、器件)1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等的概念)。(仕兰微面试题目)2、FPGA和ASIC的概念,他们的区别。(未知)答案:FPGA是可编程ASIC。ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周

2、期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点英文全称为:N-Mental-Oxide-Senmiconductor。Metal-Oxide-SemIConductor的意思为金属-氧化物-半导体,而拥有这种结构的晶体管我们称之为MOS晶体管。有P型MOS管和N型MOS管之分。由MOS管构成的集成电路称为MOS集成电路,由NMOS组成的电路就是NMOS集成电路,由PMOS管组成的电路就是PMOS集成电路,由NMOS和PMOS两种管子组成的互补MOS电路,即CMOS电路9、What is PC Chipset?(扬智电子笔试)芯片组(Chipset)是主板

3、的核心组成部分,按照在主板上的排列位置的不同,通常分为北桥芯片和南桥芯片。北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能源管理)等的支持。其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge)。除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯

4、片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s。集成电路工艺integrated circuit technique把电路所需要的晶体管、二极管、电阻器和电容器等元件用一定工艺方式制作在一小块硅片、玻璃或陶瓷衬底上,再用适当的工艺进行互连,然后封装在一个管壳内,使整个电路的体积大大缩小,引出线和焊接点的数目也大为减少。集成的设想出现在50年代末和60年代初,是采用硅平面技术和薄膜与厚膜技术来实现的。电子集成技术按工艺方法分为以硅平面工艺为基础的单片集成电路、以薄膜技术为基础的薄膜集成电路和以丝网印刷技术为基础的厚膜集成电路。首先我们要了解三极管的基本原理,三极管就是一条电流的通道,

5、有一个电极控制这个通道的通和断,如果说三极管的基本原理用这样的比喻比较牵强附会的话,在设计三极管的版图时,它就非常的确切了,我们先画一条绿色的线条表示通道,再画一条横跨过通道的红色线条表示控制栅极三极管相当于一条通道,在这条通道上电流出发的那一端叫做源极,而电流到达的那一端叫做漏极,控制电流通断的那个电极叫做栅极,那么栅极需要带上什么样的电压才表示通道导通呢?一般情况下,栅极对源极的电压为0V时,表示关断,栅极上带0.7V以上的电压时,表示导通,应该注意栅极电压是对源极而言的。上述的MOS三极管我们叫它N型MOS管,对应的,还有一种P型MOS管,P型MOS管的特性正好完全相反,电流从漏极出发到

6、达源极,栅极带上比漏极低于0.7V以下的电压时,MOS管导通。什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)解答:在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。a)什么是Setup和Holdup时间?建立时间(setup time)是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建立时间不够,数据将不能在这个时钟上升沿被打入触发器;保持时间(hold time)是指在触发器的时钟信号上升沿到来以后,数据稳定不变的

7、时间,如果保持时间不够,数据同样不能被打入触发器。b)什么是竞争与冒险现象?怎样判断?如何消除?信号在FPGA器件内部通过连线和逻辑单元时,都有一定的延时。延时的大小与连线的长短和逻辑单元的数目有关,同时还受器件的制造工艺、工作电压、温度等条件的影响。信号的高低电平转换也需要一定的过渡时间。由于存在这两方面因素,多路信号的电平值发生变化时,在信号变化的瞬间,组合逻辑的输出有先后顺序,并不是同时变化,往往会出现一些不正确的尖峰信号,这些尖峰信号称为毛刺。如果一个组合逻辑电路中有毛刺出现,就说明该电路存在冒险。用D触发器,格雷码计数器,同步电路等优秀的设计方案可以消除。c)请画出用D触发器实现2倍

8、分频的逻辑电路?就是把D触发器的输出端加非门接到D端。d)什么是线与逻辑,要实现它,在硬件特性上有什么具体要求?将几个OC门结构与非门输出并联,当每个OC门输出为高电平时,总输出才为高,这种连接方式称为线与。e)什么是同步逻辑和异步逻辑?整个设计中只有一个全局时钟成为同步逻辑。多时钟系统逻辑设计成为异步逻辑。f)请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器)。是不是结构图?g)你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?TTL,cmos,不能直连LVDS:LVDS(Low Voltage Differential Signal)即低电压差分信号,LVDS接口又称RS644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。ECL:(EmitterCoupled Logic)即射极耦合逻辑,是带有射随输出结构的典型输入输出接口电路CML:CML电平是所有高速数据接口中最简单的一种。其输入和输出是匹配好的,减少了外围器件,适合于更高频段工作。MSN空间完美搬家到新浪博客!7166659

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 社会民生


经营许可证编号:宁ICP备18001539号-1