数字电子时钟电路设计实训报告.docx

上传人:苏美尔 文档编号:10709637 上传时间:2021-05-31 格式:DOCX 页数:18 大小:355.46KB
返回 下载 相关 举报
数字电子时钟电路设计实训报告.docx_第1页
第1页 / 共18页
数字电子时钟电路设计实训报告.docx_第2页
第2页 / 共18页
数字电子时钟电路设计实训报告.docx_第3页
第3页 / 共18页
数字电子时钟电路设计实训报告.docx_第4页
第4页 / 共18页
数字电子时钟电路设计实训报告.docx_第5页
第5页 / 共18页
点击查看更多>>
资源描述

《数字电子时钟电路设计实训报告.docx》由会员分享,可在线阅读,更多相关《数字电子时钟电路设计实训报告.docx(18页珍藏版)》请在三一文库上搜索。

1、电子技术综合实训I设计报告设计题目:时钟电路的设计所属系部:电气与电子工程系专 业:学 号:姓 名:指导老师:完成日期: 2013年 1月10日目录一、目的与要求 3二、设计框图 3三、方案选择与论证 41、时钟脉冲电路2、计数译码电路3、校时较分电路四、实训器材 7五、电路原理图 8六、设计说明 91、时钟脉冲电路2、计数译码电路3、校时较分电路4、数码显示电路七、焊接与安装 10八、调试与故障分析 11九、实训总结 12十、附录:元件功能说明 137、目的与要求:1 .实现时、分、秒计时,要求与实时时钟同步;2 .从 00: 00: 00 至 IJ 23: 59: 59 显示时间;3 .扩

2、展部分:手动校时,分别进行“时”、“分”的校正。、设计框图三、方案选择与论证1、时钟脉冲产生电路设计:方案一:由晶体振荡器和1快CD4060和CD4027构成。CD4060是带振荡驱动的14级二进制分频电路,P10、P11外接晶振。P12复位脚接地 不用。P8、P16是电源脚。P3是Q14,即14次分频输出,16384分之一。对振荡频率32768 来说,这里输出频率 2Hz。CD4027是双JK触发器。P3是时钟输入端。P5、P6为J、K端,接Vdd。P4、P7为 复位、置位端,未用接地。P8、P16是电源脚。P1为Q输出,将P3的输入二分频,得到1Hz的信号输出。电路原理图如下:VCC,5V

3、 UI;:R1蛰一BI3 L-VW-IS TRI、其中:R1=22KR2=62K 电容 C1=10uF脉冲周期 T =0.7(R1 2R2)C : 1S方案比较与选择:方案一采用晶体震荡器经过分频电路产生1hz脉冲,信号精确稳定,但是相对来说芯片多电路复杂,方案二采用555定时器简单易于实现,脉冲对于本实验能够满足要求,所以选择方案二作为时钟脉冲发生电路2、计数、译码部分设计方案一:用741s90芯片、741s08芯片以及741s247芯片组成计数译码部分 口,111 3 (3 0 0 0 O 0 0U3 0 A 111 h 0 d 0 13 cs y dU4T*LEZ 看 OTB说明:时针、

4、分针、秒针部分都是相同的电路,因此时针、分针部分在此省略,以秒针部分代替说明。方案二:用741s390芯片、741s08芯片以及CD4511芯片组成计数译码部分3*511k-U4*611VOLTAO&S/U11A74HCZEOU1:B7+HCZEQ方案比较与选择:在这两种方案中显示部分芯片741s247和CD4511都是BCD码七段译码器,不同的是前者驱动共阳极数码管,而后者驱动共阴极数码管,只影响数码管选择,而741s30和741s390相比较而言功能相似,但是741s390是双四位十进制,在此电路中两个译码器可以只需一个 741s390芯片,节约电路焊接空间,使焊接更方便,使用芯片数量少,

5、 由此考虑选用方案二。3、校时较分部分设计校准电路是用秒信号去代替分计数信号和是时计数信号,使分或时计数快速进行,因此校准电路实际上是一个数字信号的转换开关:因此设计如下两种方案:CoC*超信号B 方案一方案一是一种简单的手动开关电路,正常工作时S指向A,需要校准时按下 S,使指向B,用秒信号作为分或时的计数信号,这种电路时分简单,但是开关的通断产生随机 的机械抖动信号,使校准不易控制,轻轻按动开关可消除或减少这种机械抖动。方案二方案二是由三个与非门和基本RS触发器组成的,基本RS触发器可完全消除开关的机械抖动,是最佳的一种校准电路,当然电路要比较复杂方案比较与选择:这两种方案相比较而言方案一

6、简单但是误差较大,方案二稍微复杂一点但是可以实现很好的校时功能,可以利用741s00芯片和741s51来实现。所以选择方案二四、实训器材1.定时器NE5551块2.双四位十进制计数器74LS3903块3. 2-3/2-2输入端双与或非门74LS511块4.与非门2输入端四与非门74LS001块2输入端四与门74 LS081块5. BCD-7段译码器CD45116块6.七段LED数码管(共阴)LED6块7.电阻若干10k4只22k1只62k1只8.电容若干极性电容10uF1只普通电容0.01uF1只9.拔动开关2块10.稳压电源5V五、电路原理图74LS08OOOOOOGA B C D T B

7、EAA BB CC DDEE FF GGU17U16A BBQCDflF GGU15aA 备?gGU12CD4511一 GNDU474LS390(3)U11A B C DCD451174LS08rU474LS390(3)分的进位U3B74LS51OOOOOOOAB C D T BEU10CD4511J c,,U574LS390(2)今RleT时钟脉冲HCHGO OO O OO OU9CD4511a bc d tb E,1.1 * iVCC5V山GND74LS08U574LS390(2) 1&时钟脉冲U2C74LS00A1OrelVCC5VTVCC 5VJkkU14U13,好机、*- l-s r

8、. r.AB OOOO O O OU8U7CD4511CD4511GNDGNDU674LS390(1)AB C D|T |B |EbB CCDD 1 ff gGOOOOOOOA BC D L B EU6 74LS390(1)GNDVCC5VF二 GNDVCC秒的进位5V时钟脉冲六、设计说明4、1、时钟脉冲电路如图:13VCC 5V_ :R1VW湖一L-WV:62kiVCC DI5 1TS -TRI1 %其中 R1=22KOTTR2=62K电容 C1=10uF脉冲周期 T =0.7(Ri 2R2)C : 1S2、计数译码电路:1U4 S11 PAC MF DIL 诲 UKIDFIL&4S1I1

9、JJIEIF TOLTAQ&ar“心网RIIR如上图所示,741s390连接成十进制计数器时 Q0端和CKB相连,右边部分是秒钟的 个位计数显示,CKA端接收脉冲信号计数,当个位满十向十位进一,故将左边部分计数输 入端与右边Q3相连。当十位满六,即十位部分输出端Q0、Q1、Q2、Q3分别为0101时,Q1、Q2输出为高电平,通过与门电路,与门输出端也为高电平,将高电平信号输入到清 零端MR ,上述整个过程实现六十进制计数。同理,分针部分与时针部分进位原理基本相同,不同的是时针部分为二十四进制,与 门输入端连接个位和十位计数器的Q1、Q2,输出端连接清零端使之清零,实现二十四进制计数。3、校时电

10、路:方宴二当拨动开关S拨向A时,U1的输入端1为低电平,输出端也为高电平,即 u3的输入 端为高电平,同时U2的输入点都为高电平,u3的输入端4为低电平,所以U3的输出端6 的信号通过秒钟进位信号 CO控制,与输入端5的秒信号无关,实现正常计时进位功能。当开关S拨向B时,U1的输入端2为高电平,与门 U1的输出端为低电平,与门 U2 的输入端2为低电平,输出端 3为高电平,所以U3的输出端6的信号通过脉冲发生电路 的秒信号控制,与秒钟部分进位信号CO无关,实现自动校时功能。当校时完成后将开关拨向A ,实现正常计时。时校时部分原理与分部分原理相同,故不重复说明4、数码显示:七段共阴极数码管与译码

11、器相连接,中间加上限流电阻起保护作用。七、焊接与安装1、焊接前注意分析合理布线,尽量少跨线焊接,焊接不能用焊锡代替导线,容易造成虚2、焊接时导线的裸线部分不要露在板的上面,以防短路。导线要插入金属孔中央。3、按照原理图接线时首先确保可靠的电源和接地。4、安装过程中注意芯片引脚正确,插入芯片必须慢慢小心,以免弄断引脚,拔出芯片 时必须使用镣子轻轻拔八、调试与故障分析1、脉冲时钟电路调试: 焊接好555芯片部分,8号引脚和1号引脚分别接5V电源和接地,3号引脚接示波器,调整示波器,得到矩形波则时钟部分正确,反之则有误,检查电路,直到得到正确波形。2、时间显示部分调试:焊接完成后接5V电源。秒钟实现

12、从0059的循环跳动,每循环一次分针部分进位,实现 00-59的循环,分针部分循环一次则时针部分进位,实现从0024的循环跳动。故障及分析:脉冲时钟输出波形混乱, 经检查发现极性电容极性接反,经改正之后波形正常输出。时钟显示部分出现数码管部分无法显示、计数进位不正常等问题,经检查发 现是部分电路出现焊接短路和接触不良等情况。用万用表检查检测经过改正之后电路正常工作九、实训总结通过本次对数字时钟的设计,让我们更进一步的了解了电路设计的基本步骤和数字时 钟的工作原理以及性能指标。也了解到了关于数字时钟原理与设计理念,同时让我们认识 到此次设计电路中所存在的问题,要通过不断地努力去解决这些问题。在解

13、决设计问题的 时候自己实际动手,对设计电路有更深刻的体会。在连接六进制,十进制,六十进制的进位及二十四进制的接法中,要求熟悉逻辑电路 及其芯片各引脚的功能,那么在电路出错时便能准确地找出错误所在并及时纠正了,在连 接线路时就要求非常认真,要清楚了解各个连接点之间的关系吗,这样才能在实际焊接过 程中得心应手,取得事半功倍的效果。在设计电路的连接图中出错的主要原因是跳线漏焊以及器件焊反引起的,有时要找很长时间,才能解决。我们在计算机前找资料,又在实验室验证,最后到交作品,答辩,这个过程艰苦而快乐。经过一周的艰苦奋斗,终于完成了数字时钟的设计任务,并调试成功。对此我感到自豪,在以后的学习中我将会更加

14、努力的完成各项任务。十、附录:元件功能说明1、555定时器VC放电端引控制端输出端2、741s390电源 2cA 2Qk 2Ce 2Qb 2Qc 2gi112|3|4 5|6 I78ICa Rv 10Alee IQb 10c 1。口 地 74LS390引脚图3、741s5114c(Vc B F E D Yn n n n n n n1A2A2B2c2D2YNDG6、 741s0816逻辑表达式Y =AB CDY = ABC DEF4、CD4511Vcc f S a b c d ei_i f r il16 15 14 13 12 H 10 9) CD451L 1Z 3 456T0I1 I IIIIAL A2 ET BI LE A3 M GND 使用说明:CT、BI接高电平,LE接地5、74LS00 资料逻辑表达式:Y = ABIA IB1Y 2A2B 2YGND142133 124 XII5 106 97 8 vcc 34B口 4A2I4Y 3B 3A 3Y逻辑表达式:Y = AB2.54X4=tDd6引脚分布:正面逆时针数依沈星I,人入4、5,*人队八1018

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 科普知识


经营许可证编号:宁ICP备18001539号-1