视频接口【基于PLD的视频接口】.docx

上传人:rrsccc 文档编号:11057105 上传时间:2021-06-23 格式:DOCX 页数:6 大小:68.94KB
返回 下载 相关 举报
视频接口【基于PLD的视频接口】.docx_第1页
第1页 / 共6页
视频接口【基于PLD的视频接口】.docx_第2页
第2页 / 共6页
视频接口【基于PLD的视频接口】.docx_第3页
第3页 / 共6页
视频接口【基于PLD的视频接口】.docx_第4页
第4页 / 共6页
视频接口【基于PLD的视频接口】.docx_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《视频接口【基于PLD的视频接口】.docx》由会员分享,可在线阅读,更多相关《视频接口【基于PLD的视频接口】.docx(6页珍藏版)》请在三一文库上搜索。

1、视频接口【基于的视频接口】Altera公司 Tam Do从便携媒体播放器和手机,到视频游戏控制台,消费类视频应用的迅速增长需要大量不同的接口和适配器,在各种设备间相互传输视频数据。常用的消费类视频接口包括 IEEE1394(火线 ) 、USB20、DVI、HDMI和各种各样的无线标准。本文将介绍如何应用可编程逻辑器件(PLD)将不同的高速视频内容连接到视频播放器。视频输入USB20 是目前连接电脑和娱乐信息设备的主流高速视频标准。USB 20 采用 NRZI编码,带宽 480Mbs。USB主设备可为其外部设备供电, 在 5m电缆上最高可实现500mA、5V 供电,最多可支持127 个外部设备。

2、数字电视 (DTV)调谐器安装有USB模块,如果使用者将其连接到笔记本电脑,那么就可以在旅途中收看电视节目了。标清视频解码的数据传输速率高达8Mbs,而高清视频解码的传输速率要求是55Mbs,都比 USB 20 的传输速率低很多。低成本的专用标准产品 (ASSP)主设备 USB控制器可用做视频的PHY接口。输出经并行总线可以被送往PLD以进行数据处理,为了进一步集成,USB MAC(介质访问控制器 ) 可以被设计到 PLD中。并行的视频数据可以经复用器被送至最终的视频解码器播放。USB20PHY芯片可被轻松连接至PLD的任意 I O引脚。大多数 PLD的 I O引脚都可被编程实现 3.3 、2

3、5、18 或 15VLVTTLLVCMOS。IEEE1394 采用全双工 8b10b 编码,传输速率最高可达400Mb s。火线接口可在没有主设备的情况下运行,进行点对点的通信,线缆最长可达 45m,最多支持 63 个设备。对于相连的设备,可提供 125A、12V 供电。低成本的物理层 ASSP可用做与 PLD的接口,以进一步增强数据处理。视频输出DVI( 数字视频接口 ) 和 HDMI(高清晰度多媒体接口 ) 都基于最小化传输差分信号 (TMDS)信道,采用 8b10b 编码。 A 类 HDMI向下兼容仅传输数字信号的 DVI-D,这就意味着采用合适的适配器, DVI 输出可以驱动 HDMI

4、监视器,反之亦然,但这时 HDMI的音频和遥控点选功能不可用。B 类 HDMI向下兼容双传输频道 DVI。高带宽数字内容保护 (HDCP)是用于保护数字娱乐内容的技术, 可以防止最终用户观看或复制受限的内容。大部分 HDMI接口支持 HDCP规范,但 DVI 大多不支持 HDCP。现有的多种 DVI 和 HDMI PHY芯片可与 PLD直接接口。 PLD通常都提供消除交错信号、色彩空间转换和 2D滤波等图像的处理和增强功能。这些是当今面向大逻辑单元、 DSP块和闪存的 PLD的完美应用。大多数消费电子产品都提供了用于控制和配置的 12C接口。有很多参考设计可以下载和重用, 例如,:altera

5、 end-markets refdesigns 。为 Altera 的 PLD产品系列优化的 VHDL语言中有其I2C 控制器。设计中, VHDL源文件的寄存器地址全被定义为常数,设计人员可以简单的进行自定义。 内存基地址寄存器的地址定义为类属参数,也可方便的被修改和自定义。这一设计中的一个引脚给出了输出指示信号,可在I2C 数据传输完成时被MCU用做指示信号。系统应用实例大多数 PLD都可接受不同格式和协议的数字视频源。 PLD将输入的视频数据经过格式转换送入 10b CCIR 656 标准并行视频总线,从而通过现有的数字编码器 (DENC)芯片播放这些视频流。 这种总线可被选通或复用输出到

6、 DENC。图 1 给出的 PLD应用框图将数字视频源连接到视频播放。一个典型的高 I O引脚密度的 PLD可容纳 PHY芯片的并行视频数据。从 USB和 IEEE 1394 等接口输入的不同数据总线首先要进入通用 I O引脚。第二步是将并行的视频数据转入类属视频总线,从而允许复用或选通以播放。 I2C 的参考设计用于控制 PLD和板上 ASSP的配置。图 2 给出了整个系统的框图,包括视频 PHY芯片到 PLD的连接。PLD的输出产生了 CCIR 656 视频格式数据,经总线进入现有的视频编码器。采用 I2C 参考设计可完成对全部PLD和标准芯片的控制。注:本文中所涉及到的图表、注解、公式等内容请以 PDF格式阅读原文。 本文为全文原貌 未安装 PDF浏览器用户请先下载安装原版全文内容仅供参考

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 社会民生


经营许可证编号:宁ICP备18001539号-1