DDR3布线技巧.doc

上传人:scccc 文档编号:12460505 上传时间:2021-12-04 格式:DOC 页数:3 大小:53KB
返回 下载 相关 举报
DDR3布线技巧.doc_第1页
第1页 / 共3页
DDR3布线技巧.doc_第2页
第2页 / 共3页
DDR3布线技巧.doc_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《DDR3布线技巧.doc》由会员分享,可在线阅读,更多相关《DDR3布线技巧.doc(3页珍藏版)》请在三一文库上搜索。

1、DDR3 布线技巧DDR3 是电子系统中极其重要的一种芯片。 它可以在时钟线的上升沿和下降沿分别对数据进 行读取操作。故有着很高的读写速率。但正是这高速的读写速率是的 DDR3 的系统在布局 布线上有着很高的要求。正确的布局布线不仅可以使的 DDR3 存储系统可以正常的工作。 并且可以很大程度上减少电磁干扰。下面是一些关于 DDR3 的布线规则和建议:1:最少三层信号线,最好四层2 :使用 FBGA 封装的 DDR 器件,要求 DQ,DQS,DM 和时钟信号线以 Vss 为参考。地址, 命令,控制线以 VDD 为参考。为了保证良好的电源供电,通常的方法是在 PCB 外层信号 层铺上 VDD 。

2、3:减小信号返回路径的长度,减小传输电流和电磁辐射。Micron 要求把 Vdd 和 Vss 相邻近放置。4: Vref 的建议:低电感去耦电容离 Vref 引脚越近越好。 Vref 的线越粗短越好。为了减少 耦合, Vref 离信号线最少 2cm。5:对于轻载, (小于四个 DDR3 器件)可以通过简单的电阻分压产生Vref 。这样 Vref 可以跟踪到 VddQ 的任何电压变化。6 :对于器件非常多,负载特别重的情况下。用一个电源 IC 就可以了。常用的 DDR3 比如 Micron 成功的使用了很多内置 MOSFET 的开关电源。7:这些电源可以为 VTT 电路提供 3A 的电流,并且有

3、一个独立的线性的可提供 3ma 的 Vref 。8:ref 设计准则: 最小 20-25mil 宽,以减小线上的电感。 和其他邻近的信号线最少有 15-25mil 的间距。Vref 和 VddQ 之间放置 0.1uf 的去耦电容。Vref 和 VssQ 之间放置 0.1uf 的去耦电容。放置去耦电容以去耦。9:在设计 DDR 存储器的时候,电源需要认真的考虑。因为 DDR 需要 3 个精准的电压。 1:VddQ,Vtt和Vref。VTT是存储器总线端接电压所需电压值是VddQ/2.10: VDD 和 VDDQ 有着很高的电流,用于给 DDR 内核和器件的 IO 口供电。 Vref 大小为 Vd

4、d 的一半,用于和 DDR 内部信号做比对。11:当DQ和VTT工作频繁的时候,VTT的传输电流高达 3.5A。尽管说平均值而言这个电 流只有0A。但是会有很大的随机性的变化。这个取决于地址或者数据的样式。12: VTT 连接一个 RT 用来端接命令线和地址线。13: VTT在PCB上端接DQ和DQS。当没有数据传输的时候 DQS要充电到VDDQ/2。14: VTT不能用来端接 DDR时钟引脚。CK和CK#用100到121欧姆的电阻来端接。只有 对CK和CK#进行差分端接了才能达到最理想的差分端接效果。15:VTT 和 VREF 电源岛必需分开放置并且如果在同一层的话必需最小保证 150mil

5、 的间距。 最好别放在同一层。16: VTT 电源岛必需放在存储通道的最后端,尽量靠近最后一个器件。17:在最后端VTT电源岛最小需要两个额外的去耦电容(4-7uF)和两个大容量的100uF的电容。18: VTT的电源岛的线宽最小 150mil,最好250mil。19:在初始化的时候 VTT 必需在 VDDQ 上来之后再上来。避免器件的栅锁。 VTT 通常和 VREF 同步。20:当信号和多点连接的时候建议使用平横T型布线。将读写存储器的器件和串联电阻放到底部, VTT 和端接电阻放到顶部, DDR 器件分列于左右。21:对于双向的地址线,控制线和命令线,最佳的RS放置位置将由仿真决定。通常在

6、总线的中部或者靠近控制器。如果偏斜的要求达到了,不需要和DQ 的放在同一个位置。22:对于并联结构双向的数据信号线,RS尽量靠近处理器或者 FPGA放置。23: RS 和 RT 的值取决于驱动强度等,需要仿真和架构测试。24: RT 的建议值是 22 到 27 欧姆。最大 56.这个需要仿真来优化。保证不超过VIN 和 VIL的阈值。25:当系统 DDR 的个数大于 4,布线长度大于 2英寸,强烈建议加上端接电阻。26:当所用的 DDR 小于 4 个,连线长度小于 2 英寸的时候,建议串联端接。当连线长度大 于 2 英寸的时候建议并联端接。27:当多于 5 个 DDR 在板子上,布线长度超过

7、2 英寸,仿真效果很差。需要并联端接28:为了方便扇出,建议把功能相近的10 跟左右的线放在一个信号层。为了减少串扰数据线和地址线、控制线分开放。29:相近功能的放在一起可以减少偏斜, 这也要求这些信号线布线长度相差无几。 地址线在 同一层布,将数据线和地址线,命令线以及控制线分开布线会减小偏斜。30:数据线长度差在 +、-50mil 之内,走成 S 形状。31:从分开点到 DDR 器件的布线长度小于 1 英寸,在分开点处放置 100 到 120 的并联端接 电阻。如果布线长度大于 1 英寸,需要在两个 DDR 处各放置一个 200到 240 的并联端接电阻 RT.32:从分开点到 DDR 器件的布线长度小于 1 英寸,在分开点处放置 100 到 120 的并联端接 电阻。如果布线长度大于 1 英寸,需要在两个 DDR 处各放置一个 200到 240 的并联端接电阻 RT.以上内容摘选翻译自 Micron 的官方数据手册

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 社会民生


经营许可证编号:宁ICP备18001539号-1