体系结构名词解释.doc

上传人:scccc 文档编号:13244580 上传时间:2021-12-19 格式:DOC 页数:1 大小:35KB
返回 下载 相关 举报
体系结构名词解释.doc_第1页
第1页 / 共1页
亲,该文档总共1页,全部预览完了,如果喜欢就下载吧!
资源描述

《体系结构名词解释.doc》由会员分享,可在线阅读,更多相关《体系结构名词解释.doc(1页珍藏版)》请在三一文库上搜索。

1、1.1解释下列术语层次机构:按照计算机语 言从低级到高级的次序,把计算机系统按 功能划分成多级层次结构,每一层以一种 不同的语言为特征。这些层次依次为:微 程序机器级,传统机器语言机器级,汇编 语言机器级,高级语言机器级,应用语言 机器级等。虚拟机:用软件实现的机器。翻译:先用转换程序把高一级机器上的程 序转换为低一级机器上等效的程序,然后 再在这低一级机器上运行,实现程序的功 能。解释:对于高一级机器上的程序中的每一 条语句或指令,都是转去执行低一级机器 上的一段等效程序。执行完后,再去高一 级机器取下一条语句或指令,再进行解释 执行,如此反复,直到解释执行完整个程 序。计算机系统结构:传统

2、机器程序员所看到 的计算机属性,即概念性结构与功能特 性。在计算机技术中,把这种本来存在的事物 或属性,但从某种角度看又好像不存在的 概念称为透明性。计算机组成:计算机系统结构的逻辑实现, 包含物理机器级中的数据流和控制流的组 成以及逻辑设计等。计算机实现:计算机组成的物理实现,包 括处理机、主存等部件的物理结构,器件 的集成度和速度,模块、插件、底板的划 分与连接,信号传输,电源、冷却及整机 装配技术等。系统加速比:对系统中某部分进行改进时, 改进后系统性能提高的倍数。Amdahl定律:当对一个系统中的某个部件 进行改进后,所能获得的整个系统性能的 提高,受限于该部件的执行时间占总执行 时间

3、的百分比。程序的局部性原理:程序执行时所访问的 存储器地址不是随机分布的,而是相对地 簇聚。包括时间局部性和空间局部性。CPI:每条指令执行的平均时钟周期数。 测试程序套件:由各种不同的真实应用程 序构成的一组测试程序,用来测试计算机 在各个方面的处理性能。存储程序计算机:冯诺依曼结构计算机。 其基本点是指令驱动。程序预先存放在计 算机存储器中,机器一旦启动,就能按照 程序指定的逻辑顺序执行这些程序,自动 完成由程序所描述的处理工作。系列机:由同一厂家生产的具有相同系统 结构、但具有不同组成和实现的一系列不 同型号的计算机。软件兼容:一个软件可以不经修改或者只 需少量修改就可以由一台计算机移植

4、到另 一台计算机上运行。差别只是执行时间的 不同。向上(下)兼容:按某档计算机编制的程 序,不加修改就能运行于比它高(低)档 的计算机。向后(前)兼容:按某个时期投入市场的 某种型号计算机编制的程序,不加修改地 就能运行于在它之后(前)投入市场的计 算机。兼容机:由不同公司厂家生产的具有相同 系统结构的计算机。模拟:用软件的方法在一台现有的计算机(称为宿主机)上实现另一台计算机(称 为虚拟机)的指令系统。仿真:用一台现有计算机(称为宿主机) 上的微程序去解释实现另一台计算机(称 为目标机)的指令系统。并行性:计算机系统在同一时刻或者同一 时间间隔内进行多种运算或操作。只要在 时间上相互重叠,就

5、存在并行性。它包括 同时性与并发性两种含义。时间重叠:在并行性概念中引入时间因素, 让多个处理过程在时间上相互错开,轮流 重叠地使用同一套硬件设备的各个部分, 以加快硬件周转而赢得速度。资源重复:在并行性概念中引入空间因素, 以数量取胜。通过重复设置硬件资源,大 幅度地提高计算机系统的性能。资源共享:这是一种软件方法,它使多个 任务按一定时间顺序轮流使用同一套硬件 设备。耦合度:反映多机系统中各计算机之间物 理连接的紧密程度和交互作用能力的强 弱。紧密耦合系统:又称直接耦合系统。在这 种系统中,计算机之间的物理连接的频带 较高,一般是通过总线或高速开关互连, 可以共享主存。松散耦合系统:又称间

6、接耦合系统,一般 是通过通道或通信线路实现计算机之间的 互连,可以共享外存设备(磁盘、磁带等)。 计算机之间的相互作用是在文件或数据集 一级上进行。异构型多处理机系统:由多个不同类型、 至少担负不同功能的处理机组成,它们按 照作业要求的顺序,利用时间重叠原理, 依次对它们的多个任务进行加工,各自完 成规定的功能动作。同构型多处理机系统:由多个同类型或至 少担负同等功能的处理机组成,它们同时 处理同一作业中能并行执行的多个任务。2.1解释下列术语堆栈型机器:CPU中存储操作数的单元是 堆栈的机器。累加器型机器:CPU中存储操作数的单元 是累加器的机器。通用寄存器型机器:CPU中存储操作数的 单元

7、是通用寄存器的机器。CISC :复杂指令集计算机 RISC :精简指令集计算机寻址方式:指令系统中如何形成所要访问 的数据的地址。一般来说,寻址方式可以 指明指令中的操作数是一个常数、一个寄 存器操作数或者是一个存储器操作数。 数据表示:硬件结构能够识别、指令系统 可以直接调用的那些数据结构。3.1解释下列术语流水线:将一个重复的时序过程,分解成 为若干个子过程,而每一个子过程都可有 效地在其专用功能段上与其它子过程同时 执行。单功能流水线:指流水线的各段之间的连 接固定不变、只能完成一种固定功能的流 水线。多功能流水线:指各段可以进行不同的连接,以实现不同的功能的流水线。静态流水线:指在同一

8、时间内,多功能流 水线中的各段只能按同一种功能的连接方 式工作的流水线。当流水线要切换到另一 种功能时,必须等前面的任务都流出流水 线之后,才能改变连接。动态流水线:指在同一时间内,多功能流 水线中的各段可以按照不同的方式连接, 同时执行多种功能的流水线。它允许在某 些段正在实现某种运算时,另一些段却在 实现另一种运算。部件级流水线:把处理机中的部件进行分 段,再把这些部件分段相互连接而成。它 使得运算操作能够按流水方式进行。这种 流水线也称为运算操作流水线。处理机级流水线:又称指令流水线。它是 把指令的执行过程按照流水方式进行处 理,即把一条指令的执行过程分解为若干 个子过程,每个子过程在独

9、立的功能部件 中执行。处理机间流水线:又称为宏流水线。它是 把多个处理机串行连接起来,对同一数据 流进行处理,每个处理机完成整个任务中 的一部分。前一个处理机的输出结果存入 存储器中,作为后一个处理机的输入。线性流水线:指各段串行连接、没有反馈 回路的流水线。数据通过流水线中的各段 时,每一个段最多只流过一次。非线性流水线:指各段除了有串行的连接 外,还有反馈回路的流水线。顺序流水线:流水线输出端任务流出的顺 序与输入端任务流入的顺序完全相同。乱序流水线:流水线输出端任务流出的顺 序与输入端任务流入的顺序可以不同,允 许后进入流水线的任务先完成。这种流水 线又称为无序流水线、错序流水线、异步

10、流水线。吞吐率:在单位时间内流水线所完成的任 务数量或输出结果的数量。流水线的加速比:使用顺序处理方式处理 一批任务所用的时间与按流水处理方式处 理同一批任务所用的时间之比。流水线的效率:即流水线设备的利用率, 它是指流水线中的设备实际使用时间与整 个运行时间的比值。数据相关:考虑两条指令i和j, i在j的前 面,如果下述条件之一成立,则称指令 j 与指令i数据相关:(1)指令j使用指令i产生的结果;(2)指令j与指令k数据相关,而指令k 又与指令i数据相关。名相关:如果两条指令使用了相同的名, 但是它们之间并没有数据流动,则称这两 条指令存在名相关。控制相关:是指由分支指令引起的相关。它需要

11、根据分支指令的执行结果来确定后面该执行哪个分支上的指令。反相关:考虑两条指令i和j, i在j的前面, 如果指令j所写的名与指令i所读的名相 同,则称指令i和j发生了反相关。输出相关:考虑两条指令i和j, i在j的前 面,如果指令j和指令i所写的名相同,则 称指令i和j发生了输出相关。换名技术:名相关的两条指令之间并没有 数据的传送,只是使用了相同的名。可以 把其中一条指令所使用的名换成别的,以 此来消除名相关。结构冲突:因硬件资源满足不了指令重叠 执行的要求而发生的冲突。数据冲突:当指令在流水线中重叠执行时, 因需要用到前面指令的执行结果而发生的 冲突。控制冲突:流水线遇到分支指令或其它会 改

12、变PC值的指令所引起的冲突。定向:用来解决写后读冲突的。在发生写 后读相关的情况下,在计算结果尚未出来 之前,后面等待使用该结果的指令并不见 得是马上就要用该结果。如果能够将该计 算结果从其产生的地方直接送到其它指令 需要它的地方,那么就可以避免停顿。 写后读冲突:考虑两条指令 i和j,且i在 j之前进入流水线,指令j用到指令i的计 算结果,而且在i将结果写入寄存器之前就 去读该寄存器,因而得到的是旧值。读后写冲突:考虑两条指令 i和j,且i在 j之前进入流水线,指令j的目的寄存器和 指令i的源操作数寄存器相同,而且 j在i 读取该寄存器之前就先对它进行了写操 作,导致i读到的值是错误的。写后

13、写冲突:考虑两条指令 i和j,且i在 j之前进入流水线,指令j和指令i的结果 单元(寄存器或存储器单元)相同,而且j在i写入之前就先对该单元进行了写入操 作,从而导致写入顺序错误。这时在结果 单元中留下的是i写入的值,而不是j写入 的。链接技术:具有先写后读相关的两条指令, 在不出现功能部件冲突和Vi冲突的情况下,可以把功能部件链接起来进行流水处 理,以达到加快执行的目的。分段开采:当向量的长度大于向量寄存器 的长度时,必须把长向量分成长度固定的 段,然后循环分段处理,每一次循环只处 理一个向量段。半性能向量长度:向量处理机的性能为其 最大性能 R的一半时所需的向量长度。 向量长度临界值:向量

14、流水方式的处理速 度优于标量串行方式的处理速度时所需的 向量长度的最小值。4.1解释下列术语 指令级并行:简称ILP。 是指指令之间存在的一种并行性,利用它,计算机可以并行执行两条或两条以上的指 令。指令调度:通过在编译时让编译器重新组 织指令顺序或通过硬件在执行时调整指令 顺序来消除冲突。指令的动态调度:是指在保持数据流和异 常行为的情况下,通过硬件对指令执行顺 序进行重新安排,以提高流水线的利用率 且减少停顿现象。是由硬件在程序实际运 行时实施的。指令的静态调度:是指依靠编译器对代码 进行静态调度,以减少相关和冲突。它不 是在程序执行的过程中、而是在编译期间 进行代码调度和优化的。保留站:

15、在采用 Tomasulo算法的MIPS处理器浮点部件中,在运算部件的入口设置 的用来保存一条已经流出并等待到本功能 部件执行的指令(相关信息)。CDB :公共数据总线。动态分支预测技术:是用硬件动态地进行 分支处理的方法。在程序运行时,根据分 支指令过去的表现来预测其将来的行为。 如果分支行为发生了变化,预测结果也跟 着改变。BHT :分支历史表。用来记录相关分支指 令最近一次或几次的执行情况是成功还是 失败,并据此进行预测。分支目标缓冲:是一种动态分支预测技术。 将执行过的成功分支指令的地址以及预测 的分支目标地址记录在一张硬件表中。在 每次取指令的同时,用该指令的地址与表 中所有项目的相应

16、字段进行比较,以便尽 早知道分支是否成功,尽早知道分支目标 地址,达到减少分支开销的目的。 前瞻执行:解决控制相关的方法,它对分 支指令的结果进行猜测,然后按这个猜测 结果继续取指、流出和执行后续的指令。 只是指令执行的结果不是写回到寄存器或 存储器,而是放到一个称为rob的缓冲器 中。等到相应的指令得到“确认”(即确实 是应该执行的)后,才将结果写入寄存器 或存储器。ROB : ReOrder Buffer。前瞻执行缓冲器。超标量:一种多指令流出技术。它在每个 时钟周期流出的指令条数不固定,依代码 的具体情况而定,但有个上限。超流水:在一个时钟周期内分时流出多条 指令。超长指令字:一种多指令

17、流出技术。VLIW 处理机在每个时钟周期流出的指令条数是 固定的,这些指令构成一条长指令或者一 个指令包,在这个指令包中,指令之间的 并行性是通过指令 显式地表示出来的。循环展开:是一种增加指令间并行性最简 单和最常用的方法。它将循环展开若干遍 后,通过重命名和指令调度来开发更多的 并行性。5.1解释下列术语多级存储层次:采用不同的技术实现的存 储器,处在离CPU不同距离的层次上,各 存储器之间一般满足包容关系,即任何一 层存储器中的内容都是其下一层(离CPU更远的一层)存储器中内容的子集。目标 是达到离CPU最近的存储器的速度,最远 的存储器的容量。全相联映象:主存中的任一块可以被放置 到C

18、ache中任意一个地方。直接映象:主存中的每一块只能被放置到Cache中唯一的一个地方。组相联映象:主存中的每一块可以放置到 Cache中唯一的一组中任何一个地方(Cache分成若干组,每组由若干块构成)替换算法:由于主存中的块比Cache中的块多,所以当要从主存中调一个块到Cache中时,会出现该块所映象到的一组(或一 个)Cache块已全部被占用的情况。这时, 需要被迫腾出其中的某一块,以接纳新调 入的块。LRU :选择最近最少被访问的块作为被替 换的块。实际实现都是选择最久没有被访 问的块作为被替换的块。写直达法:在执行写操作时,不仅把信息 写入Cache中相应的块,而且也写入下一 级存

19、储器中相应的块。写回法:只把信息写入 Cache中相应块, 该块只有被替换时,才被写回主存。按写分配法:写失效时,先把所写单元所 在的块调入Cache,然后再进行写入。 不按写分配法:写失效时,直接写入下一 级存储器中,而不把相应的块调入Cache。 命中时间:访问Cache命中时所用的时间。 失效率:CPU访存时,在一级存储器中找 不到所需信息的概率。失效开销:CPU向二级存储器发出访问请 求到把这个数据调入一级存储器所需的时 间。强制性失效:当第一次访问一个块时,该 块不在Cache中,需要从下一级存储器中 调入Cache,这就是强制性失效。容量失效:如果程序在执行时,所需要的 块不能全部

20、调入 Cache中,则当某些块被 替换后又重新被访问,就会产生失效,这种失效就称作容量失效。冲突失效:在组相联或直接映象 Cache中, 若太多的块映象到同一组(块)中,则会 出现该组中某个块被别的块替换(即使别 的组或块有空闲位置),然后又被重新访问 的情况。2 : 1Cache经验规则:大小为 N的直接映 象Cache的失效率约等于大小为 N /2的两 路组相联Cache的实效率。相联度:在组相联中,每组Cache中的块数。Victim Cache :位于Cache和存储器之间的 又一级Cache,容量小,采用全相联策略。 用于存放由于失效而被丢弃(替换)的那 些块。每当失效发生时,在访问

21、下一级存 储器之前,先检查 Victim Cache中是否含 有所需块。故障性预取:在预取时,若出现虚地址故 障或违反保护权限,就会发生异常。非故障性预取:在预取时,若出现虚地址 故障或违反保护权限,不发生异常。非阻塞Cache: Cache在等待预取数据返回 时,还能继续提供指令和数据。尽早重启动:在请求字没有到达时,CPU处于等待状态。一旦请求字到达,就立即 发送给CPU,让等待的CPU尽早重启动, 继续执行。请求字优先:调块时,首先向存储器请求 CPU所要的请求字。请求字一旦到达,就 立即送往CPU,让CPU继续执行,同时从 存储器调入该块的其余部分。虚拟Cache:地址使用虚地址的 C

22、ache 多体交叉存储器:具有多个存储体,各体 之间按字交叉的存储技术。存储体冲突:多个请求要访问同一个体。TLB : 一个专用高速存储器,用于存放近 期经常使用的页表项,其内容是页表部分 内容的一个副本。6.1解释以下术语响应时间:从用户键入命令开始,到得到 结果所花的时间。可靠性:指系统从某个初始参考点开始一 直连续提供服务的能力,它通常用平均无 故障时间来衡量。可用性:指系统正常工作的时间在连续两 次正常服务间隔时间中所占的比率。可信性:指服务的质量,即在多大程度上 可以合理地认为服务是可靠的。通道:专门负责整个计算机系统输入 /输出 工作的专用处理机,能执行有限的一组输 入输出指令。通道流量:指一个通道在数据传送期间, 单位时间内能够传送的数据量。虚拟DMA :它允许DMA设备直接使用虚 拟地址,并在 DMA传送的过程中由硬件 将虚拟地址转换为物理地址。异步I/O :允许进程在发出I/O请求后继续 执行,直到该进程真正访问这些数据而它 们又尚未就绪时,才被挂起。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 社会民生


经营许可证编号:宁ICP备18001539号-1