sincos编码器数据采集卡.doc

上传人:scccc 文档编号:13932602 上传时间:2022-01-26 格式:DOC 页数:6 大小:372.50KB
返回 下载 相关 举报
sincos编码器数据采集卡.doc_第1页
第1页 / 共6页
sincos编码器数据采集卡.doc_第2页
第2页 / 共6页
sincos编码器数据采集卡.doc_第3页
第3页 / 共6页
sincos编码器数据采集卡.doc_第4页
第4页 / 共6页
sincos编码器数据采集卡.doc_第5页
第5页 / 共6页
点击查看更多>>
资源描述

《sincos编码器数据采集卡.doc》由会员分享,可在线阅读,更多相关《sincos编码器数据采集卡.doc(6页珍藏版)》请在三一文库上搜索。

1、sincos编码器数据采集卡sin cos编码器数据采集卡为电机编码器的脉冲发生器, 是将sin cos输出形 式的编码器的信号进行转换、隔离,输出可以适应控制器的信号的设备,主要有: 电平转换、模数转换、整形及分频等。常用于测量旋转角速度或线速度。、背景技术与趋势随着自动化技术的发展,各种传感器广泛应用于数控机床,机器人等伺服控 制系统的位置检测。目前常用的是高分辨率的光电编码器、旋转变压器、正余弦 编码器。与其他系统相比,在提高动态特性方面,正余弦编码器有独特的优势。 正余弦编码器输出正余弦波形的 A通道和B通道反馈,通过硬件或者软件方法求 其相应的角度。正余弦编码器的一个主要优点就是 E

2、MC勺良好的可靠性,这种可靠性是通过 将几乎整个编码器电子器件集成到一个元件中来实现的。集成偏移、波幅控制和芯片内光学系统调节属于崭新的课题, 在过去,如果有人希望得到低频率的高质 量、精确的正弦波信号,就需要根据带宽情况进行采购。现在,通过内置波幅控 制,能够满足这种看起来似乎是矛盾的要求, 能够通过用一台装置在低速、最大 频率为500 kHz的情况下发送谐波畸变小于1%1 勺正弦信号。 其最大优点是:如 果需要在低速状态下实现精确性,再也不用降低生产率,因为正弦波编码器能够 限制装置的最大速度,可以在精确性和速度两方面满足要求。如图1所示,在理想情况下,正余弦编码器旋转一周期输出两相正交的

3、电压 信号(A相和B相)oB图1上述A,B相电压信号可以表示为:UA=Usi n(B + n/ 2)UB=Usi nB式中:U为正余弦编码器输出电压信号幅值;B为电压信号相位角永磁同步电机正余弦编码数据采集卡是一种将差分信号转换为一连串数字 脉冲信号与模拟信号的转换电路,是电机控制系统的基本理论依据,通过采集卡 可以精确的控制电机的速度、方向与运行效果等等。编码器与数据采集卡的连接方式如图 2所示,一般通过带屏蔽层的15芯串 口线连接。图2由于数据采集是电机控制的必要条件,提高编码采集卡的抗干扰能力与采集 精度,使其不受电机频率等相关运行参数的影响, 同时使采集卡体积小、成本低, 便于安装调试

4、一直以来都是编码采集卡的研究与发展方向。二、数据采集卡的原理本文提供一种抗干扰能力强,对电机不同运行状态的影响小,成本低、安装 调试方便的新型编码采集卡。本方案包括经典的数字信号产生电路与基本无干扰的模拟量采集电路。尤其是数字信号产生电路,采用了比较、触发与电容滤波相结合的方式,巧妙的应用 了电路自身存在的干扰,以及触发电路的独立性,产生了基本无干扰的数字信号, 并且做到了与电机的运行状态的相对独立, 使得在成本降低的情况下,编码采集 卡获得了理想的信号采集波形。数字信号产生原理图如图3,由编码器输出信号A+、A-比较得到A1信号(其 中A+为近似正弦波,A-与A+相差90电角度),其中,滤波

5、电容采用10P与360P 相结合的方式,可以分别对两种不同频率的干扰信号进行过滤,能够有效去除多次谐波对变频器的扰动。C14R25IMP155U2BR20JIC3213407410P1 C2D 100WP .II,I360P14.7KBl4.7K通过D触发器,分别产生所需要的数字信号 A2与A3,如图4所示,A2与 A3相差一个CLK周期,用于合成B信号的时钟信号,触发器时钟信号CLK由CPU 直接提供,不受电机运行频率的影响,且远远小于信号A2的周期。AlVCCIDOQ0D1QID2Q2D3Q3D4Q4EQ5CLKKSTB2.332W7?A2与A3信号通过异或门74LS86,可以产生方波信号

6、CLKB即为数据采集 卡B信号的时钟信号,再通过触发器 74HC74即可产生标准的CPU可识别信号 B_OUT如图5所示。时序图如图6,以一级D触发器在一个周期的时序图为例,信号 A2为D触 发器的数据输入端,CLK为触发器的时钟,可得到的输出波形为 A3,信号A3较 信号A2延时时间设为tCLKB(OtCLKB TCLK),即A2与A3异或可得高电平时 间为tCLKB,此时钟信号不受电机运行频率等参数的影响,有效的避免了现有的 技术中利用RC延时产生时钟的局限性,达到了比较理想的通用性。信号A2CLKA3CLKB_/ tcLKB信号B1模拟量采集电路如图7,由于CPU电源电压为3.3V,所以

7、要将模拟信号电 压控制在0V至3.3V以内,而模拟信号有正负之分,故将电压抬高 1.65V。通过 调试输出信号SIG_A为了防止饱和影响实际采样效果,使信号的峰峰值不大于 3V即可。图7以A信号为例,利用虚短、虚断公式:(Uref_1.65-Vx)/5.1=(Vx-A+)/2(3)(SIG_A-Vx)/5.1=(Vx-A-)/2(4)式中,SIG_A为模拟输出信号,A+与 A-为差分输入信号,Vx为运放U1A的 2与3引脚电平,由(3)、得:SIG_A= Uref_1.65+5.1/2*( A+-A-)采用以上设计后,数字信号与模拟信号都可以达到比较理想的波形,克服 了电机编码器所带来的传导干扰以及高次谐波对变频系统的影响,由于时钟直接由CPU提供,既节省了成本,又具有极强的通用性,体积减小,方便了安装与调 试。三、具体实施方式下面结合附图对本案例作进一步介绍:如图8,永磁同步电机的运行时,由编码器输出电机的实时运行状态,包 括位置、位移和速度等信息,编码信号采集器对信号进行分类处理,将整合后的基本无干扰、高精度的数字与模拟量传输到信号处理系统,该系统使用高速DSP芯片来保证信号处理的及时性,高精度高运算速度的DSP保证了电机良好的运行 效果。图8

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 社会民生


经营许可证编号:宁ICP备18001539号-1