《数字钟试验设计指导试验目的掌握基于diagram的vivado工程设计流程.docx》由会员分享,可在线阅读,更多相关《数字钟试验设计指导试验目的掌握基于diagram的vivado工程设计流程.docx(3页珍藏版)》请在三一文库上搜索。
1、谢谢你的观赏数字钟试验设计指导试验目的掌握基于diagram 的 vivado 工程设计流程1数字钟实验设计指导一、实验目的掌握基于 diagram 的 vivado 工程设计流程,学会添加 IP 目 录并调用其中 IP二、实验原理介绍本实验实现了一个简单的数字钟, 能实现计时的功能。 由于数码管只有4 位,因此本数字钟只能计分和秒。本系统的逻辑部分主要由 74 系列的 IP 构成。三、实验步骤:1、创建新工程1)打开 Vivado2014.4 设计开发软件, 选择 Create New Project.2)在弹出的创建新工程的界面中,点击Next ,开始创建新工程。3)在Project Na
2、me界面中,将工程名称修改为 Digital_Clock , 并设置好工程存放路径。 同时勾选上创建工程子目录的选项。 这 样,整个工程文件都将存放在创建的 Digital_Clock子目录中。点击Next 。specify sources at this time(不指定添加源文件)勾选上。点击 Next。5 ) 在 器 件 板 卡 选 型 界 面 中 , 在 Search 栏 中 输 入 xc7a35tcpg236搜索本次实马包听使用的 Basys3板卡上的FPGA芯 片。并选择 xc7a35tcpg236-1 器件。 (器件命名规则详见 xilinx官方文档)点击Next 。工程的创建。
3、2、添加已设计好的IPcore。工程建立完毕,我们需要将Digital_Clock 这个工程所需的IP 目录文件夹复制到本工程文件夹下。 本工程需要两个IP 目录:74LSXX_LIB 与 Interface 。 74LSXX_LIB 和 Interface 都位于 B3_LabLab1Digital_Clock 下。添加完后的本工程文件夹如下图:1)在Vivado 设计界面的左侧设计向导栏中,点击ProjectManager 目录下的Project Setting。2)在Project Setting 界面中,选择IP 选项,进入 IP 设置界面。点击 Add Respository.添加本工程文件夹下的IP_Catalog 目录:3)完成目录添加后,可以看到所需IP 已经自动添加。点击OK 完成 IP 添加。1) 在 Project Navigator 下的 IP Integrator 目录下, 点击 CreateBlock Design ,创建原理图 谢谢你的观赏