65 nm@SRAM两级多路选择器的设计.doc

上传人:吴起龙 文档编号:1578195 上传时间:2018-12-25 格式:DOC 页数:2 大小:13.72KB
返回 下载 相关 举报
65 nm@SRAM两级多路选择器的设计.doc_第1页
第1页 / 共2页
65 nm@SRAM两级多路选择器的设计.doc_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述

《65 nm@SRAM两级多路选择器的设计.doc》由会员分享,可在线阅读,更多相关《65 nm@SRAM两级多路选择器的设计.doc(2页珍藏版)》请在三一文库上搜索。

65 nmSRAM两级多路选择器的设计关 键 词:SRAM; 多路选择器; 时间常数; 失配; 最小尺寸; 两级架构 SRAM是现代处理器和手持设备中不可或缺的部分1,其读写速度对于处理器速度有重要影响.同时,现代集成电路工艺伴随着特征线宽的变小,工艺波动的影响愈趋明显,使芯片的良品率有持续下降的趋势.其中所谓的随机掺杂波动将引起晶体管阀值电压等参数的随机变化2-3,且无法通过外部控制制造工艺来消除,因此,给SRAM的设计带来新的挑战4-6. 多路选择器是SRAM的重要组成部分,用于在读操作时从多列SRAM存储单元中选中读取列,对SRAM的读取速度影响明显.为提高读取速度,本文在研究传统的SRAM多路选择器结构基础上,提出了一种两级多路选择架构.同时,针对工艺波动的影响,提出了65 nm工艺下位线传输管的最小尺寸限制. 1 SRAM多路选择器 现代SRAM设计中,多列存储单元共用一个灵敏放大器(sense amplifier, SA).多路选择器根据译码信号将其中某一列的信号传递到SA的输入端.如图1所示,一级多路选择器由多对位线传输管组成,其控制信号是列译码信号CS,“一级”表示从位线(Bit Line,BL)到数据线(Data Line,DL)的通路上只有一个位线传输管.

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1