锁存器和触发器原理.ppt

上传人:本田雅阁 文档编号:2124155 上传时间:2019-02-19 格式:PPT 页数:34 大小:960.01KB
返回 下载 相关 举报
锁存器和触发器原理.ppt_第1页
第1页 / 共34页
锁存器和触发器原理.ppt_第2页
第2页 / 共34页
锁存器和触发器原理.ppt_第3页
第3页 / 共34页
亲,该文档总共34页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《锁存器和触发器原理.ppt》由会员分享,可在线阅读,更多相关《锁存器和触发器原理.ppt(34页珍藏版)》请在三一文库上搜索。

1、1,5 锁存器和触发器,5.1 双稳态存储单元电路,5.2 锁存器,5.3 触发器的电路结构和工作原理,5.4 触发器的逻辑功能,2,本章学习基本要求,1、掌握锁存器、触发器的电路结构和工作原理;,2、熟练掌握SR触发器、JK触发器、D触发器及T 触发器的逻辑功能;,3、正确理解锁存器、触发器的动态特性。,3,时序逻辑电路:,锁存器和触发器是构成时序逻辑电路的基本逻辑单元 。,结构特征:由组合逻辑电路和存储电路组成,电路中存在反馈。,工作特征:时序逻辑电路的工作特点是任意时刻的输出状态不仅与当前的输入信号有关,而且与此前电路的状态有关。,4,反馈,5.1.2 双稳态存储单元电路,Q端的状态定义

2、为电路输出状态。,电路有两个互补的输出端,1. 电路结构,5,2、数字逻辑分析,电路具有记忆1位二进制数据的功能。,如 Q = 1,如 Q = 0,6,5.2.1 SR 锁存器,5.2 锁存器,5.2.1 D 锁存器,7,5.2.1 SR 锁存器,5.2 锁存器,1. 基本SR锁存器,初态:R、S信号作用前Q端的状态,用Q n表示。,次态:R、S信号作用后Q端的 状态,用Q n+1表示。,8,9,1) 工作原理,R=0、S=0,状态不变,10,无论初态Q n为0或1,锁存器的次态为为1态。 信号消失后新的状态将被记忆下来。,R=0、S=1,置1,11,无论初态Q n为0或1,锁存器的次态为0态

3、。 信号消失后新的状态将被记忆下来。,R=1 、 S=0,置0,12,S=1 、 R=1,状态不确定,约束条件: SR = 0,当S、R 同时回到0时,由于两个与非门的延迟时间无法确定,使得锁存器最终稳定状态也不能确定。,触发器的输出既不是0态,也不是1态,13,3)工作波形,14,反馈,输入端,输出端,由两个与非门组成,电路结构与逻辑符号,锁存器由逻辑门加反馈电路构成,电路有两个互补的 输出端Q和 ,其中Q的状态称为锁存器的状态。,用与非门构成的基本SR锁存器,国标逻辑符号,15,2、工作原理,1) 无有效电平输入(S=R=1)时,锁存器保持稳定状态不变,1,1,若初态Qn = 1,若初态

4、Qn = 0,1,0,1,0,1,0,1,1,16,2) 在有效电平作用下(S=0、R=1) ,无论初态Q n为0或1,锁存器都会转变为1态。,0,1,若初态Qn = 1,若初态Qn = 0,1,0,1,0,1,0,1,1,0,这种情况称将锁存器置1或置位。S端称为锁存器的置1端或置位端。,17,3) 在有效电平作用下( S=1、R=0 ),无论初态Q n为0或1,锁存器都会转变为0态。,1,0,初态Qn = x,x,1,0,这种情况称将锁存器置0或复位。R端称为锁存器的置0端或复位端。,18,4) 当( S=0、R=0 )时,无论初态Q n为0或1,锁存器状态不定。,0,0,初态Qn = x

5、,1,1,19,3、触发方式,0,1,1,0,1,0,置1端,置0端,基本锁存器的触发方式属电平触发。,20,4、逻辑功能,逻辑功能表,R+S=1,保持,置1,置零,不定,锁存器的新状态Qn+1(也称次态)不仅与输入状态有关,也与锁存器原来的状态Qn(也称现态或初态)有关。,21,画工作波形的方法(与非门锁存器): 1. 根据锁存器动作特征确定状态变化的时刻; 2. 根据触发器的逻辑功能确定Qn+1。,0,1,1,1,0,1,1,1,0,1,1,1,0,1,1,1,0,0,不定,不变,不定,置1,不变,置1,不变,置0,不变,工作波形能直观地表示其输入信号与输出的时序关系。,22,例2 运用基

6、本SR锁存器消除机械开关触点抖动引起的脉冲输出。,23,硬件设计去抖动电路,24,2. 逻辑门控SR锁存器,电路结构,简单SR锁存器,使能信号控制门电路,锁存使能 输入端,25,2、工作原理,S=0,R=0:Qn+1=Qn,S=1,R=0:Qn+1=1,S=0,R=1:Qn+1=0,S=1,R=1:Qn+1= ,E=1:,E=0:,状态发生变化。,状态不变,锁存使能 输入端,26,例3 逻辑门控SR锁存器的E、S、R 的波形如下图所示,锁存器的原始状态为Q = 0,,27,5.2.2 D 锁存器,1. 逻辑门控D锁存器,国标逻辑符号,逻辑电路图,28,S =0 R=1,D=0,Q = 0,D=1,Q = 1,= D,S =1 R=0,D锁存器的功能表,逻辑功能,29,2. 传输门控D锁存器,(c) E=0时,(b) E=1时,(a) 电路结构,TG2导通, TG1断开,TG1导通, TG2断开,Q = D,Q 不变,30,例4 工作波形,31,3. D锁存器的动态特性,定时图:表示电路动作过程中,对各输入信号的 时间要求以及输出对输入信号的响应时间。,32,74HC/HCT373 八D锁存器,4. 典型集成电路,33,74HC/HCT373的功能表,L*和H*表示门控电平LE由高变低之前瞬间Dn的逻辑电平。,34,作业题,238页:5.2.4,5.2.5,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1