等离子显示原理.ppt

上传人:本田雅阁 文档编号:2320222 上传时间:2019-03-20 格式:PPT 页数:55 大小:3.20MB
返回 下载 相关 举报
等离子显示原理.ppt_第1页
第1页 / 共55页
等离子显示原理.ppt_第2页
第2页 / 共55页
等离子显示原理.ppt_第3页
第3页 / 共55页
亲,该文档总共55页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《等离子显示原理.ppt》由会员分享,可在线阅读,更多相关《等离子显示原理.ppt(55页珍藏版)》请在三一文库上搜索。

1、Plasma Display Panel 等离子体显示原理 等离子显示器、电视机 PDP Monitor PDP TV SET,一、PDP模块发光、显示原理,Plasma Display Panel (等离子显示屏) PDP主要利用电极加电压、惰性气体游离产生的紫外光激发荧光粉发光制成显示屏。 PDP显示屏的每个发光单元工作原理类似于霓虹灯。每个灯管加电后就可以发光。 显示屏由两层玻璃叠合、密封而成。当上下玻璃板之间的电极,施加一定电压、电极触电点火后,电极表面会产生放电现象,使显示单元內的气体游离产生紫外光,紫外光UV激发荧光粉产生可见光。一个像素包括红、绿、蓝三个发光单元,三基色原理,组合

2、形成256色光。,PDP显示屏,42”VGA显示屏:852X480(X3个红、绿、蓝像素单元),122,6880个灯泡。,显示屏正面,Operation condition of AC PDP: bistable mode of ON/OFF,等离子显示屏的组成、结构特征,PDP像素放电、发光单元结构,Note : 1. PDP发光= 电极加电压,正负极间激发放出电子,电子轰击惰性气体,发出真空紫外线; 2. 真空紫外线射在荧光粉上,使荧光粉发光。,PDP 如何发光形成图形,PDP 如何发光形成图形,PDP 如何发光形成图形,PDP 如何发光形成图形,Matrix Drive mode矩阵驱动

3、方式 (2电极放电PDP), 信号电极和导通电极之间的导通开关 合上ON,则相交的点放电,像素发光,Matrix drive mode矩阵驱动方式 (3电极表面放电PDP), 信号电极和导通电极导通则表 示选通。 Y导通电极和 X维持电极同时 打开ON(导通),则像素导 通放电。 (Memory),3电极型 AC PDP放电 壁电荷记忆、形成过程,Address action寻址动作,Address action寻址动作,Address action寻址动作,Address action寻址动作,Address action寻址动作,Address action寻址动作,Address act

4、ion寻址动作,Address action寻址动作,Address action寻址动作,Erase/reset 擦除动作,Erase/reset 擦除动作,ADS(Address Display-period Separation) Driving Scheme,3电极 AC PDP子场驱动时序图,PDP 电路结构原理图,Sustain margin 维持边缘放电,放电单元,保护电阻 电容,电极(Y),电极(X),PDP 电路原理直观图,PDP 电路原理直观图,电极(X),电极(Y),像素,PDP 电路原理直观图,电极导通(X),电极导通(Y),放电,PDP 电路原理直观图,电极(X),电

5、极(Y),PDP 电路原理直观图(二),放电电极(Y),发光单元,放电单元,维持电极(X),PDP,维持电极(Y),放电单元,维持电极(X),PDP,PDP 电路原理直观图(二),发光单元,维持电极(Y),发光,维持电极(X),PDP,PDP 电路原理直观图(二),维持电极(Y),放电单元,维持电极(X),PDP,PDP 电路原理直观图(二),PDP 电路放电时序图,Gray scale: controlling strength of electron beam of each pixel 1 TV-field: Time period of full image made by scann

6、ing process,CRT显像管图像显示原理 Principle of image display scheme for CRT,Gray scale: controlling a penetrating optical amount by light phase control of liquid crystal gray scale : brightness level of each pixel for expressing image,LCD液晶显示屏图像显示原理 Principle of image display scheme for LCD,PDP的8子场技术,实现灰度等级,

7、3电极型 AC PDP子场技术,Separating the address period and sustain period of each sub-field,Plasma Display(PDP)各子场显示方式,Module : PDP Panel + Driving Board + Logic Board + (PSU),Image Signal Process,Scan Drive X,DATA Drive,SMPS,DATA Drive,Scan Drive Y,Logic (Memory Con X-Y Con.),PDP 整机构造图,信号处理流程,图像 处理 芯片,输出到逻辑

8、处理电路,二、信号处理部分,简单框图:(基本包括3个通道),1、通道一:,射频电视信号高频头U903解调,输出的视频信号,输入视频数字解码芯片U1(VPC3230D)的74脚进行解码,AV输入的视频信号和S端子输入的Y/C信号输入视频数字解码芯片U1(VPC3230D)的73脚、72和71脚进行解码,Y Cb Cr色差输入和逐行Y Pb Pr通过U进行选择开关切换后将Y Cb Cr色差信号输入视频数字解码芯片U1(VPC3230D)的5、4和6脚进行解码,所有4组解码后的信号为标准的ITU 656格式信号-8位Y和8位UV信号,16位数字信号输入隔行转逐行芯片U3 (PW1230)进行转换,其

9、中采用SDRAM芯片U7(SCIC 64LVJDJ)进行前一场的存储。通过U3转换后输出的信号为8位的R(红)、8位的G(绿)、8位的B(蓝)、VS(场同步)、HS(行同步)、VCLK(时钟)等信号,这些信号输入驱动平板显示屏的SCALER芯片U10(PW166B)的V-PORT进行视频处理,处理输出的24位RGB、行、场同步信号为TTL电平信号。TTL信号经过LVDS编码芯片U40(DS90C383)编码后输出5对的TM/RM信号直接驱动等离子显示模块(S42SD-YD02)。,逐行Y Pb Pr和Y Cb Cr色差输入通过U0进行选择开关切换后将Y/Pb/Pr信号输入U4与VGA输入的信号

10、(R/G/B)进行开关切换,切换后的VGA信号或Y/Pb/Pr信号输入A/D转换芯片U5(AD9883A)的54、48和43脚进行解码和A/D转换。通过U5 A/D转换后输出的信号为8位的R(红)、8位的G(绿)、8位的B(蓝)、VS(场同步)、HS(行同步)、VCLK(时钟)等信号,这些信号输入驱动平板显示屏的SCALER芯片U10(PW166B)的G-PORT进行图像处理,处理输出的24位RGB、行、场同步信号为TTL电平信号(与通道一汇合)。TTL信号经过LVDS编码芯片U40(DS90C383)编码后输出5对的TM/RM信号直接驱动等离子显示模块(S42SD-YD02)。,2、通道二:

11、,3、通道三:,DVI信号(简称D-SUB输入)通过29针的特殊端子输入成对的TM/RM编码信号,直接输入DVI解码芯片U7(SIL161)进行解码,输出的信号与AD9883转换后的信号相同,同样为8位的R(红)、8位的G(绿)、8位的B(蓝)、VS(场同步)、HS(行同步)、VCLK(时钟)等信号,这些信号输入驱动平板显示屏的SCALER芯片U10(PW166B)的G-PORT进行图像处理,(它的处理受到软件的GPI/O的控制,实现互不冲突),由U6处理输出的24位RGB、行、场同步信号为TTL电平信号(也与通道一汇合)。最后TTL信号经过LVDS编码芯片U40(DS90C383)编码后输出

12、5对的TM/RM信号直接驱动等离子显示模块(S42SD-YD02)。,4、CPU及软件,本机CPU采用U10(PW166B)内嵌的80X86 CPU进行软件控制,本CPU拥有,8路键盘I/O接口,路仿真、FLASH写接口,8路GPI/O控制接口,采用两个74LV273的扩展,后可实现24路GPI/O控制,双色LED指示灯控制接口,红外遥控输入接口,RS232C串行控制接口等。本机的软件程序存储在8M的FLASH U11(M29LV800)中,每当开机复位后,CPU就从FLASH中调出相应的程序,触发的事件通过CPU接收后到FLASH中调取相应的程序,然后CPU进行执行,控制各通道中的芯片。FLASH中的程序可以通过RS232C接口进行写软件,与电脑连接好RS232C后,可以通过线缆修改FLASH中的程序。,5,伴音处理部分,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1