计算机组成的实验.doc

上传人:本田雅阁 文档编号:2748942 上传时间:2019-05-10 格式:DOC 页数:87 大小:9.66MB
返回 下载 相关 举报
计算机组成的实验.doc_第1页
第1页 / 共87页
计算机组成的实验.doc_第2页
第2页 / 共87页
计算机组成的实验.doc_第3页
第3页 / 共87页
计算机组成的实验.doc_第4页
第4页 / 共87页
计算机组成的实验.doc_第5页
第5页 / 共87页
点击查看更多>>
资源描述

《计算机组成的实验.doc》由会员分享,可在线阅读,更多相关《计算机组成的实验.doc(87页珍藏版)》请在三一文库上搜索。

1、、 OP、实验一 运算器算术逻辑运算器实验一 实验目的(1) 掌握算术逻辑运算单元(ALU)的工作原理;(2) 熟悉简单运算器的数据传送通路;(3) 验证4位运算功能发生器功能(74181)的组合功能。二 实验设备TDNCM计算机组成原理教学实验系统一台,排线若干。三 实验原理 图1运算器数据通路实验中所用到的运算器数据通路如图1所示。其中运算器由两片74181以并/串形式构成8位字长的ALU。运算器的输出经过一个三态门(74245)和数据总线相连,运算器的两个数据输入端分别由两个锁存器(74373)锁存,锁存器的输入连接至数据总线,数据开关INPUT DEVICE用来给出参与运算的数据,并经

2、过一个三态门(74245)和数据总线相连,数据显示灯“BUS UNIT”已和数据总线相连,用来显示数据总线内容。图中已将用户需要连接的控制信号用圆圈标明(其他实验相同,不再说明),其中除T4为脉冲信号,其它均为电平信号。由于实验电路中的时序信号均已连至W/R UNIT的相应时序信号引出端,因此,在进行实验时,只需将W/R UNIT的T4接至STATE UNIT的微动开关KK2的输出端,按动微动开关,即可获得实验所需的单脉冲,而S3,S2,S1,S0,Cn,LDDR1,LDDR2,ALU-B,SW-B各电平控制信号用SWITCH UNIT中的二进制数据开关来模拟,其中Cn,ALU-B,SW-B为

3、低电平控制有效,LDDR1,LDDR2为高电平有效。四 实验步骤(1) 按图2连接实验线路,仔细查线无误后,接通电源。(2) 用二进制数码开关向DR1和DR2寄存器置数。具体操作步骤如 ::寄存器DR1(01100101)数据开关(10100111)寄存器DR1(01100101)三态门数据开关(01100101)ALU-B=1SW-B=0LDDR1=1LDDR2=0T4=LDDR1=0LDDR2=1T4=校验DR1和DR2中存放的数据是否正确,具体操作为:关闭数据输入三态门(SW-B=1),打开ALU输出三态门(ALU-B=0),当置S3,S2,S1,S0,M为11111时,总线指示灯显示D

4、R1中的数,而置成10101时,总线指示灯显示DR2中的数。图2 实验接线图(3) 验证74181的算术运算和逻辑运算功能(采用正逻辑)。 在给定DR1=65,DR2 =A7的情况下,改变运算器的功能设置,观察运算器的输出,填入表1中,并和理论分析进行比较、验证。 表1 正逻辑74181运算功能验证结果DR1 DR2 S3 S2 S1 S0M=0(算术运算)M=1(逻辑运算)Cn=1无进位Cn=0有进位65A70 0 0 0F=(65)F=(66)F=(9A)65A70 0 0 1F=(E7)F=(E8)F=(18)65A70 0 1 0F=(7D)F=(7E)F=(82)0 0 1 1F=(

5、 )F=( )F=( )0 1 0 0 F=( )F=( )F=( )0 1 0 1F=( )F=( )F=( )0 1 1 0F=( )F=( )F=( )0 1 1 1F=( )F=( )F=( )1 0 0 0F=( )F=( )F=( )1 0 0 1F=( )F=( )F=( )1 0 1 0F=( )F=( )F=( )1 0 1 1F=( )F=( )F=( )1 1 0 0 F=( )F=( )F=( )1 1 0 1F=( )F=( )F=( )1 1 1 0F=( )F=( )F=( )1 1 1 1F=( )F=( )F=( )实验二 运算器 进位控制实验一 实验目的(1

6、) 验证带进位控制的算术运算功能发生器的功能;(2) 按指定数据完成几种指定的算术运算。二 实验设备TDNCM计算机组成原理教学实验系统一台,排线若干。三 实验内容进位控制运算器的实验原理如图3所示,在算术逻辑运算实验的基础上增加进位控制部分,其中74181的进位进入一个7474锁存器,其写入是由T4和AR信号控制,T4是脉冲信号,实验时将T4连至STATE UNIT的微动开关KK2上。AR是电平控制信号(低电平有效),可用于实现带进位控制实验,而T4脉冲是将本次运算的进位结果锁存到进位锁存器中。图3 进位控制实验原理图线图四 实验步骤 (1) 按图4连接实验线路,仔细查线无误后,接通电源。(

7、2) 用二进制数码开关向DR1和DR2寄存器置数,具体方法: 关闭ALU输出三态门(ALU-B=1),开启输入三态门(SW-B=0),设置数据开关; 例如向DR1存入01010101,向DR2存入10101010。具体操作步骤如下:数据开关(01010101)三态门寄存器DR1(01010101)数据开关寄存器DR2(10101010)LDDR1=1LDDR2=0T4=ALU-B=1SW-B=0LDDR1=0LDDR2=1T4=关寄存器LDDR1=0LDDR2=0图4 进位控制实验接线图线图(3) 关闭输入三态门(SW-B=1),开启ALU输出三态门(ALU-B=0)。(4) 进位标志清零具体

8、操作方法如下: 实验板中SWITCH UNIT单元中的CLR开关为标志CY,ZI的清零开关,它为零时是清零状态,所以依次将开关做101操作,即可使标志位清零。 注:进位标志指示灯CY亮时表示进位标志为“0”,无进位:标志指示灯CY灭时表示进位为“1”,有进位(5) 验证带进位运算及进位锁存功能,使Cn=1,AR=0来进行带进位算术运算。例如:做加法运算,首先向DR1,DR2置数,然后使ALU-B=0,S3S2S1S0M状态为10010,此时数据总线上显示的数据为DR1加DR2加当前进位标志,这个结果是否产生进位,则要按动微动开关KK2,若进位标志灯亮,表示无进位;反之,有进位。因做加法运算时数

9、据总线一直显示的数据为DR1+DR2+CY,所以当有进位打入到进位锁存器后,总线显示的数据为加上进位位的结果。 实验三 运算器 移位运算实验一 实验目的 验证移位寄存器控制的组合功能。二 实验设备 TDNCM计算机组成原理教学实验系统一台,排线若干。三 实验内容 原理图5 移位运算实验原理图线图移位运算实验原理图如图5所示,使用了一片74299作为移位发生器,其8输入/输出端以排线方式和总线单元连接。299-B信号控制其使能端,T4时序为其时钟脉冲,实验时将W/R UNIT中的T4接至STATE UNIT中的KK2单脉冲发生器,由S0,S1,M控制信号控制其功能状态,如表2所示。表2 移位状态

10、控制表299-B S1 S0 M 功 能 0 0 0任意 保持 010 0 循环右移 010 1 带进位循环右移 001 0 循环左移 001 1 带进位循环左移 任意11任意 装数四 实验步骤(1) 按图6连接实验线路,仔细查线无误后,接通电源。STATE UNITW/R UNITKK2T4 ALU UNITMS0S1299-BAUJ1BUS UNITS0S1M299-BSW-BSW-BSWJ3SWITCH UNITBUS UNIT图6 位运算实验接线图(2) 移位操作: 置数,具体步骤如下:数据开关(01010101)数据开关(01101011)三态门三态门SW-B=0SW-B=1S0=1

11、S1=1T4= 移位,参照表2改变S0,S1,M,299-B的状态,按动微动开关KK2,观察移位结果。实验四 存储器静态随机存储器实验一 实验目的 掌握静态随机存储器RAM工作特性及数据的读写方法。二 实验设备 TDNCM计算机组成原理教学实验系统一台,排线若干。三 实验内容 原理实验所用的半导体静态存储器电路原理如图7所示,实验中的静态存储器由一片6116(2K8)构成,其数据线接至数据总线,地址线由地址锁存器(74273)给出。地址灯AD0-AD7与地址线相连,显示地址线内容。数据开关经一三态门(74245)连至数据总线,分时给出地址和数据。图7 存储器实验原理图 因地址寄存器为8位,接入

12、6116的地址A7A0,而高三位A8A10接地,所以其实际容量为256字节。6116有三个控制线:CE(片选线)、OE(读线)、WE(写线)。当片选有效(CE=0)时,OE=0时进行读操作,WE=0时进行写操作。本实验中将OE常接地,在此情况下,当CE=0、WE=0时进行读操作,CE=0、WE=1时进行写操作,其写时间与T3脉冲宽度一致。 实验时将T3脉冲接至实验板上时序电路模块的TS3相应插孔中,其脉冲宽度可调,其它电平控制信号由SWITCH UNIT单元的二进制开关模拟,其中SW-B为低电平有效,LDAR为高屯平有效。四 实验步骤 (1) 形成时钟脉冲信号T3。具体接线方法和操作步骤如下:

13、 接通电源,用示波器接入方波信号源的输出插孔H23,调节电位器W1,使H23端输出实验所期望的频率的方波。 将时序电路模块中的和H23排针相连。 在时序电路模块中有两个二进制开关STOP和STEP 。将STOP开关置为“RUN”状态、STEP开关置为“EXEC”状态时,按动微动开关START,则T3输出为连续的方波信号。此时,调节电位器W1,用示波器观察,使T3输出实验要求的脉冲信号。当STOP开关置为“RUN”状态、STEP开关置为“STEP”状态时,每按动一次微动开关START,则T3输出一个单脉冲,其脉冲宽度与连续方式相同。 关闭电源。(2) 按图8连接实验线路,仔细查线无误后,接通电源

14、。由于存储器模块内部的连线已经接好,因此只需完成实验电路的形成、控制信号模拟开关、时钟脉冲信号T3与存储模块的外部连接。.15 存储器实验接线图图8 存储器实验接线图(3) 给存储器的00,01,02,03,04地址单元分别写入数据11,12,13,14,15。具体步骤如下:(以向0单元写入11为例)存储器RAM(00010001)SW-B=0CE=1, WE=1LDAR=0T3=三态门SW-B=1数据开关(00010001)三态门数据开关(00000000)地址寄存器AR(00000000)SW-B=0LDAR=0SW-B=1SW-B=0CE=1SW-B=0CE=1LDAR=1T3=(4)

15、依次读出第00、01、02、03、04号单元中的内容,观察上述各单元的内容是否与前面写的写入的一致,具体步骤如下:(以从0号单元读出11数据为例)地址寄存器AR(00000000)存储器RAM(00010001)SW-B=1数据开关(00000000)三态门SW-B=0CE=1LDAR=1T3=SW-B=0CE=1SW-B=0CE=0WE=0LDAR=0 实验五 微程序控制器实验一 实验目的(1) 掌握时序产生器的组成原理。(2) 掌握微程序控制器的组成原理。(3) 掌握微程序的编制、写入,观察微程序的运行。二 实验设备 TDNCM计算机组成原理教学实验系统一台,排线若干。三 实验内容 1)原

16、理时序控制电路STARTSTEPSTOPCLRTS1TS2TS3TS4图9 时序电路框图实验所用的时序控制电路框图如图9所示,可产生4个等间隔的时序信号TS1-TS4。 其中:为时钟信号,由实验台右上方的方波信号源提供,可产生频率及脉宽可调的方波信号。学生可根据实验自行选择方波信号的频率及脉宽。图中STEP(单步)、STOP(停机)分别是来自实验板上方中部的两个二进制开关STEP,STOP的模拟信号。START键是来自实验板上方左部的一个微动开关START的按键信号。当STEP开关为0时(EXEC),一旦按下启动键,时序信号TSI-TS4将周而复始地发送出去。当STEP为1(STEP)时,一旦

17、按下启动键,机器便处于单步运行状态,即此时只发送一个CPU周期的时序信号就停机。利用单步方式,每次只读一条微指令,可以观察微指令的代码与当前微指令的执行结果。另外,当机器连续运行时,如果STOP开关置“1”(STOP),也会使机器停机,或使CLR开关拨至零也可以使时序清零。时序状态图17。 由于时序电路的内部线路已经连好,所以只需将时序电路与方波信号源连接,即将时序电路的时钟脉冲输入端接至方波信号发生器输出端H23,就可产生时序信号TS1-TS4。时序电路的CLR已接至实验板左下方的CLR模拟开关上。 2) 微程序控制电路与微指令格式 (A) 微程序控制电路 微程序控制器的组成见图10,其中控

18、制存储器采用3片2816的E2PROM,具有掉电保护功能,微命令寄存器18位,用两片8D触发器(74273)和一片4D(74175)触发器组成。微地址寄存器6位,用三片正沿触发的双D触发器(7474)组成,它们带有清“0”端和预置端。在不判别测试的情况下,T2时刻打入微地址寄存器的内容即为下一条微指令地址。当T4时刻进行测试判别时,转移逻辑满足条件后输出的负脉冲通过强置端将某一触发器置为“1”状态,完成地址修改。 在该实验电路中设有一个编程开关(位于实验板右上方),它具有三种状态:PROM (编程)、READ(校验)、RUN(运行)。当处于“编程状态”时,实验者可根据微地址和微指令格式将微指令

19、二进制代码写入到控制存储器2816中。当处于“校验状态”时,可以对写入控制存储器中的二进制代码进行验证,从而可以判断写入的二进制代码是否正确。当处于“运行状态”时,只要给出微程序的入口微地址,则可根据微程序流程图自动执行微程序。图中微地址寄存器输出端增加了一组三态门,目的是隔离触发器的输出,增加抗干扰能力,并用来驱动微地址显示灯。图10 微程序控制器原理图 (B) 微指令格式微指令字长共24位,其控制位顺序如图11所示。图11 微指令格式图12 地址转移逻辑电路其中UA5-UA0为6位的后续微地址,A,B,C为三个译码字段,分别由三个控制位译码出多个微命令。C字段中的P(1)- P (4)是四

20、个测试字位。其功能是根据机器指令及相应微代码进行译码,使微程序转入相应的微地址入口,从而实现微程序的顺序、分支、循环运行,其原理如图12所示。图中I7一I2为指令寄存器的第7-2位输出,SE5-SE1为微程序控制器单元微地址锁存器的强置端输出。AR为算术运算是否影响进位及判零标志控制位,其为零有效。B字段中的RS-B,R0-B,RI-B分别为源寄存器选通信号、目的寄存器选通信号及变址寄存器选通信号,其功能是根据机器指令来进行三个工作寄存器R0,R1及R2的选通译码,其原理如图13所示。图中,I0-I4为指令寄存器的第04为,LDRi为打入工作寄存器信号的译码器使能控制位。2:4译码器2:4译码

21、器2:4译码器GGGBAAABBLDRiLDR1LDR2LDR0RD-BRS-BR2-BR1-BR0-BRI-BI3I2I0I1Y0Y1Y2Y0Y1Y2Y0Y1Y2图13 寄存器选通译码电路四 实验步骤 (a) 五条指令的微程序流程图ADD111001IN1312100201STAOUTSWR0P(1)PCARPC+1RAMBUSBUSIR0403PCARPC+1RAMBUSBUSAR1507PCARPC+1RAMBUSBUSAR16PCARPC+1RAMBUSBUSAR26PCARPC+1RAMBUSBUSPCJMP140605R0DR1RAMBUSBUS-DR0(DR1)+(DR2)R00

22、1R0BUSBUSRAM0117RAMBUSBUSDR101DR1LED2501运行微程序八进制地址(1) 图14为几条机器指令对应的参考微程序流程图,将全部微程序按指令格式变成二进制代码,可得到表3所示的二进制代码表。图14 微程序流程图KWE23202000KRDRPP(1)1507PCARPC+1RAMBUSBUSDR116PCARPC+1DR1LED控制台213024PCARPC+1(SW)BUSBUSDR1DR1RAM(b) 控制台微程序流程图八进制地址01 表3 微程序代码表 微地址S3 S2 S1 S0 M Cn WEA9 A8 A B CA5-A0000 0 0 0 0 0 0

23、 1 10 0 00 0 01 0 00 1 0 0 0 0010 0 0 0 0 0 0 1 11 1 01 1 01 1 00 0 0 0 1 0020 0 0 0 0 0 0 0 11 0 00 0 00 0 10 0 1 0 0 0030 0 0 0 0 0 0 0 11 1 00 0 00 0 00 0 0 1 0 0040 0 0 0 0 0 0 0 10 1 10 0 00 0 00 0 0 1 0 1050 0 0 0 0 0 0 1 10 1 00 0 10 0 00 0 0 1 1 0061 0 0 1 0 1 0 1 10 0 11 0 10 0 00 0 0 0 0 1

24、070 0 0 0 0 0 0 0 11 1 00 0 00 0 00 0 1 1 0 1100 0 0 0 0 0 0 0 00 0 10 0 00 0 00 0 0 0 0 1110 0 0 0 0 0 0 1 11 1 01 1 01 1 00 0 0 0 1 1120 0 0 0 0 0 0 1 11 1 01 1 01 1 00 0 0 1 1 1130 0 0 0 0 0 0 1 11 1 01 1 01 1 00 0 1 1 1 0140 0 0 0 0 0 0 1 11 1 01 1 01 1 00 1 0 1 1 0150 0 0 0 0 0 1 0 10 0 00 0 10

25、 0 00 0 0 0 0 1160 0 0 0 0 0 0 0 11 1 00 0 00 0 00 0 1 1 1 1170 0 0 0 0 0 0 0 10 1 00 0 00 0 00 1 0 1 0 1200 0 0 0 0 0 0 1 11 1 01 1 01 1 00 1 0 0 1 0210 0 0 0 0 0 0 1 11 1 01 1 01 1 00 1 0 1 0 0220 0 0 0 0 0 0 0 10 1 00 0 00 0 00 1 0 1 1 1230 0 0 0 0 0 0 1 10 0 00 0 00 0 00 0 0 0 0 1240 0 0 0 0 0 0

26、 0 00 1 00 0 00 0 00 1 1 0 0 0250 0 0 0 0 1 1 1 00 0 01 0 10 0 00 0 0 0 0 1260 0 0 0 0 0 0 0 11 0 10 0 01 1 00 0 0 0 0 1270 0 0 0 0 1 1 1 00 0 01 0 10 0 00 1 0 0 0 0300 0 0 0 0 1 1 0 10 0 01 0 10 0 00 1 0 0 0 1 (2)按图15连接实验线路,仔细查线无误后,接通电源。W/R UNITT1STATE UNITMICRO_CONTROLLERSWITCH UNIT图15 微程序控制器实验接线图

27、T2SIGNAL UNITTS1 TS2H23uA5uA0uA5uA0 (3) 观测时序信号用双踪示波器(或用PC示波器功能)观察方波信号源的输出,时序电路中的STOP开关置为“RUN”,STEP开关置为EXEC”。按动START按键,从方波器上可观察到TS1,TS2,TS3,TS4各点的波形。比较它们的相互关系,画出其波形,并标注测量所得的脉冲宽度,如见图16所示。CPU周期CPU周期TS1TS2TS3TS4图16 时序波形图 (4) 观察微程序控制器的工作原理: (A) 编程 将编程开关置为PROM(编程)状态。 将实验板上STATE UNIT中的STEP置为“STEP”,STOP置为“R

28、UN”状态。 用二进制模拟开关置微地址A5一A0 。 在MK24-MK1开关上置微代码,24位开关对应24位显示灯,开关量为“0”时灯亮,开关量为“1”时灯灭。 启动时序电路(按动启动按纽START),即将微代码写入到E2PROM 2816的相应地址对应的单元中。 重复CE步骤,将表12的微代码写入2816。 (B) 校验 将编程开关设置为READ(校验)状态。 将实验板的STEP开关置为“STEP”状态,STOP开关置为“RUN”状态。 用二进制开关置好微地址A5一A0 。 按动START键,启动时序电路,读出微代码观察显示灯MD24-MD1的状态(灯亮为“0”,灭为“1”),检查读出的微代

29、码是否与写入的相同。如果不同,则将开关置于PROM编程状态,重新执行即可,(C) 单步运行 将编程开关置于“RUN”状态。 实验板的STEP及STOP开关保持原状。 操作CLR开关(拨动开关在实验板右下角)使CLR信号101,微地址寄存器A5一A0清零,从而明确本机的运行入口微地址为000000(二进制)。 按动“START”键,启动时序电路,则每按动一次启动键,读出一条微指令后停机,此时实验台上的微地址显示灯和微命令显示灯将显示所读出的一条指令。注意:在当前条件下,可将MICRO-CONTROLLER单元的SE6-SE1接至SWITCH UNIT中的S3-Cn对应二进制开关上,可通过强置端S

30、E1-SE6人为设置分支地址。将SE1-SE6对应二进制开关量置为“1”,当需要人为设置分支地址时,将某个或几个二进制开关置“0”,相应的微地址位即被强置为“1”,从而改变下一条微指令的地址。(二进制开关置为“0”,相应的微地址位将被强置为“1”)(D) 连续运行 将编程开关置为“RUN”状态。 将实验板的单步开关STEP置为“EXEC”状态。 使CLR从101,此时微地址寄存器清“0”,从而给出取指微指令的入口地址为000000(二进制)。 启动时序电路,则可连续读出微指令。 实验6 总线控制器实验一 实验目的(1) 理解总线的概念及其特性。(2) 掌握总线传输控制特性。二 实验设备TDNC

31、M计算机组成原理教学实验系统一 ,排线若干。三 实验内容 1) 总线的基本概念 总线是多个系统部件之间进行数据传送的公共通路,是构成计算机系统的骨架。借助总线连接,计算机在系统各部件之间实现传送地址、数据和控制信息的操作。因此,所谓总线就是指能为多个功能部件服务的一组公用信息线。 2) 实验原理 实验所用总线传输实验框图如图17所示,它将几种不同的设备挂至总线上,有存储器、输入设备、输出设备、寄存器。这些设备都需要有三态输出控制,按照传输要求恰当有序的控制它们,就可进行总线信息传输。 3) 实验要求 根据挂在总线上的几个基本部件,设计一个简单的流程:数据输入开关地址寄存器AR存储器RAM数码管

32、显示LEDR0寄存 器图17 总线实验原理图LED-BLEARCSW/RLED-BW/RR0-BLDR0总线 (1) 输入设备将一个数打入R0寄存器。 (2) 输入设备将另一个数打入地址寄存器。 (3) 将R0寄存器中的数写入到当前地址的存储器中。 (4) 将当前地址的存储器中的数用LED数码管显示。 四 实验步骤(1) 按照图18实验接线图进行连线。BUS UNITD7D0INPUT UNITD7D0SW-BD7D0LDR0D7D0D7D0OUTPUT DEVICEAD7 AD0SW-BD7D0LDARSW-BR0-BREG UNITADDRESS UNITEXT UNITA7 A0MAIN

33、 MEMW/RW/RCSLED-B图18 总线实验原理图SWITCH UNITLDPCPC-BS3299-BWECELDAR(2) 具体操作步骤图示如下:初始状态应设为:关闭所有三态门(SW-B=1,CS=1,R0-B=1,LED-B=1),其他控制信号为LDAR=0,LDR0=0,WR(RAM)=1,WR(LED)=1。数据开关(01100011)三态门SW-B=0打入寄存器R0LDR0=数据开关(00100000)打入寄存器ARLDAR=三态门SW-B=1R0-B=0R0写入存储器W/R(RAM)=0CS=0三态门R0-B=0CS=1存储器打入LEDW/R(RAM)=1CS=0LED-B=

34、0W/R(LED)= 实验七 基本模型机的设计与实现一 实验目的(1) 在掌握部件单元电路实验的基础上,进一步将其组成系统,构造一台基本模型计算机。 (2) 为其定义五条机器指令,并编写相应的微程序,具体上机调试掌握整机概念二 实验设备 TDNCM计算机组成原理教学实验系统一台,排线若干。三 实验内容 1) 实验原理 部件实验过程中,各部件单元的控制信号是人为模拟产生的,而本次实验将能在微程序控制下自动产生各部件单元控制信号,实现特定指令的功能。这里,计算机数据通路的控制将由微程序控制器来完成,CPU从内存中取出一条机器指令到指令执行结束的一个指令周期全部由微指令组成的序列来完成,即一条机器指

35、令对应一个微程序。 本实验采用五条机器指令:IN(输入),ADD(二进制加法),STA(存数),OUT(输出),JMP(无条件转移)。其指令格式如下(前4位为操作码): 助记符 机器指令码 说明 IN 00000000 “INPUT DEVICE”中的开关状态 R0 ADD addr 0001 0000 R0+addr R0 STA addr 0010 0000 R0 addr OUT addr 0011 0000 addr LED JMP addr 0100 0000 addr PC 其中::IN为单字长(8位),其余为双字长指令,为addr对应的二进制地址码。 为了向RAM中装入程序和数据

36、,检查写入是否正确,并能启动程序执行,还必须设计三个控制台操作微程序。 * 存储器读操作(KRD):拨动总清开关CLR后,控制台开关SWB、SWA为“0 0”时,按START微动开关,可对RAM连续手动读操作。 * 存储器写操作(KWE):拨动总清开关CLR后,控制台开关SWB、SWA置为“0 1”时,按START微动开关可对RAM进行连续手动写入。 * 启动程序:拨动总清开关CLR后,控制台开关SWB、SWA置为“1 1”时,按START微动开关,即可转入到第01号“取址”微指令,启动程序运行。上述三条控制台指令用两个开关SWB,SWA的状态来设置,其定义如表4所示。 表4 控制台的开关设置

37、SWBSWA控制台指令001011读内存(KRD)写内存(KWE)启动程序(RP)根据以上要求,可设计数据通路框图,如图19所示。微指令定义如表4所示。 系统涉及到的微程序流程如图21所示。当拟定“取指”微指令时,该微指令的判别测试字段为P(1)测试。由于“取指”微指令是所有微程序都使用的公用微指令,因此P(1) 的测试结果出现多路分支。本机用指令寄存器的前4位(IR7一IR4)作为测试条件,出现5路分支,占用5个固定微地址单元。 控制台操作为P(4)测试,它以控制台开关SWB,SWA作为测试条件,出现了3路分支,占用3个固定微地址单元。当分支微地址单元固定后,剩下的其他地方就可以一条微指令占

38、用控存一个微地址单元随意填写。注意:微程序流程图上的单元地址为8进制。 当全部微程序设计完毕后,应将每条微指令代码化,表5即为将图21的微程序流程图按微指令格式转化而成的“二进制微代码表”。图19 数据通路框图 下面介绍指令寄存器(IR):指令寄存器用来保存当前正在执行的一条指令。当执行一条指令时,先把它从内存取到缓冲寄存器中,然后再传送至指令寄存器。指令划分为操作码和地址码字段,由二进制数构成,为了执行任何给定的指令,必须对操作码进行测试P(1),通过节拍脉冲T4的控制以便识别所要求的操作。“指令译码器” (实验板上标有“INS DECODE”的芯片)根据指令中的操作码译码强置微控器单元的微地址,使下一条微指令指向相应的微程序首地址。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1