第三节电平触发的触发器.ppt

上传人:本田雅阁 文档编号:3145610 上传时间:2019-07-16 格式:PPT 页数:9 大小:1.52MB
返回 下载 相关 举报
第三节电平触发的触发器.ppt_第1页
第1页 / 共9页
第三节电平触发的触发器.ppt_第2页
第2页 / 共9页
第三节电平触发的触发器.ppt_第3页
第3页 / 共9页
第三节电平触发的触发器.ppt_第4页
第4页 / 共9页
第三节电平触发的触发器.ppt_第5页
第5页 / 共9页
点击查看更多>>
资源描述

《第三节电平触发的触发器.ppt》由会员分享,可在线阅读,更多相关《第三节电平触发的触发器.ppt(9页珍藏版)》请在三一文库上搜索。

1、1,第三节 电平触发的触发器,电路结构与工作原理,电平触发方式的动作特点,下页,总目录,推出,2,下页,返回,上页,一、电路结构与工作原理,CLK = 0时,门G3、G4截止,触发器保持原状态不变。 CLK = 1时,与SR锁存器工作原理相同。,3,下页,返回,上页,CLK = 1时与SR 锁存器的特性表相同,4,下页,返回,上页,在某些应用场合,有时需要在有效电平到达之前预先将触发器置成指定的状态, 为此,在实用的电路上往往还设置有异步置1输入端和异步置0输入端。,异步置位端,异步复位端,应当在CLK=0的状态下进行置位或复位,5,下页,返回,上页,二、电平触发方式的动作特点,只有当CLK变

2、为有效电平时,触发器才能接受输入信号,并按照输入信号将触发器的输出置成相应的状态。 在CLK=1的全部时间里S和R的变化都将引起触发器输出端状态的变化。 如果CLK=1期间内输入信号多次发生变化, 则触发器的状态也会发生多次翻转, 这降低了电路的抗干扰能力。,6,下页,返回,上页,例5.2.1 已知电平触发SR触发器的输入波形如图所示,画出 Q和Q端的电压波形。假定触发器的初始状态为Q=0。,7,下页,返回,上页,D型锁存器,数据输入端,控制端,当CLK = 1时输出端状态随输入端的状态而改变。 当CLK = 0时输出状态保持不变。,8,下页,返回,上页,在CMOS电路中,经常利用CMOS传输门组成电平触发D触发器。,因为在CLK的有效电平期间输出状态始终跟随输入状态变化,输出与输入的状态相同,所以又将这个电路称为“透明的D型锁存器”。,9,返回,例5.2.2 若用CMOS传输门组成的电平触发D触发器的CLK和输入端D的电压波形如右图中所给出,画出Q和Q端的电压波形。假定触发器的初始状态为Q=0,上页,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1