IC设计流程之全定制和半定制.doc

上传人:白大夫 文档编号:3252698 上传时间:2019-08-06 格式:DOC 页数:2 大小:14KB
返回 下载 相关 举报
IC设计流程之全定制和半定制.doc_第1页
第1页 / 共2页
亲,该文档总共2页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《IC设计流程之全定制和半定制.doc》由会员分享,可在线阅读,更多相关《IC设计流程之全定制和半定制.doc(2页珍藏版)》请在三一文库上搜索。

1、IC设计流程之全定制和半定制今天彻底无语了,一个学弟问我,从Schematic到GDS的流程是什么,我竟然答之,仿真、综合、布局布线事后,觉得不太对,查了一下资料,那里是不太对啊,简直是一点都不对,暴寒啊,也许是自己真是好久没做IC方面的东西了。一般的IC设计流程可以分为两大类:全定制和半定制,这里我换一种方式来说明。1.1从RTL到GDS的设计流程:这个可以理解成半定制的设计流程,一般用来设计数字电路。整个流程如下(左侧为流程,右侧为用到的相应EDA工具):一个完整的半定制设计流程应该是:RTL代码输入、功能仿真、逻辑综合、形式验证、时序/功耗/噪声分析,布局布线(物理综合)、版图验证。至于

2、FPGA设计,开发起来更加简单,结合第三方软件(像Modelsim和Synplify Pro),两大FPGA厂商Altera和Xilinx自带的Quartus和ISE开发平台完全可以应付与之有关的开发。整个完整的流程可以分为前端和后端两部分,前端的流程图如下:前端的主要任务是将HDL语言描述的电路进行仿真验证、综合和时序分析,最后转换成基于工艺库的门级网表。后端的流程图如下,这也就是从netlist到GDS的设计流程:后端的主要任务是:(1)将netlist实现成版图(自动布局布线APR)(2)证明所实现的版图满足时序要求、符合设计规则(DRC)、layout与netlist一致(LVS)。(3)提取版图的延时信息(RC Extract),供前端做postlayout 仿真。1.2从SchemaTIc到GDS的设计流程:这个可以理解成全定制的设计流程,一般用于设计模拟电路和数模混合电路。整个流程如下(左侧为流程,右侧为用到的相应EDA工具):一个完整的全定制设计流程应该是:电路图输入、电路仿真、版图设计、版图验证(DRC和LVS)、寄生参数提取、后仿真、流片。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1