与非门逻辑介绍.doc

上传人:白大夫 文档编号:3366466 上传时间:2019-08-18 格式:DOC 页数:2 大小:14KB
返回 下载 相关 举报
与非门逻辑介绍.doc_第1页
第1页 / 共2页
亲,该文档总共2页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《与非门逻辑介绍.doc》由会员分享,可在线阅读,更多相关《与非门逻辑介绍.doc(2页珍藏版)》请在三一文库上搜索。

1、与非门逻辑介绍与非门介绍先通过文章非门(反相器)介绍了解什么是PMOS,什么是NMOS,以及基本的上下拉CMOS逻辑的概念。与非门实现的逻辑功能为所有的输入信号,只要有一个为低电平(0),则输出为高电平。以2输入与非门为例,其图示如下。其中in1,in2为两个输入信号,out为输出。其逻辑真值表如下。所有逻辑门电路的CMOS结构分为上下拉两部分,上拉为PMOS结构,下拉为NMOS结构。我们来分析一下对于2输入与非门上拉逻辑要实现的功能:即当in1,in2有任何一个为0时,上拉通路就导通,使得out与VDD相连。故上拉逻辑由两个PMOS管并联。PMOS管只有当G端为0时,D与S两端才导通,故如下

2、图所示,当in1,in2任何一个为0时,out便与VDD导通,满足条件。我们接着分析2输入与非门下拉网络要实现的功能:只要当两个输入都为1时(高电平),那么下拉网络才导通,使得out与地相连,输出为0。根据这个要求,故下拉网络由两个NMOS管串联。NMOS管只有当G端为1时,D与S两端才导通,故两个NMOS管串联,当两个NMOS管都导通,out才跟地端相连了,符合要求。故同样分析,3输入与非门上拉网络为3个PMOS管并连,下拉网络为3个NMOS管串联。或逻辑的Verilog描述符为 “当用数据流方式描述时,Verilog语言如下:assign out = in1 当用结构级语言描述时(即与门电路的例化),Verilog语言如下,and为或的关键字:and(out,in1,in2);或非的关键字为nand,如果是做或非操作,例化或非门的方式如下:nand(out,in1,in2);问题:那么怎么由CMOS结构实现与门呢?答:在与非门后面加个反相器。问题:为什么不能如下图所示,由NMOS做上拉网络,而PMOS做下拉网络实现与逻辑呢?答:因为NMOS做上拉网络会有阈值损失,PMOS做下拉网络也会有阈值损失。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1