东芝和日本半导体擦出火花,新技术为模拟电源IC提高可靠性.doc

上传人:白大夫 文档编号:3366735 上传时间:2019-08-18 格式:DOC 页数:2 大小:13KB
返回 下载 相关 举报
东芝和日本半导体擦出火花,新技术为模拟电源IC提高可靠性.doc_第1页
第1页 / 共2页
亲,该文档总共2页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《东芝和日本半导体擦出火花,新技术为模拟电源IC提高可靠性.doc》由会员分享,可在线阅读,更多相关《东芝和日本半导体擦出火花,新技术为模拟电源IC提高可靠性.doc(2页珍藏版)》请在三一文库上搜索。

1、东芝和日本半导体擦出火花,新技术为模拟电源IC提高可靠性低电压模拟电源IC、物联网和电动汽车领域发挥着越来越重要的角色,由于工业机械和车辆的运行都需要很长的时间,这就对工业和车载中所用的IC提出了更高的可靠性要求。提高IC的可靠性能,这是一项听似简单但操作起来十分棘手的工艺技术。不少半导体公司为此开发出了N通道LDMOS,它能为电机控制IC和电源管理IC提供低的RON特性和高可靠性,应用前景被广泛看好。但就在这个时候,东芝的研究发现N通道LDMOS有一个负面特性,即其关断状态的泄漏电流(“IOFF”)因长时间使用而急剧增加。增加的IOFF有什么危害呢?它将导致电路运行故障,增加待机功耗!所以,

2、改进N通道LDMOS的关键在于找到抑制IOFF的方案。如何抑制IOFF?在研发相关技术的过程中,东芝与其制造子公司日本半导体擦出了强烈的火花。东芝凭借着在晶体管设计方面的专有知识,加上日本半导体在车载模拟IC业务中所积累的工艺技术,利用TCAD仿真和实验数据,分析了IOFF的机理,并确定了两种可抑制IOFF增加、具有卓越容差的结构。它们分别是具有扩展STI的结构和阶梯式氧化物结构:3个N通道LDMOS结构的截面图两个新结构与传统结构中的IOFF比较第一种结构适合于LDMOS只占芯片总面积一小部分的模拟电路,比如电机控制IC,因为它不需要附加的工艺步骤但RON仍会增加。第二种结构更适用于LDMO

3、S占芯片总面积较大部分的模拟电路,比如电机驱动器IC和DC-DC转换器,因为它即便采用附加的工艺步骤仍具有较低的RON且具有成本效益。针对以上异同,我们可以在芯片设计或应用中选择合适的LDMOS结构。总言之,通过TCAD仿真的阶梯式氧化物结构设计优化将使得LDMOS比传统LDMOS更有效地降低RON,从而实现更强的可靠性。LDMOS的寿命提高了5倍,大大提高了模拟电源IC的寿命。东芝和日本半导体共同研发的这项新技术目前已被广泛认可,并在5月16日于芝加哥举行的2018年功率半导体器件和IC国际研讨会(ISPSD 2018)上被详细报告,它有望在明年被引入模拟电源IC中。接下来,东芝和日本半导体在半导体工艺研发上还会擦出怎么样的火花呢?芝子表示敲期待的!

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1