乘法器的使用方法你知道哪些?.doc

上传人:白大夫 文档编号:3371580 上传时间:2019-08-19 格式:DOC 页数:1 大小:12.50KB
返回 下载 相关 举报
乘法器的使用方法你知道哪些?.doc_第1页
第1页 / 共1页
亲,该文档总共1页,全部预览完了,如果喜欢就下载吧!
资源描述

《乘法器的使用方法你知道哪些?.doc》由会员分享,可在线阅读,更多相关《乘法器的使用方法你知道哪些?.doc(1页珍藏版)》请在三一文库上搜索。

乘法器的使用方法你知道哪些?在做项目的过程中,经常遇到乘法计算,乘法器的设计就尤为重要。乘法器决定了最终电路功能能否实现,资源使用量多少以及时序性能优劣等。乘法计算中,通常会使用 “*” 或者设计乘法器实现。设计乘法器时,通常使用加法树乘法器,实现流程图如下:如a3:0与b3:0乘法器设计,与分布式算法类似,a*b乘法计算设计如下:a*b0触发器流水逻辑,提高电路时序性能,但其结果会使输出延迟几个时钟周期,设计时应该考虑这一情况。当使用 “*” 做乘法运算时,一般综合工具都会直接调用FPGA片上集成的硬核乘法器,而不再使用逻辑单元搭建乘法器。设计结构图如下:为利用FPGA片上乘法器实现最终乘法。为了提高时序性能,可在w处加入寄存器流水线。上述设计速度明显优于第一种设计,但会消耗大量的片上硬核乘法器。上述两种设计各有其优势,在使用中请根据实际设计电路采用合理的方案。在前述文章中,设计FFT和IFFT,乘法设计采用第二种方案,提高电路速度。如果采用第一种方案,将会增加流水线程度,增大FFT以及IFFT的计算周期。而在简单和低速的乘法计算中使用第一种方案是一种比较良好的选择。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1