关于3V-5V电平转换电路图.doc

上传人:白大夫 文档编号:3387489 上传时间:2019-08-20 格式:DOC 页数:1 大小:12.50KB
返回 下载 相关 举报
关于3V-5V电平转换电路图.doc_第1页
第1页 / 共1页
亲,该文档总共1页,全部预览完了,如果喜欢就下载吧!
资源描述

《关于3V-5V电平转换电路图.doc》由会员分享,可在线阅读,更多相关《关于3V-5V电平转换电路图.doc(1页珍藏版)》请在三一文库上搜索。

1、关于3V-5V电平转换电路图本文主要讲了一下关于3V-5V电平转换电路图,下面一起来学习一下:如图左端接3.3VCMOS电平,可以是STM32、FPGA等的IO口,右端输出为5V电平,实现3.3V到5V电平的转换。现在来分析下各个电阻的作用(抓住的核心思路是三极管的Vbe导通时为恒定值0.7V左右):假设没有R87,则当US_CH0的高电平直接加在三极管的BE上,0.7V的电压要到哪里去呢?假设没有R91,当US_CH0电平状态不确定时,默认是要Trig输出高电平还是低电平呢?因此R91起到固定电平的作用。同时,如果无R91,则 只要输入0.7V就导通三极管,门槛电压太低了,R91有提升门槛电

2、压的作用(可参见第二小节关于蜂鸣器的分析)。但是,加了R91又要注意了:R91如果太小,基极电压近似只有Vb0.7V时才能使US_CH0为高电平时导通,上图的Vb=1.36V假设没有R83,当输入US_CH0为高电平(三极管导通时),D5V0(5V高电平)直接加在三极管的CE级,而三极管的CE,三极管很容易就损坏了。再进一步分析其工作机理:当输入为高电平,三极管导通,输出钳制在三极管的Vce,对电路测试结果仅0.1V当输入为低电平,三极管不导通,输出相当于对下一级电路的输入使用10K电阻进行上拉,实际测试结果为5.0V(空载)请注意:对于大电流的负载,上面电路的特性将表现的不那么好,因此这里一直强调该电路仅适用于10几mA到几十mA的负载的电平转换。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1