基于谐波混频的微波低相噪锁相设计.doc

上传人:白大夫 文档编号:3418224 上传时间:2019-08-23 格式:DOC 页数:2 大小:15KB
返回 下载 相关 举报
基于谐波混频的微波低相噪锁相设计.doc_第1页
第1页 / 共2页
亲,该文档总共2页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《基于谐波混频的微波低相噪锁相设计.doc》由会员分享,可在线阅读,更多相关《基于谐波混频的微波低相噪锁相设计.doc(2页珍藏版)》请在三一文库上搜索。

1、基于谐波混频的微波低相噪锁相设计摘要:该设计通过谐波混频的方式实现常规分频式锁相环所难以实现的低相噪指标。在理论分析的基础之上,提出微波低相噪锁相环设计方案,制定实际电路结构,通过对电路的调试达到在55 GHz频点输出-11130 dBcHz10 kHz的相噪指标和-6733 dBc的杂散指标。验证了通过谐波混频的方式实现微波低相噪锁相的可行性。关键词:低相噪;谐波混频;锁相源;杂散指标引言众所周知锁相环的环路带宽以内的相位噪声主要由晶体振荡器经过倍频恶化后的相位噪声与鉴相器引入的相位噪声共同决定。对于环路带宽以外的相位噪声则主要由VCO的相位噪声和鉴相器引入的噪声基底恶化共同决定。也即是PL

2、L对参考晶体噪声源呈现低通特性,而对VCO噪声呈现高通特性。因此通过常规的分频锁相方式,由于鉴相器鉴相频率较高以及噪声基底的恶化无法取得较好的相噪指标。本振相位噪声水平很高的时候,射频输出的相位噪声与混频后中频信号的相位噪声基本上一致,这就提供了一种获得低相噪的解决方式,即通过谐波混频的方式降低鉴相器射频输入端的频率,并采用相噪水平很好的本振,基底噪声不会进一步恶化,这样系统输出的相位噪声由鉴相器的相位噪声决定。由于将鉴相器的射频反馈输入频率大大降低,使输出信号的相位噪声较之常规的分频式锁相环得以很大程度上的改善。1 锁相源电路设计11 电路指标本次微波低相噪锁相设计的预期技术指标有:(1)相

3、位噪声:-110 dBcHz10 kHz。(2)工作频率:55 GHz。(3)杂散水平:小于-60 dBc。(4)输出功率:大于0 dBm。12 电路设计锁相环的基本组成是由VCO,鉴相器,低通滤波器,参考频率源等所组成。该设计所采用谐波混频与常规的分频式锁相系统不同,谐波混频锁相系统在反馈回路中并未采用一般的分频器而是采用谐波混频来对反馈的振荡信号进行处理在反馈给鉴相器的射频输入端口。这样做的目的在于使系统可以通过混频的方式取得相噪水平较好的中频信号反馈给鉴相器的射频反馈输入端实现锁相系统输出的低相噪的信号,这是分频式锁相系统难以达到的指标。其原理框图如图1所示。该电路中鉴相器采用美国模拟器

4、件公司的ADF4113,环路滤波器由RC积分滤波器构成,VCO的工作频率在55 GHz,这里采用HitTIte公司的HMC431LP4。在设计中,预留了一个输入和一个输出端口,其中一个作为VCO的反馈信号送给谐波混频工作部分的输出端口,其输出端口的信号频率为55 GHz;另一个端口作为鉴相器反馈输入信号端口。55 GHz的射频信号在谐波混频工作部分中与本振为12 GHz的射频输入信号的四次谐波混频,最后输出700 MHz的中频信号反馈给鉴相器鉴相,从而得到控制电压控制VCO的输出信号频率,实现谐波混频锁相的功能。环路滤波器的输入端连接着ADF4113集成鉴相器,输出端连接着压控振荡器VCO。滤波器具有低通特性,可以起到低通滤波器的作用,但更重要的是它还对环路参数的调整起着决定性的作用,从而对环路性能产生重要影响。本设计采用四阶RC积分滤波器,如图2所示。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1