单片机的电子时钟设计毕业论文设计.doc

上传人:小小飞 文档编号:3915874 上传时间:2019-10-10 格式:DOC 页数:66 大小:1.24MB
返回 下载 相关 举报
单片机的电子时钟设计毕业论文设计.doc_第1页
第1页 / 共66页
单片机的电子时钟设计毕业论文设计.doc_第2页
第2页 / 共66页
单片机的电子时钟设计毕业论文设计.doc_第3页
第3页 / 共66页
单片机的电子时钟设计毕业论文设计.doc_第4页
第4页 / 共66页
单片机的电子时钟设计毕业论文设计.doc_第5页
第5页 / 共66页
点击查看更多>>
资源描述

《单片机的电子时钟设计毕业论文设计.doc》由会员分享,可在线阅读,更多相关《单片机的电子时钟设计毕业论文设计.doc(66页珍藏版)》请在三一文库上搜索。

1、1 青岛理工大学青岛理工大学 毕 业 设 计 题目:题目: 基于单片机的电子时钟设计基于单片机的电子时钟设计 学生姓名:学生姓名: 学生学号:学生学号: 院系名称:院系名称: 机电工程系机电工程系 专业班级:专业班级: 机电一体化机电一体化 104 班班 指导教师:指导教师: 毕毕业设计任务书业设计任务书 2 专业 机电一体化 班级 104 姓名 下发日期 2013-3-1 题目基于单片机的电子时钟设计 专题单片机应用 主 要 内 容 及 要 求 主要内容:(1)系统总体方案选择与论证; (2) “基于单片机的电子时钟设计”硬件电路设计 (3)主要元器件选择; (4)单片机控制系统软件设计 要

2、求:(1)使用 MSC51 系列单片机完成系统 (2)显示部分可用液晶或者 LED 显示 (3)集成度高、体积小、控制性高 (4)能显示时间、调整整时间和设置闹铃 技 术 参 数 (1) AT89C51 单片机 (2) DS1302 时钟芯片 进 度 及 完 成 日 期 2013 年 4 月 1 日-2013 年 4 月 19 日,查阅国内外文献,上交开题报告。 2013 年 4 月 22 日-2013 年 5 月 10 日,系统方案选择与论证,软硬件设计。 2013 年 5 月 13 日-2013 年 5 月 24 日,主要参数计算及元器件的选择,上交中期审核表。 2013 年 5 月 27

3、 日-2013 年 6 月 05 日,完成毕业设计说明书的撰写,上交初稿。 2013 年 6 月 06 日-2013 年 6 月 15 日,根据老师意见进行修改完善。 2013 年 6 月 16 日-2013 年 6 月 20 日,论文打印,完成答辩 PPT,准备答辩 系主任签字日期教研室主任签字日期指导教师签字日期 3 指 导 教 师 评 语 论文选题符合专业培养目标毕业论文,能够达到综合训练目标,题目有难 度,工作量较大。选题具有一定的实践意义。 该生查阅文献资料能力较强,能较为全面收集关于考试系统的资料,写作 过程中能综合运用考试系统知识,全面分析考试系统问题,综合运用知识能力 较强。

4、文章篇幅完全符合学院规定,内容较为完整,层次结构安排科学,语言表 达流畅,格式比较符合规范要求;参考了较为丰富的文献资料,其时效性较强; 综合看来,本人认为,该论文达到了专科毕业水平,同意论文答辩。 指导教师: 年 月 日 4 青岛理工大学毕业设计评阅意见表 设计题目基于单片机的电子时钟设计 评 分评价 项目 评价标准(A 级)满分 ABCDE 109876 文献 资料 利用 能力 能独立地利用多种方式查阅中外文 献;能正确翻译外文资料;能正确 有效地利用各种规范、设计手册等。 10 1920171815161314 12 综合 运用 能力 研究方案设计合理;设计方法科学; 技术线路先进可行;

5、理论分析和计 算正确;动手能力强;能独立完成 设计;能综合运用所学知识发现和 解决实际问题;研究结果客观真实。 20 37-4032-3628-3125-2724 设计 质量 设计结构严谨;逻辑性强;语言文 字表准确流畅;格式、图、表规范; 有一定的学术水平或实际价值 40 1513-1411-12109 创新 能力 有较强的创新意识;所做工作有较 大突破;设计有独到见解 15 1513-1411-12109 工作 量 工作量饱满;圆满完成了任务书所 规定的各项任务。 15 总分是否同意将该设计提交答辩:是( ) 否( ) 具体评阅及修改意见: 评阅人: 年 月 日 5 答 辩 委 员 会 评

6、 语 周 记论 文程序答 辩总 评 (5%)(65%)(30%) 百分 制 等级 制 答辩 委员 会主 席签 字 日 期 评 定 成 绩 青岛理工大学 I 摘 要 电子时钟主要是利用电子技术将时钟电子化、数字化,拥有时钟精确、体 积小、界面友好、可扩展性能强等特点,被广泛应用于生活和工作当中。 在对当前电子钟开发手段进行比较和分析的基础上确定采用单片机技术实 现一款可正常显示时钟/日历、带有定时闹铃的多功能电子时钟。本设计应用 AT89C51 芯片作为核心,7 位 LED 数码管显示,使用 DS1302 实时时钟日历芯 片完成时钟/日历的基本功能,这种实现方法的优点是电路简单,性能可靠,实 时

7、性好,时间精度高,操作简单,编程容易。 该电子时钟可以应用于一般的生活和工作中,也可通过改装,提高性能, 增加新功能,从而给人们的生活和工作带来更多的方便。 关键词:电子时钟; 多功能;AT89C51; DS1302 青岛理工大学毕业设计 II Abstract The electronic clock mainly uses the electronic technology make the clock computerization, the digitization, with the clock precision, small size, friendly interface, s

8、calable performance and other characteristics, was widely used in life and work. The design for the main implementing a clock/calendar can be displayed normal, collecting personal ambient temperature, with the timing alarm of the multi-function electronic clock. Comparing and analysising the develop

9、ment technology of the electron clock, the design determines to use the MCU technology to realize the multi-functional electron clock. This design application AT89C51 as a core chips, 7 LED digital displaying, using DS1302 real-time clock chip to complete the basic function of the clock/calendar. Th

10、e method has the advantage of being simple circuit, reliable performance, good real-time, high precision of the time, simply operation, easy programming. The electronic clock can be applied to the general living and working ,can also be modified to improve performance, add new functions, and brings

11、more convenient to peoples life and work. Keywords: Electronic clock; Multi-function; AT89C51; DS1302 青岛理工大学毕业设计 III 目目 录录 第一章 电子时钟设计方案分析3 1.1 FPGA 设计方案.3 1.2 单片机设计方案3 第二章 基于单片机的电子时钟硬件设计.5 2.1 主要芯片选择5 2.1.1 微处理器选择.5 2.1.2 时钟芯片选择.6 2.2 电子时钟硬件电路设计.11 2.2.1 时钟电路设计13 2.2.2 显示电路设计14 2.2.3 按键电路设计15 2.2.4

12、闹铃电路设计16 2.2.5 复位电路设计17 第三章 电子时钟软件设计19 3.1 主程序设计.19 3.2 子程序设计.19 3.2.1 日历子程序设计19 3.2.2 显示子程序设计20 3.2.3 键盘扫描子程序20 3.2.4 闹铃子程序设计21 第四章 系统调试.25 4.1 硬件调试25 4.1.1 单片机基础电路调试25 4.1.2 显示电路调试26 4.1.3 DS1302 电路调试28 4.1.4 按键电路调试29 4.2 软件调试29 4.2.1 键盘子程序调试29 4.2.2 时钟日历子程序调试29 致 谢.32 参考文献33 附录一 程序34 青岛理工大学毕业设计 I

13、V 附录二 多功能电子时钟元器件一览表52 附录三 多功能电子时钟硬件原理图53 附录四54 附录五56 青岛理工大学毕业设计 1 前 言 时间是人类生活必不可少的重要元素,如果没有时间的概念,社会将不会 有所发展和进步。从古代的水漏、十二天干地支,到后来的机械钟表以及当今 的石英钟,都充分显现出了时间的重要,同时也代表着科技的进步。致力于计 时器的研究和充分发挥时钟的作用,将有着重要的意义。 1. 多功能电子时钟研究的背景和意义 20 世纪末,电子技术获得了飞速的发展。在其推动下,现代电子产品几乎 渗透到了社会的各个领域,有力的推动和提高了社会生产力的发展与信息化程 度,同时也使现代电子产品

14、性能进一步提升,产品更新换代的节奏也越来越快。 时间对人们来说总是那么宝贵,工作的忙碌性和繁杂容易使人忘记当前的 时间。然而遇到重大事情的时候,一旦忘记时间,就会给自己或他人造成很大 麻烦。平时我们要求上班准时,约会或召开会议必然要提及时间;火车要准点 到达,航班要准点起飞;工业生产中,很多环节都需要用时间来确定工序替换 时刻。所以说能随时准确的知道时间并利用时间,是我们生活和工作中必不可 少的1。 想知道时间,手表当然是一个很好的选择,但是,在忙碌当中,我们还需要一 个“助理” 及时的给我们提醒时间。所以,计时器最好能够拥有一个定时系统, 随时提醒容易忘记时间的人。 最早能够定时、报时的时钟

15、属于机械式钟表,但 这种时钟受到机械结构、动力和体积的限制,在功能、性能以及造价上都没办 法与电子时钟相比。 电子钟是采用电子电路实现对时、分、秒进行数字显示的计时装置,广泛 应用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少 的必需品。由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字 钟的精度,远远超过老式钟表,钟表的数字化给人们生产生活带来了极大的方 便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、0 按时自动 打铃、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定 青岛理工大学毕业设计 2 时电气的自动启用等,所有这些,都是以钟表数字

16、化为基础的。因此,研究数 字钟及扩大其应用,有着非常现实的意义。 2. 电子时钟的功能 电子时钟主要是利用电子技术将时钟电子化、数字化,拥有时间精确、体 积小、界面友好、可扩展性能强等特点,被广泛应用于生活和工作当中。当今 市场上的电子时钟品类繁多,外形小巧别致。也有体型较大的,诸如公共场所 的大型电子报时器等。电子时钟首先是数字化了的时间显示或报时器,在此基 础上,人们可以根据不同场合的要求,在时钟上加置其他功能,比如定时闹铃, 万年历,环境温度、湿度检测,环境空气质量检测,USB 扩展口功能等。 本设计电子时钟主要功能为: 具有时间显示和手动校对功能,24 小时制; 具有年、月、日显示和手

17、动校对功能; 具有闹铃功能; 具有贪睡功能; 掉电后无需重新设置时间和日期; 采用交直流供电电源。交流供电为主,直流电源为后备辅助电源,并能自动切 换。 青岛理工大学毕业设计 3 第一章 电子时钟设计方案分析 电子时钟既可以通过纯硬件实现,也可以通过软硬件结合实现,根据电子 时钟里的核心部件秒信号的产生原理,通常有以下两种形式: 1.1 FPGA 设计方案 现场可编程门阵列(Field Programmable Gate Array,FPGA) ,是 20 世纪 70 年代发展起来的一种可编程逻辑器件,是目前数字系统设计的主要硬件基础。 FPGA 在结构上由逻辑功能块排列为阵列,并由可编程的内

18、部连线连接这些功 能块,来实现一定的逻辑功能。 可编程逻辑器件的设计过程是利用 EDA 开发软件和编程工具对器件进行开 发的过程。由于 EDA 技术拥有系统的模拟和仿真功能,可读性、可重复性、可 测性非常好,所以利用 EDA 开发 FPGA 是目前比较流行的方式。当然,有时根 据需要,也会应用 MAX+plus 开发集成环境进行设计。 正因为 FPGA 在设计过程中方便、快捷,而且 FPGA 技术功能强大,能够 应用其制作诸如基代码发生器、数字频率计、电子琴、电梯控制器、自动售货 机控制系统、多功能波形发生器、步进电机定位控制系统、电子时钟等。 应用 FPGA 能够将时钟设计为为四种类型:全局

19、时钟、门控时钟、多级逻 辑时钟和波动式时钟。多时钟系统能够包括上述四种时钟类型的任意组合。 1.2 单片机设计方案 单片机是微型机的一个主要分支,它在结构上的最大特点使把 CPU、存储 器、定时器和多种输入/输出接口电路集成在一块超大规模集成电路芯片上。就 其组成和功能而言,一块单片机芯片就是一台计算机。 单片机具有如下特点: 有优异的性能价格比; 1集成度高、体积小、有很高的可靠性; 2控制功能强; 3低功耗、低电压,便于生产便携式产品; 青岛理工大学毕业设计 4 4外部总线增加了 I2C、SPI 等串行总线方式,进一步缩小了体积,简化 了结构; 5单片机的系统扩展、系统配置较典型、规范,容

20、易构成各种规模的应用 系统。 所以单片机的应用非常广泛,在智能仪表、机电一体化、实时控制、分布 式多机系统以及人们的生活中均有用武之地。单片机应用的重要意义还在于, 它从根本上改变了传统的控制系统设计思路和设计方法。从前必须由模拟电路 或数字电路实现的大部分功能,现在已能用单片机通过软件方法来实现了。这 种用软件代替硬件的控制技术,是对生产控制技术的一次革命。 利用单片机的智能性,可方便地实现具有智能的电子钟设计。单片机均具 有时钟振荡系统,利用系统时钟借助微处理器的定时器/计数器可实现电子钟功 能。然而系统时钟误差较大,电子钟的积累误差也可能较大,所以可以通过误 差修正软件加以修正,或者在设

21、计中加入高精度时钟日历芯片,以精确时间。 另外很多功能不同的单片机是兼容的,这就更便于实现产品的多功能性。 在比较了两种实现方案之后,考虑单片机货源充足、价格低廉,可软硬件 结合使用,能够较方便的实现系统的多功能性,故采用单片机作为本设计的硬 件基础。 青岛理工大学毕业设计 5 第二章 基于单片机的电子时钟硬件设计 2.1 主要芯片选择 2.1.1 微处理器选择 目前在单片机系统中,应用比较广泛的微处理器芯片主要为 8XC5X 系列单 片机。该系列单片机均采用标准 MCS-51 内核,硬件资源相互兼容,品类齐全, 功能完善,性能稳定,体积小,价格低廉,货源充足,调试和编程方便,所以 应用极为广

22、泛。 例如比较常用的 AT89C2051 单片机,带有 2KB Flash 可编程、可擦除只读 存储器(E2PROM)的低压、高性能 8 位 CMOS 微型计算机。拥有 15 条可编程 I/O 引脚,2 个 16 位定时器/计数器,6 个中断源,可编程串行 UART 通道,并 能直接驱动 LED 输出。 仅仅是为了完成时钟设计或者是环境温度采集设计,应用 AT89C2051 单片 机完全可以实现。但是将两种功能结合在一片单片机上,就需要更多的 I/O 引 脚,故本设计采用具有 32 根 I/O 引脚的 AT89C51 单片机。 AT89C51 单片机是一款低功耗,低电压,高性能 CMOS 8

23、位单片机,片内 含 4KB(可经受 1000 次擦写周期)的 FLASH 可编程可反复擦写的只读程序存 储器(EPROM) ,器件采用 CMOS 工艺和 ATMEI 公司的高密度、非易失性存 储器(NURAM)技术制造,其输出引脚和指令系统都与 MCS-51 兼容。片内 的 FLASH 存储器允许在系统内可改编程序或用常规的非易失性存储器编程器 来编程。因此,AT89C51 是一种功能强,灵活性高且价格合理的单片机,可方 便的应用在各个控制领域。 AT89C51 具有以下主要性能: 1.4KB 可改编程序 Flash 存储器; 2.全静态工作:024Hz; 3.1288 字节内部 RAM; 4

24、.32 个外部双向输入/输出(I/O)口; 5.6 个中断优先级; 2 个 16 位可编程定时计数器; 6.可编程串行通道; 青岛理工大学毕业设计 6 7.片内时钟振荡器。 此外,AT89C51 是用静态逻辑来设计的,其工作频率可下降到 0Hz,并提 供两种可用软件来选择的省电方式空闲方式(Idle Mode)和掉电方式 (Power Down Mode) 。在空闲方式中,CPU 停止工作,而 RAM、定时器/计数 器、串行口和中断系统都继续工作。在掉电方式中,片内振荡器停止工作,由 于时钟被“冻结” ,使一切功能都暂停,只保存片内 RAM 中的内容,直到下一 次硬件复位为止8。 图 2.1

25、AT89C51 芯片 PDIP 封装引脚图 AT89C51 为适应不同的产品需求,采用 PDIP、TQFP、PLCC 三种封装形 式,本系统采用双列直插 PDIP 封装形式,如图 2.1。时钟日历芯片选择 2.1.2 时钟芯片选择 在电子时钟设计中,常用的实时时钟芯片有 DS12887、DS1216、DS1643、DS1302。每种芯片的主要时钟功能基本相同,只 是在引脚数量、备用电池的安装方式、计时精度和扩展功能等方面略有不同。 DS12887 与 DS1216 芯片都有内嵌式锂电池作为备用电池; X1203 引脚少,没 有嵌入式锂电池,跟 DS1302 芯片功能相似,只是相比较之下,X12

26、03 与 AT89S51 搭配使用时占用 I/O 口较多。DS1643 为带有全功能实时时钟的 8K8 非易失性 SRAM,集成了非易失性 SRAM、实时时钟、晶振、电源掉电 控制电路和锂电池电源,BCD 码表示的年、月、日、星期、时、分、秒,带闰 年补偿。同样,DS1643 拥有 28 只管脚,硬件连接起来占用微处理器 I/O 口较 青岛理工大学毕业设计 7 多,不方便系统功能拓展和维护。故而从性价比和货源上考虑,本设计采用实 时时钟日历芯片 DS1302。 2.1.2.1 DS1302 简介及引脚说明 DS1302 是美国 DALLAS 公司推出的一种高性能、低功耗的实时时钟日历 芯片,附

27、加 31 字节静态 RAM,采用 SPI 三线接口与 CPU 进行同步通信,并可 采用突发方式一次传送多个字节的时钟信号和 RAM 数据。实时时钟可提供秒、 分、时、日、星期、月和年,一个月小于 31 天时可以自动调整,且具有闰年补 偿功能。工作电压宽达 2.55.5V。采用双电源供电(主电源和备用电源) ,可 设置备用电源充电方式,提供了对后备电源进行涓细电流充电的能力。有主电 源和备份电源双引脚,而且备份电源可由大容量电容(1F)来替代。需要强 调的是,DS1302 需要使用 32.768KHz 的晶振。 DS1302 引脚图参照图 2.2。 123456 A B C D 654321 D

28、 C B A Title Nu mberRev isionSize B Date:9-Jun-20 08 Sheet o f File:C:Do cuments an d SettingsAd ministrator上上上上上上上上上上上上上上上上上上上上上上上上上.ddbDrawn B y: VC C1 1 X1 2 X2 3 GN D 4 VC C2 8 SCL K 7 I/O 6 RST 5 DS 1302 图 2.2 DS1302 芯片引脚图 其的引脚功能参照表 2.1。 表 2.1 DS1302 引脚功能说明 引脚号名称功能 1VCC1备份电源输入 2X132.768KHz 晶振输入

29、 3X232.768KHz 晶振输出 4GND地 5RST控制移位寄存器/复位 6I/O数据输入/输出 7SCLK串行时钟 8VCC2主电源输入 2.1.2.2 DS1302 的控制字和读写时序说明 在编程过程中要注意 DS1302 的读写时序。DS1302 是 SPI 总线驱动方式。 它不仅要向寄存器写入控制字,还需要读取相应寄存器的数据。要想与 DS1302 通信,首先要先了解 DS1302 的控制字。DS1302 的控制字如表 2.2。 青岛理工大学毕业设计 8 表 2.2 DS1302 控制字(即地址及命令字节) BIT 7 BIT6 BIT 5 BIT 4 BIT 3 BIT 2 B

30、IT 1 BIT 0 RA M RD 1 CK A4A3A2A1A0 WR 控制字的作用是设定 DS1302 的工作方式、传送字节数等。每次数据的传 输都是由控制字开始。控制字各位的含义和作用如下: 1.BIT7:控制字的最高有效位,必须是逻辑 1,如果它为 0,则不能把数 据写入到 DS1302 中。 2.BIT 6:如果为 0,则表示存取日历时钟数据,为 1 表示存取 RAM 数 据; 3.BIT 5 至 BIT 1(A4A0):用 A4A0 表示,定义片内寄存器和 RAM 的地址。 定义如下: 当 BIT 6 位=0 时,定义时钟和其他寄存器的地址。A4A0=06,顺序为 秒、分、时、日

31、、月、星期、年的寄存器。当 A4A0=7,为芯片写保护寄存 器地址。当 A4A0=8,为慢速充电参数选择寄存器。当 A4A0=31,为时钟 多字节方式选择寄存器。 当 BIT 6=1 时,定义 RAM 的地址,A4A0=030,对应各子地址的 RAM,地址 31 对应的是 RAM 多字节方式选择寄存器。 4.BIT 0(最低有效位):如为 0,表示要进行写操作,为 1 表示进行读 操作。 控制字总是从最低位开始输出。在控制字指令输入后的下一个 SCLK 时钟 的上升沿时,数据被写入 DS1302,数据输入从最低位(0 位)开始。同样,在 紧跟 8 位的控制字指令后的下一个 SCLK 脉冲的下降

32、沿,读出 DS1302 的数据, 读出的数据也是从最低位到最高位。 青岛理工大学毕业设计 9 图 2.3 DS1302 数据读写时序 DS1302 的数据读写方式有两种,一种是单字节操作方式,一种是多字节操 作方式。每次仅写入或读出一个字节数据称为单字节操作,每次对时钟/日历的 8 字节或 31 字节 RAM 进行全体写入或读出的操作,称其为多字节操作方式。 当以多字节方式写时钟寄存器时,必须按数据传送的次序依次写入 8 个寄存器。 但是,当以多字节方式写 RAM 时,不必写所有 31 字节。不管是否写了全部 31 字节,所写的每一个字节都将传送至 RAM。 为了启动数据的传输,CE 引脚信号

33、应由低变高,当把 CE 驱动至逻辑 1 的 状态时,SCLK 必须为逻辑 0,数据在 SCLK 的上升沿串行输入。无论是读周期 还是写周期,也无论送方式是单字节传送还是多字节传送,都要通过控制字指 定 40 字节中的哪个将被访问。在开始 8 个时钟周期把命令字(具有地址和控制 信息的 8 位数据)装入移位寄存器之后,另外的时钟在读操作时输出数据,在 写操作时输入数据,所有的数据在时钟的下降沿变化。所有写入或读出操作都 是先向芯片发送一个命令字节。对于单字节操作,包括命令字节在内,每次为 2 个字节,需要 16 个时钟;对于时钟/日历多字节模式操作,每次为 7 个字节, 需要 72 个时钟;而对

34、于 RAM 多字节模式操作,每次则为 32 字节,需要多达 256 个时钟。这里仅给出单字节读写时序,如图 2.3。多字节操作方式与其类似, 只是后面跟的字节数不止一个。 2.1.2.3 DS1302 的片内寄存器 青岛理工大学毕业设计 10 表 2.3 DS1302 有关日历、时间的寄存器 读寄读寄 存器存器 写寄写寄 存器存器 BIT7 BIT 6 BIT5 BIT 4 BIT 3 BIT 2 BIT 1 BIT 0 范围范围 81H80HCH10 秒秒 00- 59 83H82H10 分分 00- 59 10 85H84H 24/12 0AM/P M 时时 1-12 0-23 87H86

35、H0010 日日1-31 89H88H0010 月月1-12 8BH8AH00000周日1-7 8DH8CH10 年年 00- 99 8FH8EHWP0000000 通过控制字对 DS1302 片内寄存器进行寻址之后,即可就所选中寄存器的 各位进行操作。片内各寄存器及各位的功能定义如表 2.3。 DS1302 有关日历、时间的寄存器共有 10 个,时钟/日历包含在其中的 7 个 写/读寄存器内,这 7 个寄存器分别是秒、分、小时、日、月、星期和年。 小时寄存器(85H、84H)的位 7 用于定义 DS1302 是运行于 12 小时模式 还是 24 小时模式。当为 12 小时制式时,位 5 为“

36、0”表示 AM;为“1”表示 PM。在 24 小时制式下,位 5 是第二个 10 小时位(2023 时) 。 秒寄存器(81H、80H)的位 7 定义为时钟暂停标志(CH) 。当该位置为 1 时,时钟振荡器停止,DS1302 处于低功耗状态;当该位置为 0 时,时钟开始运 行。一般在设置时钟时,可以停止其工作,设定完之后,再启动其工作。 控制寄存器(8FH、8EH)的位 7 是写保护位(WP) ,其它 7 位均置为 0。 在任何片内时钟/日历寄存器和 RAM,在写操作之前,WP 位必须为 0,否则将 不可写入。当 WP 位为 1 时,写保护位防止对任一寄存器的写操作。因此,通 过置写保护位,可

37、以提高数据的安全性。另外,还有慢速充电控制寄存器和 RAM 寄存器。如表 2.4。 表 2.4 充电控制寄存器和 RAM 寄存器各位定义 青岛理工大学毕业设计 11 慢速充电寄存器控制着 DS1302 的慢速充电特性。寄存器的 BIT4BIT7(TCS)决定是否具备充电性能:仅在编码为 1010 的条件下才具备 充电性能,其他编码组合不允许充电。 BIT2 和 BIT3 选择在 VCC2和 VCC1之间是一个还是两个二极管串入其中。 如果编码 DS 是 01,选择一个二极管;如果编码是 10,选择两个二极管;其他 编码将不允许充电。该寄存器的 BIT0 和 BIT1 用于选择与二极管相串联的电

38、阻 值。其中编码 RS=01 为 2 K,RS=10 为 4 K,RS=11 为 8 K,而 RS=00 将 不允许进行充电。因此,根据慢速充电寄存器的不同编码可得到不同的充电电 流。其具体计算如公式 2.1: I充电=(V0-VD-VE)/R (2.1) 式中: V0所接入的 5.0V 工作电压; VD二极管压降,一个按 0.7V 计算; R慢速充电控制寄存器 0 和 1 位编码决定的电阻值; VEVCC1脚所接入的电池电压。 RAM 寄存器寻址空间一次排列的 31 字节静态 RAM 可为用户使用,备用 电源位 RAM 提供了掉电保护功能。寄存器和 RAM 的操作通过命令字节的 BIT6 加

39、以区别。当 BIT6 为“0”时对 RAM 区进行寻址;否则将对时钟/日历寄 存器寻址。其操作方法与前述相同91011。具体驱动程序参见附录 A。 2.2 电子时钟硬件电路设计 电子闹钟至少要包括秒信号发生器、时间显示电路、按键电路、供电电源、 闹铃指示电路等几部分。另外,本设计要求该电子钟能够采集环境温度,所以 BIT 7 BIT 6 BIT 5 BIT 4 BIT 3 BIT 2 BIT 1 BIT 0 充电控制寄存 器 TCSTCSTCSTCSDSDSRSRS RAM 寄存器 青岛理工大学毕业设计 12 还需要温度采集芯片。硬件电路框图参照图 2.7。 该系统使用 AT89C51 单片机

40、作为核心,通过读取时钟日历芯片 DS1302 和 温度传感器 DS18B20 的数据,完成此电子时钟的主要功能时钟/日历和环 境温度采集。使用比较通用的 8 段共阴数码管,做 7 位显示,分别显示时/年, 分/月,秒/日,以及环境温度值。 AT89C51 温温度度传传感感器器 DS18B20 闹闹铃铃电电路路 +5V电电源源 7位位共共阴阴 LED显显示示 键键盘盘 时时钟钟日日历历芯芯片片 DS1302 +3V电电源源 图 2.7 多功能电子时钟硬件系统框图 键盘是为了完成时钟/日历的校对和日历/温度的显示功能。由于此电子时钟 要求具有闹铃功能,所以设计有闹铃电路,进行声音响铃。 整个电路使

41、用了两种电源,+5V 电源将为整个电路供电。而+3V 电源仅作 为 DS1302 的备用电源。当+5V 电源被切断后,DS1302 启用+3V 电源,可以保 持 DS1302 继续工作。当+5V 电源恢复供电,LED 依旧显示当前时间,而不会 因为断电使系统复位到初始化时间,避免了重新校时的麻烦。 具体电路图请参见附录 C。 温度传感器 DS18B20 是一种新型的“一线器件”,其体积更小、更适用于多 种场合、且适用电压更宽、更经济。DALLAS 半导体公司的数字化温度传感器 DS18B20 是世界上第一片支持“一线总线”接口的温度传感器。温度测量范围为- 55+125 摄氏度,可编程为 9

42、位12 位转换精度,测温分辨率可达 0.0625 摄 氏度,分辨率设定参数以及用户设定的报警温度存储在 EEPROM 中,掉电后依 然保存。被测温度用符号扩展的 16 位数字量方式串行输出;其工作电源既可以 在远端引入,也可以采用寄生电源方式产生;多个 DS18B20 可以并联到 3 根或 2 根线上,CPU 只需一根端口线就能与诸多 DS18B20 通信,占用微处理器的端 青岛理工大学毕业设计 13 口较少,可节省大量的引线和逻辑电路。因此用它来组成一个测温系统,具有 线路简单,在一根通信线,可以挂很多这样的数字温度计,十分方便。 DS18B20 的性能特点如下: 1 独特的单线接口方式,D

43、S18B20 在与微处理器连接时仅需要一条口线即可 实现微处理器与 DS18B20 的双向通讯。 2 DS18B20 支持多点组网功能,多个 DS18B20 可以并联在唯一的三线上,实 现组网多点测温。 3 DS18B20 在使用中不需要任何外围元件,全部传感元件及转换电路集成在 形如一只三极管的集成电路内。 4 适应电压范围更宽,电压范围:3.05.5V,在寄生电源方式下可由数据线 供电。 5 温范围55125,在-10+85时精度为0.5。 6 零待机功耗。 7 可编程的分辨率为 912 位,对应的可分辨温度分别为 0.5、0.25、 0.125和 0.0625,可实现高精度测温。 8 在

44、 9 位分辨率时最多在 93.75ms 内把温度转换为数字,12 位分辨率时最多 在 750ms 内把温度值转换为数字,速度更快。 9 用户可定义报警设置。 10 报警搜索命令识别并标志超过程序限定温度(温度报警条件)的器件。 11 测量结果直接输出数字温度信号,以“一线总线“串行传送给 CPU,同时可 传送 CRC 校验码,具有极强的抗干扰纠错能力。 12 负电压特性,电源极性接反时,温度计不会因发热而烧毁,但不能常工作 以上特点使 DS18B20 非常适用与多点、远距离温度检测系统。 DS18B20 内部结构主要由四部分组成:64 位光刻 ROM、温度传感器、非挥发 的温度报警触发器 TH

45、 和 TL、配置寄存器。 2.2.1 时钟电路设计 系统时钟应用了实时时钟日历芯片 DS1302,其连接如图 2.8。该硬件电路 设计简单,抗干扰能力强。 如图,AT89C51 单片机 P1.7 直接接 DS1302 的 RST 端,上电后, AT89C51 的 P1.7 脚自动输出高电平。P1.5 作为串行时钟接口,P1.6 作为时钟 青岛理工大学毕业设计 14 数据的 I/O。DS1302 采用双电源供电,平时由+5V 电源供电,当+5V 掉电之后, 由图中 BT1(+3V 备用电池)供电。 特别需要注意 X1 和 X2 两端连接的晶振 Y1,该晶振频率为 32.768KHz。 12345

46、6 A B C D 654321 D C B A Title NumberRevisionSize B Date:5-Jun-2008 Sheet of File:C:Documents and SettingsAdministrator上上上上上上上上上上上上上上上上上上上上上上上上上.ddbDrawn B y: Y1 32.768K Hz BT 1 BA TTER Y VC C1 1 X1 2 X2 3 GN D 4 VC C2 8 SCL K 7 I/O 6 RST 5 U2 DS 1302 P1.0 1 P1.1 2 P1.2 3 P1.3 4 P1.4 5 P1.6 7 P1.5 6

47、 P1.7 8 RST 9 P3.0/RX D 10 P3.1/TX D 11 P3.2/INT 0 12 P3.3/INT 1 13 P3.4/T0 14 P3.5/T1 15 P3.6/WR 16 P3.7/RD 17 XT AL2 18 XT AL1 19 GN D 20 P2.0 21 P2.1 22 P2.2 23 P2.3 24 P2.4 25 P2.5 26 P2.6 27 P2.7 28 PSE N 29 AL E/PR OG 30 EA /VPP 31 P0.7 32 P0.6 33 P0.5 34 P0.4 35 P0.3 36 P0.2 37 P0.1 38 P0.0 3

48、9 VC C 40 U1 AT 89S51 +5 图 2.8 系统时钟电路 2.2.2 显示电路设计 就时钟而言,通常可采用 LCD 显示或 LED 显示。对于一般的段式 LCD, 需要专门的驱动电路,而且 LCD 显示的可视性较差;对于具有驱动电路和微处 理器接口的液晶显示模块(字符或点阵) ,一般采用并行接口,对微处理器的接 口要求较高,占用资源多。另外,AT89C51 本身没有专门的液晶驱动接口。 LED 结构简单,体积小,功耗低,响应速度快,易于匹配,寿命长,可靠性高, 而且显示亮度高,价格便宜,市场上也有专门的时钟显示组合 LED。故本设计 中应用 7 位 8 段共阴 LED 实现显

49、示部分,显示面板分布如图 2.6。 LED 显示分动态显示和静态显示:动态显示方式的硬件电路简单。但设计 上如果处理不当,易造成亮度低,闪烁问题。因此合理的设计既应保证驱动电 路易实现,又要保证图像稳定,无闪烁。动态显示采用多路复用技术的动态扫 描显示方式,复用的程度不是无限增加的, 因为利用动态扫描显示使我们看到 一幅稳定画面的实质是利用了人眼的暂留效应和发光二极管发光时间的长短, 发光的亮度等因素。 静态显示,是由微型计算机一次输出显示模型后,就能保持该显示结果, 直到下次发送新的显示模型为止。静态显示驱动程序简单,且 CPU 占用率低, 青岛理工大学毕业设计 15 但每个 LED 数码管需要一个锁存器来锁存每一个显示位的笔段代码,硬件开销 大,仅适合显示位数较少的场合。为了在显示部分节省单片

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1