基于dsp语音信号编解码器设计_毕业设计论文.doc

上传人:来看看 文档编号:3920171 上传时间:2019-10-10 格式:DOC 页数:40 大小:2.36MB
返回 下载 相关 举报
基于dsp语音信号编解码器设计_毕业设计论文.doc_第1页
第1页 / 共40页
基于dsp语音信号编解码器设计_毕业设计论文.doc_第2页
第2页 / 共40页
基于dsp语音信号编解码器设计_毕业设计论文.doc_第3页
第3页 / 共40页
基于dsp语音信号编解码器设计_毕业设计论文.doc_第4页
第4页 / 共40页
基于dsp语音信号编解码器设计_毕业设计论文.doc_第5页
第5页 / 共40页
点击查看更多>>
资源描述

《基于dsp语音信号编解码器设计_毕业设计论文.doc》由会员分享,可在线阅读,更多相关《基于dsp语音信号编解码器设计_毕业设计论文.doc(40页珍藏版)》请在三一文库上搜索。

1、摘要摘 要DSP芯片,也称数字信号处理器,是一种针对数字信号处理而特别设计的微处理器。随着超大规模集成电路技术上取得的突破进展,集成化的DPS数字信号处理器具有体积小、功耗低和运算速度快等诸多优点,因此非常适用于语音信号的压缩处理。目前的DPS芯片以其强大的数据处理功能而在通信和其他信号处理领域得到广泛注意,并已成为开发应用的热点技术。abstract近年来,随着多媒体信息技术和网络技术的高速发展,数字语音压缩技术的应用领域越来越广泛,目的是在保证语音一定质量的前提下尽可能降低其编码比特率,便于在有限的传输带宽内让出更多的信道来传送图像、文档、计算机文件和其他数据流。为此,国际电信联盟(ITU

2、)推出了G.711标准,即PCM编码调制。具有语音质量高、低延时和稳定性好的优点,可用于数字语音通信领域,具有很高的研究价值。本文首先简要的介绍了语音压缩编码算法的发展进程,以及发展趋势。在着重分析和研究了G.711标准的算法原理的基础上,详细说明了基于高性能DSP(TMS320F2812)的语音压缩编解码系统的实现方法,并针对算法的实时实现出现的运算量大的问题。全文分为四章,第一章概述语音压缩编解码的发展进程、趋势以及课题的主要研究内容及意义。第二章分析了语音信号编、解码原理与G.711标准的算法原理和论述了TMS320F2812软、硬件的开发和设计。第三章主要对结果进行讨论与验证。第四章详

3、细的对全文进行了总结。关键词:语音压缩编码,G.711, TMS320F2812。ABSTRACTAbstract DSP Processor is designed for real-time digital signal Process.With the great Progresses and a series of break-through in VLSI technologies,integrated DSPs process out soon after. Integrated DSPs Possess many advantages,such as compactness,lo

4、w Power cost,and high working speed and so on which are mostly suitable in speech signal compressing. Present DSPs are getting more and more attentions in the information field,due to its Powerful signal Processing ability,becoming a hot-point technique in communication and other relating signal nro

5、cessing areas. With the rapid development of Multimedia communication technology and Internet technology, Application of Digital speech Coding is more widely in recent years. Digital speech Coding can reduce rate of bits ,for the purpose of provided more channels to transfer image、document、computer

6、files and other Data stream, but the operation must assure quality of speech. So ITU introduce G.711, a voice compressing criterion, 64kbps rate speech Coding.The criterion have the advantages of high speech quality、low time delay and good stability,which can be applied in the area of digital speech

7、 communication and be worth researching highly. First of all the development course and tendency of Speech Compress Coding has been introduced. On the basis of analysis and research to theory of G.711 criterion arithmetic,realization of the algorithm of speech codings system based on TMS320F2812 is

8、narrated .Due to large operation when arithmetic is run in real-time,several methods of optimized codes was put forward .Loaded optimized codes in TMS320F2812 and simulated,the arithmetics performance was compared Whole paper is made up of three chapters In the first chapter,summarizes the classific

9、ation、standard and tendency of Speech coding ; in the second chapter,theories of G.711 criterion arithmetic are analyzed: design of hardware and software speech coding,system based on TMS320f2812;in the third chapter the results of the experiment are analyzed; in the last chapter ,the main conclusio

10、ns of design are summarized. Keywords: Speech Compress Coding,G.711criterion, TMS320F2812.第一章第一章 引 言- 1 -第一章1.1语音编码的发展进程及现状语音信号处理的研究工作最早可以追溯到1876年贝尔发明的电话,该发明首次用声电、电声转换技术实现了远距离的语音传输。1939年Dudley研制成功第一个声码器,从此奠定了语音产生模型的基础,这一工作在语音信号处理领域具有划时代的意义。本世纪30年代以前,语音信号的处理及传输均是以模拟的方式进行。1937年A.H.Reeves提出了脉冲编码调制PCM(P

11、ulse Code Modulation)理论开创了语音数字化通信的历程。数字化语音的传输与存储可靠性、抗干扰、速交换、易保密等各方面都远胜于模拟语音。从最初的64kbps的标准PCM波形编码器到现在4kbps以下的参量编码的声码器,语音压缩编码在几十年里得到迅速发展。语音压缩编码的发展经历了以下几个阶段:波形编码、参量编码及二者相结合的混合编码。此外还有此基础上发展而来的增强多带激励声码器MBE(IMBE)算法。波形编码是将时间域信号直接变换为数字代码,力图使重建语音波形保持原语音信号的波形形状。波形编码的基本原理是在时间轴上对模拟语音按一定的速率抽样,然后将幅度样本分层量化,并用代码表示。

12、解码是相反过程,将接收的数字序列经解码和滤波后恢复成模拟信号。波形编码具有抗噪性能强、语音质量好等优点,但需要较高的数码率,一般为16kbps 64kbps。如果希望有较高的编码质量,当编码速率在下降时,其合成语音的性能会下降得很快。最近,对于波形编码器提出了一些新技术,例如后滤波器、改进激励程序等,使得语音质量有比较大的提高。参数编码又称为声码器技术,它通过对语音信号进行分析,提取参数来对参数进行编码,在接收端能够用解码后的参数重构语音信号。参数编码主要是从听觉感知的角度注重语音的重现,即让解码语音听起来与输入语音是相同而不是保证其波形相同。这种编码方式一般对数码率的要求要比波形编码低很多,

13、但只能达到合成语音的质量(即自然度、讲话者的可识别性都较差的语音),即使码率提高到与波形编码相当时,语音质量也不如波形编码。应用广泛的线性预测LPC(Linear Predictive Coding)声码器是典型的语音参数编码器。最新的参数编码器有正弦变换编码器、波形内插编码器等。在保证语音质量的前提下,进一步降低比特率,仍然是语音编码研究的主要焦点。然而,这是一个很复杂的问题,它受多种因素的限制,例如:语音信号所包含的信息内容。但是,作为一个速率低限,临界信息速率应该是人理解信号所需要的最小速率,但这是一个还需要继续深入研究的问题。因为有关语音信号的某些信息,人能够感觉到有变化,而编码器却找

14、不到对应的特征参量。反之,有时语音的波形和特征参量变化很大,而人同样可以理解。要达到理论上50bit/s确语音信息率最低限这个目标,对人脑感知信号的过程,必须有更深入的研究。在中国,语音和语言处理技术的研发略晚于国外。中国科学院声学研究所的俞铁城教授应该说是中国最早涉足这一领域的人之一,他于1977年在物理学报发表了全国第一篇关于语音识别的论文。清华大学语音技术中心紧随其后,语音界老前辈方棣棠教授、吴文虎教授于1979年创立语音技术中心(原名语音实验室),现已有27年的历史。随后,全国各地从事这方面研究的机构越来越多,比较著名的有清华大学电子工程系、中国科学院自动化研究所、中国科技大学、中国社

15、会科学院语言研究所(在语音学研究方面,吴宗济先生的起步更早)、北京大学、哈尔滨工业大学等等。在这些顶尖的学术机构的带动下,中国的语音和语言处理技术得到很大发展,并逐步在国际上引起注意。- 2-1.2语音编码技术语音编码的主要功能就是把语音的采样值编码成少量的比特(帧)。而且,在通信过程产生误码、网络抖动和突发传输时,这种方法必须具有健壮性(Robustness)。在接收端,语音帧先被解码为采样值,然后再转换成语音波形。语音编码的目的,是在给定的编码速率下,使得从解码恢复出的重构语音的质量尽可能高。语音编码主要可分为两种:波形编码和参数编码。波形编码就是根据语音的信号波形导出相应的数字编码形式,

16、令在接收端的解码器能恢复出与输信号波形相一致的原始语音。波形编码的基本思路是忠实地再现语音的时域波形。为了降低比特率,波形编码会充分利用相邻抽样点之间的相关性,对差分信号进行编码。波形编码的方法简单,有较好的合成语音质量。但它的码率高,当码低于32kbps的时候音质明显降低。著名的波形编码标准有G.711(64kbps PCM编码调制)和G.726(16/24/32 kbps ADPCM自适应差分脉冲编码调制)。参数编码的原理和设计思想和波形编码完全不同。它根据对人的发声机理的第一章绪论分析,着眼于构造语音生成模型,该模型以一定的精度模拟发声者的声道,接收端根据该模型还原生成发声者的语音。编码

17、器发送的主要信息是语音生成模型的参数,相当于语音的主要特征,而并非语音的波形幅值。参数编码器可以有效地降低编码比特率,目前小于16kbps的低比特率语音编码都采用参数编码。1.3本论文的主要内容 随着信息技术的发展,人们对带宽有限的无限通信、信道价格昂贵的卫星通信和军用保密通信的需求不断增加,各种与语音应用服务相关的新业务不断涌现,要求语音数据能被灵活处理、存储、转发和传送。为了减少存储量和传输速率,需要对语音信号进行编码压缩,因而对语音编码技术的研究和开发受到越来越多研究人员的重视。如何在有限的频带中得到较高的合成语音质量,并且尽可能地降低语音传输速率,就成为了亟待解决的问题。研究人员对国际

18、电信联盟ITU公布的一系列语音编码标准的算法实现上做了大量工作,尤其对一些性能优良的算法。当前,对G.711标准中算法的研究一直在进行,并且取得了很大的成绩,程序得到了很大的优化。但是这些研究更多的是集中在如何减小整个算法的复杂度方面,完全独立在DSP平台上的实现则相对很少。本文主要讨论G.711标准的编码以及其在基于TMS320F2812实时实现的设计与开发。首先简要的介绍了语音压缩编码算法的发展进程,以及发展趋势,然后着重分析和研究了G.711标准的算法原理与结构,详细说明了基于高性能TMS320F2812的语音压缩编解码的实现方法,并针对算法的实时实现出现的运算量大的问题。全文分为四章,

19、第一章概述语音压缩编解码的发展进程、趋势以及课题的主要研究内容及意义。第二章分析了语音信号编、解码原理与G.711和论述了TMS320F2812软、硬件的开发和相关技术。第三章主要介绍对系统进行硬件设计。第四章详细介绍系统的软件设计以及对实验结果进行了总结。- 3-第二章第二章第二章 相关技术介绍2.1 G.711编解码原理介绍2.1.1 语音的数字化过程 语音的数字化过程是语音传输的基础,是把模拟的语音信号转化为可控制的数字信号的过程其主要操作是将模拟音频信号每隔一定时间间隔截取一段,并将所截取的信号振幅转换成由一组二进制序列表示的离散序列,即数字音频序列。在这一处理过程中,涉及到对模拟音频

20、信号的采样、量化和编码。 (1)取样过程:模拟音频信号是一个在时间上和幅值上都连续的函数f(f)。取样的过程就是在时间上将函数f(1)离散化的过程。一般的取样是按均匀的时间间隔进行的。由于人耳能听到的声音的频率范围大致在20Hz-20kHz,因此声音的质量与音频信号的频谱范围以及采样时间间隔有关。表2-1 常用的音频取样频率取样频率(khz)811.051622.0544.148量化精度(bit)8816161616数据率(kb/s)6488.4256352.8705.6768从2-1表中可以看出,取样频率越高,数字化后的音频质量越高,存储量也越大,所以使用哪种取样频率要兼顾语音质量和信道容量

21、。(2)量化过程:是将取样值在幅度上再进行离散化处理的过程。所有的取样值可能出现的范围被划分成有限多个小阶距(量化步长)的集合,把凡是落入某个量化阶距内的取样值都赋予相同的值,即量化值。通常这个量化值是用二进制来表示的。如果量化阶距是相同的,或者说是量化值的分布是均匀的,称之为均匀量化,否则称为非均匀量化。 (3)编码过程:模拟音频信号经过取样、量化后,就要进行编码,即用二进制数表示每个取样的量化值。如果取样值既采取均匀量化,又采取自然二进制表示,这种编码方法就是脉冲编码调制PCM(Pulse Code Modulation)。PCM是一种最简单、最方便的编码方法。经过编码后的数字信号就是数字

22、音频信号。由于PCM是一种未经过压缩的数字音频信号,因此常常将它作为与其他编码进行比- 4-较的一种参考信号。表示取样值的二进制的位数为量化位数,它反映各取样值的精度,如4位能表示取样值的16个等级,8位能反映256个等级,其精度为音频信号最大振幅的11256。量化位数越多,量化值越接近于取样值,其精度越高,但要求的信息存储量越大。取样值存储量可用下式表示:v=fBs8式中,v为取样值存储量(bit/s),伪取样频率(kHz),B为量化位数(bit),s为声道数。2.1.2 G.711语音压缩国际标准 G.711是一种工作在8KHz采样率模式下的脉冲编码调制方案,采样值是八位的,按照奈奎斯特法

23、则规定,采样频率必须由高于被采样信号的最大频率成分的2倍,G.711可以编码的频率范围是从0到4KHz。G.711可以有两种编码方案:A律和u律。G.711采用8KHz、8位编码值,占用带宽为64kbps。 PCM编码需要经过连续的三步:抽样、量化和编码。抽样取决于信号的振幅随时间的变化频率,由于电弧网络的带宽是4KHz的,为了精确地表现语音信号,必须至少采用8KHz的抽样率来取样。量化的任务是由模拟转换成数字的过程,但会引入量化误差,应尽量采用较小的量化间隔来减小这一误差。最后,编码完成的数字化的最后工作,在编码的过程中,应保存信息的有效位,而且算法应利于快速计算,无论是编码还是解码。其中,

24、压扩运算还可以采用两种标准:A律和u律。u律师美国和日本的公认标准,而A律是欧洲采用的标准。我国采用的是欧洲标准。 一般的,用程序进行A律编码解码有两种方法:一种是直接计算法,这种方法程序代码比较多,时间较慢,但可以节省宝贵的内存空间;另一种是查表法,这种方法程序量小,运算速度快,但占用较多的内存以存储查找表。A律压扩标准:A律编码的数据对象是12位精度的,它保证了压缩后的数据有5位的精度并存储到一个字节中,其方程如下: F(x)=sgn(x)A|x|/(1+lnA) 0|x|1/A =sgn(x)(1+lnA|x|)/(1+lnA) 1/A|x|1 其中,A为压缩参数取值87.6,x为规格化

25、的12位(二进制)整数。下面是用折线近似逼近的压缩。-5- 图2-1 方程曲线示意图表2-2 A律压缩编码图示A律解码方程为: (y)=sgn(y)|y|1+ln(A)/A 0|y|1/(1+ln(A) =sgn(y)/A+Aln(A) 1/(1+ln(A)|y|1-6-表2-3 A律解码示意图-7-2.2 TMS320F2812介绍2.2.1 TMS320F2812的结构及原理 TMS320C2000系列是美国TI公司推出的最佳测控应用的定点DSP芯片,其主流产品分为四个系列:C20x、C24x、C27x和C28x。C28x系列的主要芯片种为TMS320F2810和TMS320F2812。两

26、种芯片的差别是:F2812内含128K*16位的片内Flash存储器。有外部存储器接口,而F2810仅有64K*16位的片内Flash存储器,且无外部存储器接口。TMS320F2812的主要特点: (1)采用高性能静态CMOS制造工艺:主频达150MHZ(时钟周期6.67ns),低功耗(150MHz核电压1.9V,135MHz以下核电压1.8V,I/O口电压3.3V),Flash 编程电压为3.3V (2)支持JTAG 边沿扫描 (3)高性能32位CPU:1616和3232乘积累加操作,1616双乘积累加器,程序和数据空间分开寻址(哈佛总线结构),快速中断响应和处理,统一寄存器编程模式,可达4

27、M的线性程序地址,可达4M的线性数据地址,高效的代码转换能力(支持C/C+和汇编语言) (4)片上存储器:有多达128K16的FLASH存储器或有多达128K16的ROM (5)外部存储器接口:有多达1MB的寻址空间,三个独立的片选端 (6)时钟与系统控制:支持动态的改变锁相环(PLL)的频率,片上振荡器 (7)三个外部中断 (8)外部中断扩展(PIE)模块,支持45个外部中断 (9)三个32位的CPU定时器 (10)串口外围设备:串行外部设备接口(SPI),两个串行通信接口(SCIs) (11)12位的ADC,16通道:2个8通道的输入多路选择器,两个采样保持器,单/连续通道转换,快速转换率

28、80ns/12.5MSPS(兆采样每秒),可用两个事件管理器顺序触发8对模数转换 (12)多达56个独立的可编程、多用途通用输入/输出(GPIO)引脚图2-2 C28x功能框图2.2.2 TMS320F2812的存储系统原理-8-10-图2-3 TMS320F2812的存储器配置及地址映射C28x系列DSP的片内存储器包括SARAM、Flash、OTP、BootROM、CSM和中断向量存储器,每种存储器根据其各自的特点分别适合存储不同的内容,这里只介绍程序中使用的SARAM、中断向量和外设帧PF部分: 1.片内SARAM:单口随机读/写存储器,单个机器周期内只能被访问一次。C28x片内共有18

29、K16位的SARAM,分别是:(1)0和M1:每块的大小为1K16位,其中M0映射至地址000000H0003FFH,M1映射至地址000400H0007FFH;M0和M1不受CSM模块保护。(2)L0和L1:每块的大小为4K16位,其中L0映射至地址008000H008FFFH,L1映射至地址009000h009FFFh;L0和L1受到代码安全模块CSM的保护。(3)H0:大小为8K16位,映射至地址3F8000H3F9FFFH,H0不受CSM模块保护。 2. 中断向量:图2-3中指出了M0向量、PIE向量、BootROM向量及XINTF向量使能时的条件及各自的映射空间。通过第五章的学习可以

30、知道,当ST1的位VMAP=0时,CPU的中断向量映射至程序存储器0x0000000x00003F,共计64个字;当VMAP=1时,CPU的中断向量映射至程序存储器0x3FFFC00x3FFFFF。3. 外设帧PF:片内数据空间映射了3个外设帧 PF0、PF1及PF2,专门作为外设寄存器的映射空间,即除了CPU寄存器之外的所有寄存器均映射到此空间,相应的映射到PF0、PF1或PF2空间。PF0空间大小为2K16位,地址范围为0x000800h0x000FFF,直接映射至CPU的存储器总线,可提供16/32位的访问操作;PF1空间大小为4K16位,地址范围为0x0060000x006FFF,直接

31、映射至32位外设总线;PF2空间大小为4K16位,地址范围为0x0070000x007FFF,直接映射至16位外设总线。PF0、PF1及PF2各寄存器的映射分布情况分别见表2-4、表2-5和表2-6。表2-4 PF0各寄存器的映射分布情况名称地址范围大小(16)访问类型器件仿真寄存器0x0008800x0009FF384EALLOW保护保留0x000A000x000B00128Flash寄存器0x000A800x000ADF96EALLOW保护、CSM保护代码安全模块0x000AE00x000AEF16EALLOW保护保留0x000AF00x000B1F48XINTF寄存器0x000B200x

32、000B3F32非EALLOW保护保留0x000B400x000BFF192CPU定时器寄存器0x000C000x000C3F64非EALLOW保护保留0x000C400x000CDF160PIE寄存器0x000CE00x000CFF32非EALLOW保护PIE向量表0x000D000x000DFF256EALLOW保护保留0x000E000x000FFF512表2-5 PF1各寄存器的映射分布情况名称地址范围大小(16)访问类型eCAN寄存器0x0060000x0060FF256(12832)部分eCAN控制寄存器为EALLOW保护eCAN邮箱寄存器0x0061000x0061FF256(1

33、2832)非EALLOW保护保留0x0062000x006FFF3584表2-6 PF2各寄存器的映射分布情况名称地址范围大小(16)访问类型保留0x0070000x00700F16系统控制寄存器0x0070100x00702F32EALLOW保护保留0x0070300x00703F16SPI-A寄存器0x0070400x00704F16非EALLOW保护SCI-A寄存器0x0070500x00705F16非EALLOW保护保留0x0070600x00706F16外部中断寄存器0x0070700x00707F16非EALLOW保护保留0x0070800x0070BF64GPIO多路选择寄存器0

34、x0070C00x0070DF32EALLOW保护GPIO数据寄存器0x0070E00x0070FF32非EALLOW保护ADC寄存器0x0071000x00711F32非EALLOW保护保留0x0071200x0073FF736EV-A寄存器0x0074000x00743F64非EALLOW保护保留0x0074400x0074FF192EV-B寄存器0x0075000x00753F64非EALLOW保护保留0x0075400x00774F528SCI-B寄存器0x0077500x00775F16非EALLOW保护保留0x0077600x0077FF160McBSP寄存器0x0078000x0

35、0783F64非EALLOW保护保留0x0078400x007FFF19842.2.3 TMS320F2812的中断系统原理中断是由软件或硬件驱动的信号,该信号可以使C28x暂停目前执行的主程序,转而去执行一个中断服务子程序。中断申请通常由外围设备和硬件产生,以向C28x传送数据或从C28x接收数据,如A/D和D/A转换器或其它处理器。中断也可用作标识特殊事件已经发生的信号,如一个定时器已停止计数。F2812的中断可由硬件(中断引脚、外部设备、片内外设)或软件(INTR、IFR指令或TRAP指令)触发。由于F2812的中断源多、中断机制复杂,在实际的应用过程中如果中断处理不好,中断程序的运行会

36、产生混乱,而使得系统崩溃。本文结合应用实践,详细分析了F2812的中断系统和中断处理过程.图2-4 C28x的中断源和复用情况图2-4列出了C28x的中断源和复用情况,其中RESET和NMI是非屏蔽中断;XINT1和XINT2为外部中断;定时器1和定时器2预留给操作系统使用,其中断分配给INT13和INT14;也可以选择NMI中断同定时器1复用INT13,其余12个可屏蔽中断直接连接在外设中断扩展模块PIE上,以供外部中断和DSP的外设使用。C28x系列DSP集成了丰富的片上外设,每个外设都会产生一个或多个外设级中断,为了支持这些中断,CPU除了支持16个CPU级的中断外,还使用中断扩展控制器

37、来对外设中断进行仲裁。外设中断扩展模块PIE(The peripheral interrupt expansion block)使得多个中断源复用几个中断输入信号。PIE模块共支持96个不同的中断,这些中断分成12个组,每组又有8个中断,每个组的中断都对应CPU内核的12条中断线(INT1INT12)的一条上。96个中断中的每个中断都有自己的中断向量并存放在RAM中,构成了整个系统的中断向量表,可以根据需要对中断向量表进行调整。图2-5 外设中断扩展模块PIE表2-7 PIE中断和CPU中断的对应关系INTx.8INTx.7INTx.6INTx.5INTx.4INTx.3INTx.2INTx.

38、1INT1WAKEINTTINT0ADCINTXINT2XINT1保留PDPINTBPDPINTINT2保留T1OFINTT1UFINTT1CINTT1PINTCMP3INTCMP2INTCMP1INTINT3保留CAPINT3CAPINT2CAPINT1T2OFINTT2UFINTT2CINTT2PINTINT4保留T3PFINTT3UFINTT3CINTT3PINTCMP6INTCMP5INTCMP4INTINT5保留CAPINT6CAPINT5CAPINT4T4OFINTT4UFINTT4CINTT4PINTINT6保留保留MXINTMRINT保留保留SPITXINTASPIRXINTA

39、INT7保留保留保留保留保留保留保留保留INT8保留保留保留保留保留保留保留保留INT9保留保留ECAN1INTECAN0INTSCITXINTBSCIRXINTBSCITXINTASCIRXINTAINT10保留保留保留保留保留保留保留保留INT11保留保留保留保留保留保留保留保留INT 12保留保留保留保留保留保留保留保留由上表知道,MCBSP接口使用INT6的INT6.5和INT6.6中断。2.2.4 MCBSP接口介绍MCBSP的特性: MCBSP是建立在TMS320C2X ,C20X, C5X以及C54X设备上的标准串行口。MCBSP有以下特性: (1)全双工通信方式。(2)双倍缓冲

40、的传送和三倍缓冲的接收,并适用于连续的数据流。(3)对接收和传送采用独立的时钟和帧。(4)128个通道用于传送和接收。(5)多通道选择模块允许和中止每一个通道的传输。(6)用两个16级、32位的FIFO代替DMA(直接存储器存取)。(7)支持A-BIS模式。(8)接口可直接连接于工业标准的多媒体数字信号编解码器、模拟接口芯片以及其他串行连接的A/D和D/A转换器。(9)可产生外部时钟信号和帧的同步信号。(10)采样率产生器可对内部采样和帧的同步信号控制进行编程。(11)内部时钟和帧的产生可编程。(12)帧同步和数字钟的极性可编程。(13)支持SPI设备。(14)支持部分TI/EI。(15)多种

41、数据位的大小可选择:8、12、16、20、24和32位。(16)选择首先发送/接收高八位或者低八位。图2-6 MCBSP内部功能框图C28X的MCBSP模块从属于TI系列的MCBSP。虽然它支持绝大部分MCBSP的应用,但也有一些实现上的限制:不支持CLKS;CLKR/CLKX引脚作为外部移位时钟。表2-8 MCBSP信号总结信号名称 类型 复位状态 说明外部信号外部信号名称CLKXI/O/Z输出发送时钟CLKRI/O/Z输出接收时钟DRI输出接收串行数据DXO/Z高阻发送串行数据FSRI/O/Z输出接收帧同步FSXI/O/Z输出发送帧同步CPU中断信号CPU或FIFO接收中断MRINTCPU

42、或FIFO发送中断MXINRFIFO事件 REVTFIFO接收同步事件 XVETFIFO发送同步事件注:I=输入,O=输出,Z=高阻MCBSP包括数据流路径和控制数据,它们通过7条线连接到外部设备。MCBSP与其接口设备进行数据通信时,通过传输引脚(DX)来发送,通过接收引脚(DR)来接收。时钟形式和帧同步的控制信息通过以下引脚来传递:CLKX(发送时钟)、CLKR(接收时钟)、FSX(发送时钟)、FSR(接收帧同步)。2.3 语音编解码芯片TLV320AIC232.3.1 TLV320AIC23芯片简介TLV320AIC23是TI公司推出的一款高性能立体声音频编解码器,内置耳机输出放大器,支

43、持mic和line in二选一的输入方式。输入和输出都具有可编程的增益调节功能。TLV320AIC23的模数转换器(ADC)和数,模转换器(DAC)集成在芯片内部采用先进的-过采样技术可以在8kHz至96kHz的采样率下提供16bit、20bit、24bit和32bit的采样数据。ADC和DAC的输出信噪比分别可达90dB和100dB。同时。TLV320AIC23还具有很低的功耗(回放模式为23mW。节电模式为15w)。上述优点使得TLV320AIC23成为一款非常理想的音频编解码器,与TI的DSP系列相配合更是相得益彰。(1)TLV320AIC23详细指标:高品质的立体声多媒体数字语音编解码

44、器,在ADC采用48KHZ采样率时噪音90DB,在DAC采用48KHZ采样率时噪音100DB,1.42V-3.6V核心数字电压:兼容TIF28X DSP内核电压,2.7V-3.2V缓冲器和模拟:兼容TI28X DSP内核电压,支持8KHZ-96KHZ的采样频率,软件控制通过TIMCBSP接口,音频数据输入输出通过TIMCBSP接口 。(2)TLV320AIC23的管脚介绍:芯片TLV320AIC23一共有28个管脚。表2-9管脚的名称与功能在下表: 引脚功能AGND模拟地AVDD模拟电源供应输入。电压水平是额定3.3VBCLKI2S串行位时钟。在音频主模式,AIC23产生信号并将其发送给DSP

45、芯片。在音频从模式,该信号有DSP芯片产生。BVDD缓冲器供应输入。电压范围从2.73.6VCLKOUT时钟输出。这是XTI输入的缓冲版,可使用为XTI频率的1倍或1/2倍,在采速率控制寄存器的第7位控制频率的选择。CS控制输入端口锁存/地址选择。对于SPI控制模式,该输入作为数据锁存控制。对于两线控制模式,该输入定义了器件地址位的第7位DIN对于sigma-delta立体声DAC,I2C格式的串行数据输入DGND数字地DOUT从sigma-delta立体声 DAC,I2C格式的串行数据输出DVDD数字电源输入。电压范围从1.43.6VHPGND模拟扬声器放大器接地HPVDD模拟扬声器放大器电源。电源输入范围正常是3.3VLHPOUT左部立体声混频放扬声器输出,额定0DB输入水平是1V(方均根值),在1DB阶段提供-736DB的增益LLINEIN左立体声线输入频道。额定0dB输入水平是1V,在1.5DB阶段提供从-34.512

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1