毕业设计(论文)-高速串行通讯技术的研究.doc

上传人:来看看 文档编号:3953067 上传时间:2019-10-11 格式:DOC 页数:68 大小:5.11MB
返回 下载 相关 举报
毕业设计(论文)-高速串行通讯技术的研究.doc_第1页
第1页 / 共68页
毕业设计(论文)-高速串行通讯技术的研究.doc_第2页
第2页 / 共68页
毕业设计(论文)-高速串行通讯技术的研究.doc_第3页
第3页 / 共68页
毕业设计(论文)-高速串行通讯技术的研究.doc_第4页
第4页 / 共68页
毕业设计(论文)-高速串行通讯技术的研究.doc_第5页
第5页 / 共68页
点击查看更多>>
资源描述

《毕业设计(论文)-高速串行通讯技术的研究.doc》由会员分享,可在线阅读,更多相关《毕业设计(论文)-高速串行通讯技术的研究.doc(68页珍藏版)》请在三一文库上搜索。

1、目录 - 1 - 目录 摘要 ABSTR ACT(英文摘要) 第一章 并行通信和串行通信1 1.1 计算机的两种数据传输方式及其特点 1 1.2 两种传输方式的现状 6 1.3 并行传输技术遭遇发展困境 7 第二章 现行几种主要高速串行通信技术10 2.1 通用串行总线 USB10 2.2 突破芯片组传输瓶颈的 LVDS 技术 12 2.3 为硬盘插上翅膀的 SATA 技术 15 2.4 让图像传输如虎添翼的 FireWire 技术 19 2.5 高速接口技术的主流-SERDES 技术20 2.6 挑战网络时代的 10G 以太网技术 26 第三章 开启信号高速传输之门的金钥匙差分技术33 3.

2、1 差分信号总概 33 3.2 差分信号为何传输速度快 34 3.3 差分信号传输的过程36 第四章 实现高速串行通信的设计方法39 目录 - 2 - 4.1 引言39 4.2 利用接口控制线来实现高速通信40 4.3 仅使用数据线时实现高速通信的方法41 第五章 高速串行通信中应注意的两个问题43 5.1 波特率误差问题 43 5.25.2 通信数据的准确性问题46 第六章 参考文献 48 第七章 致谢及声明50 目录 - 3 - 中文摘要 摘要 通信是电子技术最初得到的应用之一。今天,在光线、卫星电视、传真机、 和蜂窝电话普遍应用时代,通信系统仍处在引导电子技术发展的前沿。或许再 没有其它

3、电子分支技术更能够对人们日常生活产生深刻的影响。 信号源或信息信号可以是模拟的或数字的。数字信号与模拟信号相比,更 易于再生。与模拟电路相比,数字电路不易产生失真和干扰。因为二进制数字 电路工作在全通或全断的开关状态下才有意义,所以干扰必须足够大才能使电 路从一个状态变到另一个状态。这两种工作状态有助于信号的再生,因而能在 传输中有效地抑制噪声和其他累积干扰。然而,模拟信号不是双态信号,它的 波形有无限多个。在模拟电路中,即使很小的干扰也能导致信号产生难以接受 的失真。失真一旦产生,就无法通过放大器来去除。由于模拟信号与累积噪声 密不可分,所以不能完全再生。若采用数字技术,通过检错与纠错可获得

4、极低 的差错概率从而产生高保真信号,而模拟系统则没有类似的技术。 数字通信系统还有其他优点:数字电路比模拟电路更可靠,且其生产成本 比模拟电路低。数字硬件比模拟硬件更具有灵活性,比如微处理器、数字开关、 大规模集成(LSl)电路等;时分复用(TDM)信号比频分复用(FDM)的模拟信号更 简单:不同类型的数字信号(数据、电报、电话、电视等)在传输和交换中都被 看成是相同的信号比特信号;为方便交换,还可将数字信号以数据包 (packet)的形式进行处理。数字技术本身借助于信号处理,具有抗人为千扰和 自然干扰的能力,还能够提供加密和隐私处理。计算机与计算机之间、数字设 备或终端与计算机之间的数据通信

5、需求越来越多,这些数字终端可以通过数字 通信链路获得最好的服务。 尽管并行输人-输出方案能提供快速数据传送,并且操作简便,但要求大 量的连线是其缺点。例如,典型 8 位并行数据端口使用 8 根数据线,再加上一 或两根信息交换线和一根及其以上的地线。为每根信号线都提供一根独立的地 线返回线是相当普遍的,因此 8 位端口,通常要使用 20 芯连接导线。尽管这 种多芯导线对只有几米的短距离连接是可接受的,但对长距离连接来说则太昂 中文摘要 贵。 中文摘要 因为长距离情况下,除了多芯导线成本高之外,10 根信号线每根可能都需 要有独立的驱动和接收电路。在一部分连线是由无线电波代替(例如通过空间 卫星)

6、的情况下,每个数据位所需求的无线电频道可能彼此不同,这就难以接 受了。 替代并行数据传输的一种方法是串行系统。在串行系统中,数据各位的状 态是按顺序通过单根导线传送的。数据的每一位都分配有一个固定的时槽。在 接收端,检测出每一位的状态,并将其存储在彼此分离的触发器中,以便将数 据重新组装起来,生成并行的数据字。这种串行传送的优点是,不论所传送的 数据字的位数是多少,它只需一根信号线和一根接地返回线。而其主要缺点是 数据所能传送的速度,比并行传送要低。因为各位数据是按顺序处理的,字位 越长,传送的最高速度就变得越低。可是,对大多数应用场合而言,串行数据 流可以提供足够的数据传输率。由于数据的传送

7、只需一个通道,因此这种类型 的通信系统非常适于无线电或电话线连接。本文就介绍几种最新的高速串行通 信技术 【关键词】:高速、串行通信 英文摘要 ABSTRACT Communication was one of the first applications of electrical technology. Today, in the age of fiber optics and satellite television, facsimile machines and cellular telephones, communication systems remain at the leadi

8、ng edge of electronics. Probably no other branch of electronics has as profound an effect on peoples everyday lives. The source or information signal can be analog or digital. The primary advantage is the ease with which digital signals, compared with analog signals, are regenerated. Digital circuit

9、s are less subject to distortion and interference than analog circuits. B binary digital circuits operate in one of two states fully on or fully of - to be meanin disturbance must be large enough to change the circuit operating point from one state to the other Such two-state operation facilitates s

10、ignal regeneration and thus prevents noise and disturbances from accumulating in transmission. Analog signals, however, are not two-state s they can take an infinite variety of shapes. With analog circuits, even a small disturbance can the reproduced waveform unacceptably distorted. Once the analog

11、signal is distorted, the dis cannot be removed by amplification. Because accumulated noise is irrevocably bound to, signals, they cannot be perfectly regenerated. With digital techniques, extremely low error rates producing high signal fidelity are possible through error detection and correction but

12、 similar procedures are not available with analog. Typical Block Diagram and Transformations reliable and can be produced at a lower cost than analog circuits. Also, digital hardware lends itself to more flexible implementation than analog hardware (e.g., microprocessors, digital switching, and larg

13、e-scale integrated (LSI) circuits). The combining of digital signals using time- division multiplexing (TDM) is simpler than the combining of analog signals using frequency-division multiplexing (FDM). Different types of digital signals (data, telegraph, telephone, television) can be treated as iden

14、tical signals in transmission and switching - a bit is a bit. Also, for convenient switching, digital messages can be 英文摘要 handled in autonomous groups called packets. Digital techniques lend themselves naturally to signal processing functions that protect against interference and jamming, or that p

15、rovide encryption and privacy. Also, much data communication is from computer to computer, or from digital instruments or terminal to computer. Such digital terminations are naturally best served by digital communication links. Although a parallel input-output scheme can provide fast data transfer a

16、nd is simple in operation, it has the disadvantage of requiring a large number of interconnections. As an example a typical 8 bit parallel data port uses 8 data lines, plus one or two handshake lines and one or more ground return lines. It is fairly common practice to provide a separate ground retur

17、n line for each signal line, so an 8 bit port could typically use a 20core interconnection cable. Whilst such a multiway cable is quite acceptable for short distance links, up to perhaps a few meters, it becomes too expensive for long distance links where, in addition to the cost of the multicore ca

18、ble, separate driver and receiver circuits may be required on each of the 10 signal lines. Where part of the link is to be made via a radio link, perhaps through a space satellite, separate radio frequency channels would be required for each data bit and this becomes unacceptable. An alternative to

19、the parallel transfer of data is a serial system in which the states of the individual data bits are transmitted in sequence over a single wire link. Each bit is allocated a fixed time slot. At the receiving end the individual bit states are detected and stored in separate flip-flop stages, so that

20、the data may be reassembled to produce a parallel data word. The advantage of this serial method of transmission is that it requires only one signal wire and a ground return, irrespective of the number of bits in the data word being transmitted. The main disadvantage is that the rate at which data c

21、an be transferred is reduced in comparison with a parallel data transfer, since the bits are dealt with in sequence and the larger the number of bits in the word, the slower the maximum transfer speed becomes. For most applications however, a serial data stream can provide a perfectly adequate data

22、英文摘要 transfer rate. This type of communication system is very suitable for radio or telephone link .This article introduces some of the latest high-speed serial communications technology Key words: High Speed 、Serial Communication 第一章 并行通信和串行通信 - 1- 第一章并行通信和串行通信 1.1 计算机的两种数据传输方式及其特点 数据通信主要采用并行通信和串行通

23、信两种方式。 (1) 并行通信 并行通信是把一个字符的各数位用几条线同时进行传输,各个位同时传送, 可以以字或字节为单位并行进行。传输速度快,信息率高。但它比串行通信所 用的电缆多,故常用在传输距离较短(几米至几十米) 、数据传输率较高的场 合。计算机或 PLC 各种内部总线就是以并行方式传送数据的。另外,在 PLC 底 板上,各种模块之间通过底板总线交换数据也以并行方式进行。 实现并行通信的接口就是并行接口。 并行接口可设计为只作为输入/输出 接口,也可设计为既作为输入又作为输出的接口。它可以用两种方法实现,一 种是利用同一个接口中的两个通路,一个作输入通路,一个作输出通路;另一 种使用同一

24、个双向通路,既作为输入又作为输出。连接设备接口有 PS/2,PATA,LPT 等。它有 2 个主要特点;一是同时并行传送的二进位数就是 数据宽度;二是在计算机与外设之间采用应答式的联络信号来协调双方的数据 传送操作,这种联络信号又称为握手信号。 一、简单的并行接口 简单的并行接口分 0 线握手并行接口、1 线握手并行 接口和 2 线握手并行接口等多种。 1、0 线握手并行接口 所谓 0 线握手(连络) ,即接口电路中不含协调数据传送的连络信号,这是并行接口的最简形式,它 又分输入并行接口和输出并行接口以及输入输出双向并行接口 3 种形式。 0 线握手输入接口 在输入量比较稳定的情况下(输入的状

25、态信息在一个的时间 内不改变,如开关量输入) ,可采用三态门直接读取。 0 线握手输出接口 当输 出数字量无需锁存时,可采用三态门直接输出。 0 线双向输入输出接口 当 外设与 CPU 之间需要利用数据总线进行双向传送信息时,IO 设备即能发送 信息 第一章 并行通信和串行通信 -2- ,又能接收信息。 2、1 线握手并行接口 1 线握手并行接口是在 0 线握手并行 接口的基础上,增加了一条握手信号线。 1 线握手方式总是假设发送方式所发 送的数据已经就绪,接收方可以接收。 二、可编程并行接口 可编程并行接口芯片种类较多,Intel 公司的 8255A(PPI) ,Motorola 公司的 M

26、C6820(PIA)和 Zilog 公司的 Z80PIO 都属于这一类器件。 (2)串行通信 串行通信时数据是一位一位顺序传送,只用很少几根通信线,串行传送的 速度低,但传送的距离可以很长,其只要少数几条线就可以在系统间交换信息, 特别适用于计算机与计算机、计算机与外设之间的远距离通信。在 PLC 网络中 传送数据绝大多数采用串行方式。连接设备接口有 SATA,USB 等 串口通信的几个概念: 单工、半双工和全双工通信 在串行通信中,数据通常是在两个站之间传送,按照数据的方向可分为 3 种基本的传送方式:单工、半双工和全双工,3 种传输方式的示意图如图 (1)所示 第一章 并行通信和串行通信

27、- 3- 1)单工 单工通信使用一根导线,信号的传送方和接收方有明确的方向性。也就是 说,通信只在一个方向上进行。打印机、电视机就是典型的日常单工设备。 2)半双工 若使用同一根传输线既作为接收又作发送,虽然数据可以在两个方向上传 送,但通信双方不能同时收发数据,这样的传送方式称为半双工。采用半双工 方式时,通信系统每一端的发送器和接收器,通过收发开关分时转接到通信线 上,进行方向的切换。 3)全双工 第一章 并行通信和串行通信 - 4- 当数据的发送和接收,分别由两根不同的传输线传送时,通信双方都能在 同一时刻进行发送和接收操作,这样的传送方式就是全双工。在全双工方式下, 通信系统的每一端都

28、设置了发送器和接收器,因此,能控制数据同时在两个方 向上传输。全双工方式无需进行方向的切换。 单工通信不能实现双方交流信息,故在 PLC 网络中极少使用。而半双工及 全双工通信可实现双方数据传送,故在 PLC 网络中应用很多。 同步通信和异步通信: 串行通信可分为两种类型,一种是同步通信,另一种是异步通信。采用同 步通信时,将许多字符组成一个组,这样,字符可以一个接一个地传输,但是, 在每组信息的开始要加上同步字符,在没有信息要传输时,要填上空字符,因 为同步传输不允许有空隙。采用异步通信时,两个字符之间的传输间隔是任意 的,所以,每个字符的前后都要用一些数位来作为分隔位。比较起来,在传输 率

29、相同时,同步通信方式下的信息有效率要比异步方式下的高,因为同步方式 下的非数据信息比例比较小。但是,从另一方面看,同步方式下,要求进行信 息传输的双方必须用同一个时钟进行协调,正是这个时钟确定了同步串行传输 过程中每1 位的位置。这样一来,如采用同步方式,那么,在传输数据的同时, 还必须传输时钟信号。而在异步方式下,接收方的时钟频率和发送方的时钟频 率不必完全一样,而只要比较相近,即不超过一定的允许范围就行了。在数据 传输中,较为广泛采用异步通信,异步通信时的标准数据格式如下: 第一章 并行通信和串行通信 - 5- 从所列格式可以看出,异步通信的特点是一个字符一个字符传输,并且传 送一个字符总

30、是以起始比特开始,以停止位结束,字符之间没有固定的时间间 隔要求。每一次有一个起始位,过了就是58个的数据位,接着为校验位,可 为奇检验,也可为偶校验,也可不设置,最后是1 比特,或1 比特半,或二比 特的停止比特位,停止比特后面是不定长度的空闲比特。停止比特和空闲比特 都规定为高电平,这样就保证起始比特开始处一定有一个下降沿,从而标识数 据开始传送。 串行通信中,传输速率用每秒中传送的位数(位/秒)来表示,称之为波 特率(bps) 。常用的标准波特率有 300、600、1200、2400、4800、9600 和 19200 bps 等。串行接口标准: 目前普遍采用的一种串行接口标准是 RS2

31、32C 标准。RS232C 接口标准采用 25 个引脚的连接器(D 型插 座) 。RS232C 规定有 25 根连线。 波特率: 计算机通信速度的单位称为波特率,波特率是指单位时间内传送的信息量, 信息量单位为bit,时间单位为秒,即:1 波特=1 位/秒=1bit/s=1bps。例如: 如果在异步通信中使用1 位起始位、8 位数据位、无奇偶校验位、1 位停止位, 则一帧的长度为10bit,如果应用中要求在1s 内传送1 000 个字符,则需要将 波特率设为:10 位/字符*1000 字符/秒=10000bit/s=10 000bps。在异步通信 中,接收方和发送方应使用相同的波特率,才能成功

32、传送数据。 第一章 并行通信和串行通信 -6- RS-232C 标准: 串行通信中,只有通信双方采用相同的接口标准,才能进行正常的通信。 由于不同设备串行接口的信号线定义、电气规格等特性都不尽相同,因此要使 这些设备能够相互连接,需要一个统一的串行通信接口RS-232(又称EIA-RS- 323C),是目前较为常用的一种串行通信接口,RS-232C 标准的全称是EIA-RS- 323C 标准,其中EIA 代表美国电子工业协会,RS 代表推荐标准,232 是标识 号,C 代表RS-232的最新一次的修改。该标准对串行通信的连接电缆和机械、 电气特性、信号功能以及传送过程都进行了明确的规定, 适合

33、于数据传输速 率在020000bit/s 范围内的通信。RS-232C 串行通信接口是目前最常用的一 种串行接口。 1.2 两种传输方式的现状 随着对信息流量需求的不断增长,传统并行接口技术成为进一步提高数据 传输速率的瓶颈。“众人拾柴火焰高”是句老话,但电脑领域却发生了多根线 比不过 1 根线的怪事。无论从通信速度、造价还是通信质量上来看,现今的串 行传输方式都比并行传输方式更胜一筹。 近两年,大家听得最多的一个词可能就是串行传输了。过去主要用于光纤 通信的串行通信技术SERDES 正在取代传统并行总线而成为高速接口技术 的主流。而越过 GHz 这一频率界线、此前仅限于高端通信设备用的串行接

34、口正 开始被服务器、个人电脑,以及游戏机所采用。单向传输速率达到 2.5Gbps 的 高速串行通信技术 PCL Express 正快速上升为 PC 产业界的新热点,PCI Express 总线将取代目前的 I/O(输出输入)接口,如用于服务器、工作站、台 式电脑、笔记本电脑和通信设备等所有产品中连接设备的 PCI 总线,和连接图 形卡的 AGP8X 接口。 从技术发展的情况来看,串行传输方式大有彻底取代并 行传输方式的势头,USB 取代 IEEE 1284,SATA 取代 PATA,PCI Express 取 代 PCI目前,一系列高速串行总线标准已经出现,例如 IEEE1394、USB2.0

35、、吉位以太网和光通道等,新的标准也正在开发之中,如 第一章 并行通信和串行通信 -6- Rapid I/O 和 Infiniband 第一章 并行通信和串行通信 -7- 标准。 串行通信在基于单片机的应用系统和工控系统中使用得比较广泛。串行通 信速率一般在 1 Mbps 以下,但近年来,对串行口的速度要求越来越高, 特别 是一些进口的机电产品( 如电梯) , 常常用到大于 1 Mbps 的串行通信, 因 此迫切需要设计高速的串行通信设备。目前 NEC 已经研制出能够实现最大 100bit/s 传送速度的串行通信 Macro 技术。 1.3 并行传输技术遭遇发展困境 从原理来看,并行传输方式其实

36、优于串行传输方式。通俗地讲,并行传输 的通路犹如一条多车道的宽阔大道,而串行传输则是仅能允许一辆汽车通过的 乡间公路。以古老而又典型的标准并行(Standard Parallel Port)和串行口 (俗称 COM 口)为例,并行接口有 8 根数据线,数据传输率高;而串行接口只有 1 根数据线,数据传输速度低。在串行口传送 1 位的时间内,并行口可以传送 一个字节。当并行口完成单词“advanced”的传送任务时,串行口中仅传送了 这个单词的首字母“a”。 如图 1-1,1-2: 并行接口速度是串行接口的 8 倍。 图 1-1 并行传输示意图 第一章 并行通信和串行通信 -8- 图 1-2 串

37、行传输示意图 那么,为何现在的串行传输方式会更胜一筹?下文将从并行、串行的变革 以及技术特点,分析隐藏在表象背后的深层原因。 电脑中的总线和接口是主机与外部设备间传送数据的“大动脉”,随着处 理器速度的节节攀升,总线和接口的数据传输速度也需要逐步提高,否则就会 成为电脑发展的瓶颈 我们先来看看总线的情况。1981 年第一台 PC 中以 ISA 总线为标志的开放 式体系结构,数据总线为 8 位,工作频率为 8.33MHz,这在当时却已算是“先 进技术”了,所以 ISA 总线还有另一个名字“AT 总线”;到了 286 时,ISA 的 位宽提高到了 16 位,为了保持与 8 位的 ISA 兼容,工作

38、频率仍为 8.33MHz。这 种技术一直沿用到 386 系统中。 到了 486 时代,同时出现了 PCI 和 VESA 两种更快的总线标准,它们具有 相同的位宽(32 位),但 PCI 总线能够与处理器异步运行,当处理器的频率增加 时,PCI 总线频率仍然能够保持不变,可以选择 25MHz、30MHz 和 33MHz 三种频 率。而 VESA 总线与处理器同步工作,因而随着处理器频率的提高,VESA 总线 类型的外围设备工作频率也得随着提高,适应能力较差,因此很快失去了竞争 力。PCI 总线标准成为 Pentium 时代 PC 总线的王者,硬盘控制器、声卡到网卡 和显卡全部使用 PCI 插槽。

39、 并行数据传输技术向来是提高数据传输率的重要手段,但是,进一步发展 却遇到了障碍。首先,由于并行传送方式的前提是用同一时序传播信号,用同 第一章 并行通信和串行通信 -9- 一时序接收信号,而过分提升时钟频率将难以让数据传送的时序与时钟合拍, 布线长度稍有差异,数据就会以与时钟不同的时序送达另外,提升时钟频率还 容易引起信号线间的相互干扰。因此,并行方式难以实现高速化。另外,增加 位宽无疑会导致主板和扩充板上的布线数目随之增加,成本随之攀升。 在外部接口方面,我们知道 IEEE 1284 并行口的速率可达 300KB/s,传输图 形数据时采用压缩技术可以提高到 2MB/s,而 RS-232C

40、标准串行口的数据传输 率通常只有 20KB/s,并行口的数据传输率无疑要胜出一筹。因此十多年来,并 行口一直是打印机首选的连接方式。对于仅传输文本的针式打印机来说,IEEE 1284 并行口的传输速度可以说是绰绰有余的。但是,对于近年来一再提速的打 印机来说,情况发生了变化。据称使用爱普生 6200L(同时具备并行口和 USB 接 口)在打印 2MB 图片时,并行口和 USB 接口的速度差异并不明显,但在打印 7.5MB 大小的图片文件时,从点击“打印”到最终出纸,使用 USB 接口用了 18 秒,而使用并行口时,就用了 33 秒。从这一测试结果可以看出,现行的并行 口对于时下的应用需求而言,

41、确实出现了瓶颈。 第二章 现行几种主要高速串行通信技术 - 10- 第二章 现行几种主要高速串行通信技术 2.1 通用串行总线 USB USB 的英文缩写是 UniversalSerialBus,翻译成中文就是“通用串行总线” ,也称通用串联接口。计算机硬件飞速发展,外围设备日益增多,键盘、鼠标、 调制解调器、打印机、扫描仪早为人所共知,数码相机、MP3 随身听接踵而至, 要真有了这么多的设备,该接到计算机的哪儿?USB 就是基于此产生的。USB 是一个使计算机周边设备连接标准化、单一化的接口。 USB 标准接口传输速率为 12Mbps。一个 USB 设备最多只可以得到 6Mbps 的 传输频

42、宽。因此若要外接光驱,至多能接六倍速光驱而已,无法再高。而若要即 时播放 MPEG-1 的 VCD 影片,至少要 1.5Mbps 的传输频宽,这点 USB 办得到,但是 要完成数据量大四倍的 MPEG-2 的 DVD 影片播放,USB 可能就很吃力了,若再加上 AC-3 音频数据,USB 设备就很难实现即时播放了。 一个 USB 接口理论上可以支 持 127 个装置,但是目前还无法达到这个数字。其实,对于一台计算机,所接 的周边外设很少有超过 10 个的,因此这个数字是足够我们使用的。 USB 还有 一个显著优点就是支持热插拔,也就是说在开机的情况下,你也可以安全地连 接或断开 USB 设备,

43、达到真正的即插即用。 回顾前面所介绍的并行接口与串行接口,我们知道 IEEE 1284 并行口的速 率可达 300KB/s,而 RS-232C 标准串行口的数据传输率通常只有 20KB/s,并行 口的数据传输率无疑要胜出一筹。外部接口为了获得更高的通信质量,也必须 寻找 RS-232 的替代者。 1995 年,由 Compaq、Intel、Microsoft 和 NEC 等几家公司推出的 USB 接 口首次出现在 PC 机上,1998 年起即进入大规模实用阶段。USB 比 RS-232C 的 速度提高了 100 倍以上,突破了串行口通信的速度瓶颈,而且具有很好的兼容 性和易用性。USB 设备通

44、信速率的自适应性,使得它可以根据主板的设定自动 选择 HS(High-Speed,高速,480Mbps)、FS(Full-Speed,全速,12Mbps)和 第二章 现行几种主要高速串行通信技术 - 11- LS(Low-Speed,低速,1.5Mbps)三种模式中的一种。USB 总线还具有自动的设 备检测能力,设备插入之后,操作系统软件会自动地检测、安装和配置该设备, 免除了增减设备时必须关闭 PC 机的麻烦。USB 接口之所以能够获得很高的数据 传输率,主要是因为其摒弃了常规的单端信号传输方式,转而采用差分信号 (differential signal)传输技术,有效地克服了因天线效应对信

45、号传输线路 形成的干扰,以及传输线路之间的串扰。USB 接口中两根数据线采用相互缠绕 的方式,形成了双绞线结构(图 2-1)。 采用差模信号传送方式的 USB: 图 2-1 第二章 现行几种主要高速串行通信技术 - 12- 图 2-2 差分传输方式具有更好的抗干扰性能 图 2-2 是由两根信号线缠绕在环状铁氧体磁芯上构成的扼流线圈。在单端 信号传输方式下,线路受到电磁辐射干扰而产生共模电流时,磁场被叠加变成 较高的线路阻抗,这样虽然降低了干扰,但有效信号也被衰减了。而在差动传 输模式下,共模干扰被磁芯抵消,但不会产生额外的线路阻抗。换句话说,差 动传输方式下使用共模扼流线圈,既能达到抗干扰的目

46、的,又不会影响信号传 输。 差分信号传输体系中,传输线路无需屏蔽即可取得很好的抗干扰性能,降 低了连接成本。不过,由于 USB 接口 3.3V 的信号电平相对较低,最大通信距 离只有 5 米。USB 规范还限制物理层的层数不超过 7 层,这意味着用户可以通 过最多使用 5 个连接器,将一个 USB 设备置于距离主机最远为 30 米的位置。 为解决长距离传输问题,扩展 USB 的应用范围,一些厂商在 USB 规范上 添加了新的功能,例如 Powered USB 和 Extreme USB,前者加大了 USB 的供电 能力,后者延长了 USB 的传输距离。 2.2 突破芯片组传输瓶颈的 LVDS

47、技术 LVDS 即低压差分信号传输 ,是一种满足当今高性能数据传输应用的新型 第二章 现行几种主要高速串行通信技术 - 13- 技术。 由于其可使系统供电电压低至 2V,因此它还能满足未来应用的需要。 此技术基于 ANSI/TIA/EIA-644 LVDS 接口标准。 LVDS 技术拥有 330mV 的低压差分信号 (250mV MIN and 450mV MAX) 和 快速过渡时间。 这可以让产品达到自 100 Mbps 至超过 1 Gbps 的高数据速 率。 此外,这种低压摆幅可以降低功耗消散,同时具备差分传输的优点。 LVDS 技术用于简单的线路驱动器和接收器物理层器件以及比较复杂的接

48、口通信芯片组。 通道链路芯片组多路复用和解多路复用慢速 TTL 信号线路以 提供窄式高速低功耗 LVDS 接口。 这些芯片组可以大幅节省系统的电缆和连 接器成本,并且可以减少连接器所占面积所需的物理空间。 LVDS 解决方案为设计人员解决高速 I/O 接口问题提供了新选择。 LVDS 为当今和未来的高带宽数据传输应用提供毫瓦每千兆位的方案。 更先进的总线 LVDS (BLVDS)是在 LVDS 基础上面发展起来的,总线 LVDS (BLVDS) 是基于 LVDS 技术的总线接口电路的一个新系列,专门用于实现多点 电缆或背板应用。 它不同于标准的 LVDS,提供增强的驱动电流,以处理多点 应用中所需的双重传输。BLVDS 具备大约 250mV 的低压差分信号以及快速的 过渡时间。 这可以让产品达到自 100 Mbps 至超过 1Gbps 的高数据传输速率。 此外,低电压摆幅可以降低功耗和噪声至最小化。 差分数据传输配置提供有 源总线的 +/-1V 共模范围和热插拔器件

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1