计算机组成原理期末考试试题及答案.pdf

上传人:tbuqq 文档编号:4518514 上传时间:2019-11-14 格式:PDF 页数:10 大小:123.57KB
返回 下载 相关 举报
计算机组成原理期末考试试题及答案.pdf_第1页
第1页 / 共10页
亲,该文档总共10页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《计算机组成原理期末考试试题及答案.pdf》由会员分享,可在线阅读,更多相关《计算机组成原理期末考试试题及答案.pdf(10页珍藏版)》请在三一文库上搜索。

1、1 / 10 计算机组成原理试题 一、选择题 bit/32bit=64 5主机与设备传送数据时,采用_a_,主机与设备是串行工作的。 A程序查询方式; B中断方式; CDMA 方式; D通道。 6在整数定点机中,下述第_b_种说法是正确的。 A原码和反码不能表示-1,补码可以表示-1; B三种机器数均可表示- 1; C三种机器数均可表示- 1,且三种机器数的表示范围相同; D三种机器数均不可表示- 1。 7变址寻址方式中,操作数的有效地址是_c_。 A基址寄存器内容加上形式地址 A ,最小正 数为Sk5FFahnpt 2 129 B ,最大负数为 2 128( -2 1- 2 23 C ,最小

2、负数为 D -2 127Sk5FFahnpt 。 Fenxi: 设浮点数字长 32 位,其中阶码 8 位(2) 最大正数 011, 0.11 1 (2(27-1(1-2(-23 最大负数 111, 1.10 0 (2(-(27-1(-2 ) 最小负数 011, 1.11 1 (2(27-1(-(1-2 补码 最小正数 10.0 0.10.0 (2(-27 )(2 ) 最大正数 011, 0.11 1 (2(27-1(1-2(-23 最大负数 100, 1.10 0 (2(-27(-2 ) 最小负数 011, 1.00 0 (2(27-1(-1 分儿给我吧!Sk5FFahnpt 提问者评价 _

3、1微操作命令和微操作 2快速缓冲存储器 3基址寻址 4流水线中的多发技术 5指令字长 四、计算题 +1 PC 的操作 B2 129 C2 128(- 2 1- 2 23 D -2 127Sk5FFahnpt 2A 顺序所谓三总线结构的计算机是指B程序计数器 C跳跃 D 指令本身 Sk5FFahnpt 3A90ns B280ns 4AA增加B加 1 5A地址B数据C模 m D m 6A保护现场 B开中断 C设备服务D恢复现场 三、名词解释 (共 10 分,每题2 分 1微操作命令和微操作 答:微操作命令是控制完成微操作的命令;微操作是由微操作命令控制实现的最基本操 作。 2快速缓冲存储器 答:快

4、速缓冲存储器是为了提高访存速度,在CPU 和主存之间增设的高速存储器,它对用 户是透明的。只要将CPU 最近期需用的信息从主存调入缓存,这样CPU 每次只须访问快 速缓存就可达到访问主存的目的,从而提高了访存速度。Sk5FFahnpt 3基址寻址 答:基址寻址有效地址等于形式地址加上基址寄存器的内容。 4流水线中的多发技术 答:为了提高流水线的性能,设法在一个时钟周期+1 PC 需由 ALU 完成,因此PC 的值可作为ALU 的一个源操作数,靠 控制 ALU 做 1 运算得到 (PC+1,结果送至与ALU 输出端相连的R2,然后再送至PC。 Sk5FFahnpt 此题的关键是要考虑总线冲突的问

5、题,故取指周期的微操作命令及节拍安排如下: T0PC MAR ,1R T1M(MAR MDR,(PC+1R2 T2MDR IR,OP(IR 微操作命令形成部件 8 / 10 T3 R2 PC R1;立即数 R1 T1 (R1+(ACCR2;ACC 通过总线送ALU T2 R2 ACC;结果 ACC 27 分)答: DMA 接口主要由数据缓冲寄存器、主存地址计数器、字计数器、设备 地址寄存器、中断机构和DMA控制逻辑等组成。在数据交换过程中,DMA接口的功能 有: 1)向 CPU 提出总线请求信号;2)当 CPU 发出总线响应信号后,接管对总线的控 制; 3)向存储器发地址信号并能自动修改地址指

6、针);4)向存储器发读/写等控制信 号,进行数据传送;5)修改字计数器,并根据传送字数,判断DMA传送是否结束; 6)发DMA 结束信号,向CPU 申请程序中断,报告一组数据传送完毕。DMA 工作过程 流程如图所示。Sk5FFahnpt 发送主存地址 传送一个字 测试传送 是否结束? DMA 结束 是 否 修改地址指针 和字计数器 DMA 请求 DMA 响应 七、设计题 共 10 分) 答: 1)主存地址空间分配。2 分) A15 A11 A7 A0 0000000000001111 1111111111101111 0000000000011111 1111111111111111 最大 4

7、K 2K8 位 ROM 2 片 0000000000000111 1111111111110111 相邻 4K 4K4 位 RAM 2 片 9 / 10 1111111111111100 0000000000000100 1111111111111000 0000000000000000 最小 16K 8K8 位 RAM 2 片2)根据 主存地址空间分配 最大 4K 地址空间为系统程序区,选用2 片 2K 8 位 ROM 芯片; 1 分) 相邻的 4K 地址空间为系统程序工作区,选用2 片 4K4 位 RAM 芯片; 1 分) 最小 16K 地址空间为用户程序区,选用2片 8K8 位 RAM

8、芯片。 1 分) 3)存储芯片的片选逻辑图5 分) RAM G1 2BG C B A 2AG RAMRAM 8K8位8K8位4K4位 RAM 4K4位 0Y 1Y +5V ROM 2K8位 ROM 2K8位 & 7 Y & & 1 A0 A13 D0 WR D7 A15 A14 MREQ A12 CPU D3 D4 A11 A10 & & 10 / 10 D3 G1 G2A G2B C B A Y5 Y4 A14 A15 A12 A11 D7 D4 D0 WR MREQ A13 A10 A9 A0 2K 8 位 ROM D7D0 1K 4 位 RAM D7D4 1K 4 位 RAM D3D0 A10A0 A9A0A9A0 & 申明: 所有资料为本人收集整理,仅限个人学习使用,勿做商业用 途。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1