《计算机组成原理》实验报告---8位算术逻辑运算实验.doc

上传人:李医生 文档编号:5725581 上传时间:2020-07-24 格式:DOC 页数:7 大小:1,014.50KB
返回 下载 相关 举报
《计算机组成原理》实验报告---8位算术逻辑运算实验.doc_第1页
第1页 / 共7页
《计算机组成原理》实验报告---8位算术逻辑运算实验.doc_第2页
第2页 / 共7页
《计算机组成原理》实验报告---8位算术逻辑运算实验.doc_第3页
第3页 / 共7页
《计算机组成原理》实验报告---8位算术逻辑运算实验.doc_第4页
第4页 / 共7页
《计算机组成原理》实验报告---8位算术逻辑运算实验.doc_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《《计算机组成原理》实验报告---8位算术逻辑运算实验.doc》由会员分享,可在线阅读,更多相关《《计算机组成原理》实验报告---8位算术逻辑运算实验.doc(7页珍藏版)》请在三一文库上搜索。

1、计算机专业类课程实验报告课程名称:计算机组成原理学院:信息与软件工程学院专业:软件工程学生姓名:学号: 指导教师:日期:2012年12月15日电 子 科 技 大 学实 验 报 告1、 实验名称: 8位算术逻辑运算实验2、 实验学时:23、 实验内容、目的和实验原理:实验目的:1.掌握算术逻辑运算器单元ALU(74LS181) 的工作原理。2.掌握模型机运算器的数据传送通路组成原理。3.验证74LS181的组合功能。4.按给定数据,完成实验指导书中的算术逻辑运算。实验内容:使用模型机运算器,置入两个数据DR1=35,DR2=48,改变运算器的功能设定,观察运算器的输出,记录到实验表格中,将实验结

2、果对比分析,得出结论。实验原理:1. 运算器由两片74LS181以并/串形式构成8位字长的ALU。2. 运算器的输出经过一个三态门(74LS245)和数据总线相连。3. 运算器的两个数据输入端分别由两个锁存器(74LS273)锁存。4. 锁存器的输入连至数据总线,数据开关(INPUT DEVICE)用来给出参与运算的数据,并经过一三态门(74LS245)和数据总线相连。5. 数据显示灯(BUS UNIT)已和数据总线相连,用来显示数据总线内容。实验器材(设备、元器件):模型机运算器4、 实验步骤:1. 仔细查看试验箱,按以下步骤连线1)ALUBUS连EXJ32) ALU01连BUS13) SJ

3、2连UJ24) 跳线器J23上T4连SD5) LDDR1,LDDR2,ALUB,SWB四个跳线器拨在左边6) AR跳线器拨在左边,同时开关AR拨在“1”电平2. 核对线路,核对正确后接通电源3. 用二进制数据开关KD0-KD7向DR1和DR2寄存器置入8位运算数据。 调拨8位数据开关KD0-KD7为01100101(35H) ,准备向DR1送二进制数据。 数据输出三态缓冲器门控信号ALUB=1(关闭)。 数据输入三态缓冲器门控信号 SWB=0(打开)。 数据锁存DRi控制信号LDDR1=1(打开),同时,LDDR2=0(关闭)。 打入脉冲信号T4 ,将数据65H置入DR1。重复步骤1-5,同理

4、将数据A7H置入DR24. 检验DR1和DR2置入的数据是否正确。1) 数据输出三态缓冲器门控信号ALUB=0(打开);2) 数据输入三态缓冲器门控信号SWB=1(关闭);3) 数据锁存DRi控制信号LDDR1、LDDR2=0(关闭)4) 设置开关M 、开关S3、S2、S1、S0 相应值如M=1,S3、S2、S1、S0=1111,验证8位数据 DR1;S3、S2、S1、S0=1010验证8位数据DR25. 验证74LS181的算术和逻辑运算功能。1)在给定DR1=65、DR2=A7的情况下,改变算术逻辑运算功能发生器的功能设置,观察运算器的输出。2)将输出结果填入实验报告表中,并和理论分析进行比较、验证。6. 填写实验数据。5、 实验数据及结果分析(包括各种截图:实验过程截图、界面截图、操作截图、运算结果截图):运算器数据通路图:模型机运算器连线及跳线完毕图:实验数据输出表:6、 实验结论、心得体会和改进建议:通过这次试验,掌握了算术逻辑运算器单元ALU(74LS181)的工作原理,掌握了简单运算器的数据传送通道,了解了由74LS181等组合逻辑电路的运算功能发生器运算功能,能够按给定数据,完成实验指定的算术/逻辑运算。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 科普知识


经营许可证编号:宁ICP备18001539号-1