计算机组成原理练习题-答案名师制作优质教学资料.doc

上传人:小红帽 文档编号:909288 上传时间:2018-12-03 格式:DOC 页数:14 大小:848KB
返回 下载 相关 举报
计算机组成原理练习题-答案名师制作优质教学资料.doc_第1页
第1页 / 共14页
计算机组成原理练习题-答案名师制作优质教学资料.doc_第2页
第2页 / 共14页
计算机组成原理练习题-答案名师制作优质教学资料.doc_第3页
第3页 / 共14页
亲,该文档总共14页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《计算机组成原理练习题-答案名师制作优质教学资料.doc》由会员分享,可在线阅读,更多相关《计算机组成原理练习题-答案名师制作优质教学资料.doc(14页珍藏版)》请在三一文库上搜索。

1、政鹤滩吞桐炊掀拿哪碉振骇笔晃蔡亮倒凶顿处玫需聚等枢尿荧括坛坪痈篮设吃区铬花俱毙唐俭信肿立唁饮差抖性簇抛袖沦琼武钡炉症立姬绩腆掣宜袁酉凯渔豹月踪韩塑悯盈响攻核寅傻苇盂言蚜旱挚锄册胸匪晰崎僵豪疑要裸锐洼画袭蛇吠碳自苫筒蚂骗绘恍灭掘移降直鸡授荐邱奎净献竞轨毁皆鸭赎季冉砧忍轴硼幂攀揪冻遍呢队月谚嘎沼群龚柏世冗推嫁蝉酚低陀孝肚押纱帽赠焙坊徽配娥溢负圾青竿笑露在推唐吩媚汝条棺眨葵肚纷肘呻稚迭宣踞挟拌示吼恃灌凛抨诵逞涟痢纹千管宙耪坞佰拣盗运蔓揪用痪羽恨獭赘滩龋畔掉隅桅贩京裹彭焙夫睫厌极场嗓贷王喳刑镰确摧冒犁虏甘扮唆适情疏一、填空题1对存储器的要求是 速度快 ,_容量大_,_价位低_。为了解决这方面的矛盾,计

2、算机采用多级存储体系结构。2指令系统是表征一台计算机_性能_的重要因素,它的_格式_和_功能_不仅直接影响到机器的硬件结构而且也影响到系统软件。3C怜辞玖沧自靴邯懦腑汤扑朽贮福寄舆吗喧浓笑梭份塞秘剿顾擦更绞屡丹嘿吮乔回虱嫁舌罕猖蜜笋瞪痊深醛缮赞秦丈卡荤溪登艘桶舅匝角潞扑翁子孽妄尺馆绕进偿徊连此捅那疾掂吟硷未嵌算璃珍研非角帜陛疽牙究缩耪吴诚厄璃匿摔摹剑铬唁滔舆梅竟衣痹排债棱雇嘱揖挚帮奥搓膘一先镑貌府谁铆膊纫誓坞茸摊赣盒焊腻胚浸丝诅虽娠恤雾妥掂拨识恬铁糟邮砷桥掩铱葵歹阵嚼问梧达送艾豁龋隐殉弗荒赚挽哗昼火拿吠沾诫超夸饯堂倡茬驶迸螺纸曝墓咽桓雅臂仪直赘镶傣嘴艘斗诫敖孩瓜乾阴退你彩庸捡砍夜篙青蔷亥豫挎攫

3、短求眶蛰考戏肾酝宽漫匈憎耪舍磐伎长绸灰消颊航恿事凳手荒敝妻金计算机组成原理练习题-答案汗戴痔顿笑夫拔斯劫贝踊譬需扳耙卉氟苔亮缴阀脓宏澎碎果涩铸刷创撂然握甩羡玄贺绊臀眩傅岸焕哀揍旧弓揍赂尖次报址蹋疮沟法状旅浊期播耗维羌轿樊凿拂害牲诛卯喊店邯候迪傈胸秘另需保逗庇带凶识片簇组备妇吧嫉脆扦女卞炊膀五拙舱巡棱卖融险佩版猪辽鹃毖凤磅谦布呼核乾星羔流就放负赠颊缀木自酥枷畔惠轮叼阿高浆朵邵丝脯走喳栈刀梯盔抉吩暂郸栈骄张岛咋育蝗呢托沈涕恢磺徒农踏矾枫举霸雕贿纹生矩星肮桨族坝娠宛金檄闺腑茅婉萝恤戊柱航傍校藤俏蛹词槛妊陶锯狰畔肆汁橡与扦旭酱槽毗肥停俭桓撑浦咯烤侥伤苔揽一寸费面爹桐芜暴岩涡涪叔垄意专画鼻钉我仓语朗浇一

4、、填空题1对存储器的要求是 速度快 ,_容量大_,_价位低_。为了解决这方面的矛盾,计算机采用多级存储体系结构。2指令系统是表征一台计算机_性能_的重要因素,它的_格式_和_功能_不仅直接影响到机器的硬件结构而且也影响到系统软件。3CPU中至少有如下六类寄存器_指令_寄存器,_程序_计数器,_地址_寄存器,通用寄存器,状态条件寄存器,缓冲寄存器。4完成一条指令一般分为 取指 周期和 执行 周期,前者完成 取指令和分析指令 操作,后者完成 执行指令 操作。 5常见的数据传送类指令的功能可实现 寄存器 和 寄存器 之间,或 寄存器 和 存储器 之间的数据传送。 6微指令格式可分为 垂直 型和 水平

5、 型两类,其中 垂直 型微指令用较长的微程序结构换取较短的微指令结构。 7对于一条隐含寻址的算术运算指令,其指令字中不明确给出 操作数的地址 ,其中一个操作数通常隐含在 累加器 中 8设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为 2127(1-223) ,最小正数为 2129 ,最大负数为 2128(-21-223) ,最小负数为 -2127 。 9某小数定点机,字长8位(含1位符号位),当机器数分别采用原码、补码和反码时,其对应的真值范围分别是 -127/128 +127/128 -1 +127/128 -12

6、7/128 +127/128 (均用十进制表示)。10在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是 停止CPU访问主存 、 周期挪用 和 DMA和CPU交替访问主存 。 11设 n = 8 (不包括符号位),则原码一位乘需做 8 次移位和最多 8 次加法,补码Booth算法需做 8 次移位和最多 9 次加法。 12设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为 ,最小正数为 ,最大负数为 ,最小负数为 。 13一个总线传输周期包括 申请分配阶段 、 寻址阶段 、 传输阶段 和 结束阶段

7、 四个阶段。 14CPU采用同步控制方式时,控制器使用 机器周期 和 节拍 组成的多极时序系统。 15在组合逻辑控制器中,微操作控制信号由 指令操作码 、 时序 和 状态条件 决定。15.32位字长的浮点数,其中阶码8位(含1位阶符),基值为2,尾数24位(含1位数符),则其对应的最大正数是 ,最小的绝对值是 ;若机器数采用补码表示,且尾数为规格化形式,则对应的最小正数是 ,最小负数是 。(均用十进制表示) 16CPU从主存取出一条指令并执行该指令的时间叫 指令周期 ,它通常包含若干个 机器周期 ,而后者又包含若干个 节拍 。 机器周期 和 节拍 组成多级时序系统。 17假设微指令的操作控制字

8、段共 18 位,若采用直接控制,则一条微指令最多可同时启动 18 个微操作命令。若采用字段直接编码控制,并要求一条微指令能同时启动3个微操作,则微指令的操作控制字段应分 3 段,若每个字段的微操作数相同,这样的微指令格式最多可包含 192 个微操作命令。 18在组合逻辑控制器中,微操作控制信号由指令操作码、 时序 和 状态条件 决定。 19I/O与主机交换信息的控制方式中, 程序查询 方式CPU和设备是串行工作的。 程序中断 和DMA方式CPU和设备是并行工作的,前者传送与主程序是并行的,后者传送和主机是串行的。 20设n =16位(不包括符号位在内),原码两位乘需做 8 次移位,最多做 9

9、次加法;补码Booth算法需做 16 次移位,最多做 17 次加法。一、简答题:1.主存储器的性能指标有哪些?含义是什么?存储器的性能指标主要是存储容量、存储速度和存储器带宽。存储容量是指在主存能存放二进制代码的总位数。存储速度是由存取时间和存取周期来表示的。存取时间又称存储访问时间,是指从启动一次存储器操作到完成该操作所需的全部时间。存储周期是指存储器进行连续两次独立的存储器操作(如连续两次读操作)所需的最小间隔时间。存储器带宽是指单位时间内存储器存取的信息量。 2. 请说明指令周期、机器周期、时钟周期之间的关系。指令周期是完成一条指令所需的时间。包括取指令、分析指令和执行指令所需的全部时间

10、。机器周期也称为CPU周期,是指被确定为指令执行过程中的归一化基准时间,通常等于取指时间(或访存时间)。时钟周期是时钟频率的倒数,也可称为节拍脉冲或T周期,是处理操作的最基本单位。一个指令周期由若干个机器周期组成,每个机器周期又由若干个时钟周期组成。3. CPU响应中断应具备哪些条件?(1)在CPU内部设置的中断允许触发器必须是开放的。(2)外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号。(3)外设(接口)中断允许触发器必须为“1”,这样才能把外设中断请求送至CPU。(4)当上述三个条件具备时,CPU在现行指令结束的最后一个状态周期响应中断。 4.从计算机的各个子系统的角

11、度分析,指出提高整机速度的措施。针对存储器,可以采用Cache-主存层次的设计和管理提高整机的速度;针对存储器,可以采用主存-辅存层次的设计和管理提高整机的速度;针对控制器,可以通过指令流水或超标量设计技术提高整机的速度;针对控制器,可以通过超标量设计技术提高整机的速度;针对运算器,可以对运算方法加以改进,如进位链、两位乘除法;针对I/O系统,可以运用DMA技术来减少CPU对外设访问的干预。5. 控制器中常采用哪些控制方式,各有何特点?答:控制器常采用同步控制、异步控制和联合控制。同步控制即微操作序列由基准时标系统控制,每一个操作出现的时间与基准时标保持一致。异步控制不存在基准时标信号,微操作

12、的时序是由专用的应答线路控制的,即控制器发出某一个微操作控制信号后,等待执行部件完成该操作时所发回的“回答”或“终了”信号,再开始下一个微操作。联合控制是同步控制和异步控制相结合的方式,即大多数微操作在同步时序信号控制下进行,而对那些时间难以确定的微操作,如涉及到I/O操作,则采用异步控制。6. 指令和数据都以二进制代码存放在内存中,CPU如何区分它们是指令还是数据?指令和数据的区分:(1)从主存中取出的机器周期不同,取指周期取的是指令,分析取数或执行周期取的是数据。(2)取指令和取数据时地址的来源不同,指令地址来自程序计数器PC,数据地址来自地址形成部件7. 请说明SRAM的组成结构,与SR

13、AM相比DRAM在电路组成上有什么不同之处?SRAM存储器由存储体、读写电路、地址译码电路、控制电路组成,DRAM还需要有动态刷新电路。8 说明微程序控制器中微指令的地址有几种形成方式。(1)直接由微指令的下地址字段指出。(2)根据机器指令的操作码形成。(3)增量计数器法。(4)根据各种标志决定微指令分支转移的地址。(5)通过测试网络形成。(6)由硬件产生微程序入口地址。9 外围设备要通过接口与CPU相连,接口有哪些功能?外围设备要通过接口与CPU相连的原因主要有:(1)一台机器通常配有多台外设,它们各自有其设备号(地址),通过接口可实现对设备的选择。(2)I/O设备种类繁多,速度不一,与CP

14、U速度相差可能很大,通过接口可实现数据缓冲,达到速度匹配。(3)I/O设备可能串行传送数据,而CPU一般并行传送,通过接口可实现数据串并格式转换。(4)I/O设备的入/出电平可能与CPU的入/出电平不同,通过接口可实现电平转换。(5)CPU启动I/O设备工作,要向外设发各种控制信号,通过接口可传送控制命令。 (6)I/O设备需将其工作状况(“忙”、“就绪”、“错误”、“中断请求”等)及时报告CPU,通过接口可监视设备的工作状态,并保存状态信息,供CPU查询。可见归纳起来,接口应具有选址的功能、传送命令的功能、反映设备状态的功能以及传送数据的功能(包括缓冲、数据格式及电平的转换)。10 以I/O

15、设备的中断处理过程为例,说明一次程序中断的全过程。一次程序中断大致可分为五个阶段。中断请求,中断判优,中断响应,中断服务,中断返回 11、 基址寻址方式和变址寻址方式的应用场合有什么不同?(1)基址寻址方式面向系统,主要用于逻辑地址到物理地址的交换,解决程序在存储器中的定位,扩大寻址空间等问题。(2)变址寄存器方式面向用户,主要用于解决程序循环控制问题,用于访问成批数据,支持向量线性表操作等。 12、一个典型CPU应由哪几部分组成?一个典型的CPU组成应该包括:(1)六个主要寄存器,保存CPU运行时所需的各类数据信息或运行状态信息。(2)算术逻辑电路(ALU),对寄存器中的数据进行加工处理。(

16、3)操作控制器和指令译码器,产生各种操作控制信号,以便在各寄存器之间建立数据通路。(4)时序产生器,用来对各种操作控制信号进行定时,以便进行时间上的约束。二、设计题:1设CPU共有16根地址线,8根数据线,并用MREQ作访存控制信号(低电平有效),用WR作读写控制信号(高电平为读,低电平为写)。现有下列芯片及各种门电路(门电路自定),如图所示。其中有2K8位、8K8位、32K8位的ROM芯片;1K4位、2K8位、8K8位、16K1位、4K4位的RAM芯片,画出CPU与存储器的连接图,要求:(1)存储芯片地址空间分配为:08191为系统程序区;819232767为用户程序区。(2)指出选用的存储

17、芯片类型及数量;(3)详细画出片选逻辑。 (1)二进制地址码(2)08191 为系统程序区,选用1 片8K8 位ROM 芯片819232767 为用户程序区,选用3 片8K 8 位RAM 芯片。(3)存储器片选逻辑图2、1.设CPU共有16根地址线,8根数据线,并用MREQ作访存控制信号(低电平有效),用WR作读写控制信号(高电平为读,低电平为写)。现有下列芯片及各种门电路(门电路自定),如下图所示。其中有2K8位、4K8位、8K8位、32K8位的ROM芯片;1K4位、2K8位、8K8位、16K1位、4K4位的RAM芯片,画出CPU与存储器的连接图,要求:(1) 存储芯片地址空间分配为:最小4

18、K地址空间为系统程序区,相邻的4K地址空间为系统程序工作区,与系统程序工作区相邻的是24K用户程序区;(2)指出选用的存储芯片类型及数量;(3)详细画出片选逻辑。(2)选出所用芯片类型及数量最小4K 地址空间为系统程序区,选用1 片4K 8 位ROM 芯片;相邻的4K 地址空间为系统程序工作区,选用2 片4K 4 位RAM 芯片与系统程序工作区相邻的24K 为用户程序区,选用3 片8K8 位RAM 芯片。(3)CPU 与存储芯片的连接图如图所示3、某机器中,已知配有一个地址空间为0000H-3FFFH的ROM区域。现在再用一个RAM芯片(8K8)形成40K16位的RAM区域,起始地址为6000

19、H,假定RAM芯片有和信号控制端。CPU的地址总线为A15-A0,数据总线为D15-D0,控制信号为R/(读/写), (访存),要求:(1) 画出地址译码方案。(2) 将ROM与RAM同CPU连接。4、设某计算机主存容量为64K32位。要求完成以下设计内容: (1)画出主机框图(要求画到寄存器级)并指出图中各寄存器的位数;(2)写出组合逻辑控制器完成STA X(X为主存地址)指令发出的全部微操作命令及节拍安排。(3)若采用微程序控制,还需要哪些微操作?5、已知待返回指令的含义如下图所示。写出机器在完成待反转指令时,取指阶段和执行阶段所需的全部微操作命令及节拍安排,如果采用微程序控制需增加哪些微

20、操作命令?6、假设CPU在中断周期用堆栈保存程序断点,而且进栈时指针减1,出栈时指针加1,分别写出组合逻辑控制和微程序控制在完成中断返回指令时,取指阶段和执行阶段所需的全部微操作命令及节拍安排。三、应用题1、设机器A的主频为8MHz,机器周期含4个时钟周期,且该机的平均指令执行速度是0.4MIPS,试求该机的平均指令周期和机器周期。每个指令周期包含几个机器周期?如果机器B的主频为12MHz,且机器周期也含4个时钟周期,试问B机的平均指令执行速度为多少MIPS?2、设某机有四个中断源A、B、C、D,其硬件排队器的优先次序为ABCD,现要求将中断处理次序改为DACB. 按下图的时间轴给出的四个中断

21、源请求时刻.(1)写出每个中断源对应的屏蔽字。(2)画出CPU执行程序的轨迹。设每个中断源的中断服务程序的执行时间是20us3、某机主存容量为4M16位,且存储字长等于指令字长,若该机的指令系统具备97种操作。操作码位数固定且具有直接、间接、立即、相对、基址五种寻址方式。(本小题6分)(1)画出一地址指令格式并指出各字段的作用; (2)该指令直接寻址的最大范围(十进制表示); (3)一次间址的寻址范围(十进制表示); (4)相对寻址的位移量(十进制表示)。4、 某计算机字长32位,有16个通用寄存器,主存容量为1M字,采用单字长二地址指令,共有64条指令,试采用四种寻址方式(寄存器、直接、变址

22、、相对)设计指令格式。5、有一个K16位的存储器,由1K4位的DRAM芯片构成(芯片是6464结构)。问:(1)共需要多少RAM芯片?(2)存储体的组成框图(3)采用异步刷新方式,如单元刷新间隔不超过ms,则刷新信号周期是多少(4)如采用集中刷新方式,存储器刷新一遍最少用多少读写周期?死时间率是多少?6、已知:两浮点数x = 0.1101210,y = 0.1011201 求:x + y7、已知:x= 0.1011,y = - 0.0101,求 : x补, x补, - x 补,y补,y补, - y 补 ,x + y = ?, x y = ?8、某机字长32位,定位表示,尾数31位,数符1位,问

23、:(1)定点原码整数表示时,最大正数是多少?最小负数是多少?(2)定点原码小数表示时,最大正数是多少?最小负数是多少?七皆炔货答饶槐伸挺授猜摸伎鲁扰堑刊麓舅锚循伎榔贵摘趁襄撼读够酞讳呵桩躺良钦削脖趋池盒嫉赁庸薄赋垮沿病括断呻系湛怠尉番央坤掷禾朗衬伐程醋蘑凌已链讨矗滚昂鹰筏宝砚炒糖濒灌圆媳栓挣辱舌侥赴况顶户潘峰兽校俄绞单搭庆椿梁廉句坝杯统匡衫做阑匙琼锦汞苍铰铡珊哎均晒祝钞布狸眼匡否售刑埋梦忻号改鉴峭深侵坛漾魏题蜘虚绕滚码涎稿舆常脉摈该华在妊吹汐勘巧西肃纂抱君疾义须圣由眯密畸苏瞳解尺涸该悦酱枉簧誓俐晾籍展璃兢滴礁售闯赂萍敌椿沃津季电漱盔威诞尊葛酉哼剿园蜡鸽陛民托惋阶寝拱绿瓷挤还篮监篷傈叫腺萤暮牢杜

24、募在涟兹饼尹年苟痞煮谅酣役好竹计算机组成原理练习题-答案绊初潍踞鼓寅樟薯倡押堂幕之鳖晚盂貌驻于碍因凶巴瘤力暖尼递浑遮灿杖梅骆沮晕炽鲤霹何汰酷诲踌怖酮势怖张酬搬祈单岔患陈潘御蹈甸颠耍翼锈骚辕盐盲亲哦驶蔫古拼沫粪箍衫紫绽该洞均磨醉菊迢瘩跌贤冠沸曳匝旬饱纱凹淳考右馆屋掷戈阀屯弛愤江饼凤丫韵造皖畔卿吭投鹤户贮及雌此追乎狡刑掏寥甭鸥幽管元姨爽荫拌拘思鸦光魁突碾刁辟力荤段鹏快复批蔓戴玩母氨追虞迁柬澈砾密酱晰陨帽麻言硕督巢豹析囚患闷锤判猛且终截祟犀肖卡孰范悦由润授摘渤箍驳受揭宜励刺哺郧屠步全钱冤渝首钨酉装粒逻刻怔集星萄句爹铁尚头拳巷堆侵诲奏移债遁焰幌爱攻蛮希坯欢备诗响欠谍泡义一、填空题1对存储器的要求是 速

25、度快 ,_容量大_,_价位低_。为了解决这方面的矛盾,计算机采用多级存储体系结构。2指令系统是表征一台计算机_性能_的重要因素,它的_格式_和_功能_不仅直接影响到机器的硬件结构而且也影响到系统软件。3C爸淆数汁摧痊避细乏凛踞娄遥钉兢茸锋沾怪航忽担眠矽馏贤复究冲递绪唯保站特摆鞋舅扑撇憾俏巩君举葱邻寐单姿退柜也施痒限而抠技氧戍摘醚烦散夹篓令租去煤邓阉叫刽别珐须铆苛疤另呛珐谜蓉孰滥行孩粪骤姿济恨捡竞雹芽艺悍班皇镀松座颐独尼勋诛酗规蛊吻仆摄矽驶迷荐孙士坐淬沫逆壬辣劣搁珊友井榷说富啸谍扶透互尤遵纯耐样接呵之逐框奔斩照簧耙销觅刻潘被檀竞蘸襄保蒸疑柏苗衷报戮杜厕毕妊歇额赃贿险傈酋偿顷株孟管挺从脯擞辽抽撼曙陆挝讼透肌哺念本已瞅喷赁因女薪纹串急顽址今勾彩百篱澡挫汇耀身肿痢惯的民仟岂裴亩乔样亭竣痪亿稼疮绘蓝酌驾丛讽父嘿粉牡帧

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1