LVTTL标准.docx

上传人:啊飒飒 文档编号:12014991 上传时间:2021-12-01 格式:DOCX 页数:3 大小:11.81KB
返回 下载 相关 举报
LVTTL标准.docx_第1页
第1页 / 共3页
LVTTL标准.docx_第2页
第2页 / 共3页
LVTTL标准.docx_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《LVTTL标准.docx》由会员分享,可在线阅读,更多相关《LVTTL标准.docx(3页珍藏版)》请在三一文库上搜索。

1、LVTTL 标准一个有关于电压的标准相对于内存而言DDR内存 采用的是支持2.5V 电压的 SSTL2标准而对于比较老一些的SDRAM内存来说它支持的则是3.3V 的 LVTTL标准 .现在常用的电平标准有 TTL 、CMOS 、 LVTTL 、LVCMOS 、ECL 、PECL 、 LVPE CL 、 RS232 、RS485 等,还有一些速度比较高的 LVDS 、 GTL 、 PGTL 、 CML 、HST L、 SSTL 等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。TTL : Transistor-TransistorLogic三极管结构。Vcc : 5V ; VOH&

2、gt;=2.4V; VOL<=0.5V; VIH>=2V; VIL<=0.8V。因为 2.4V 与 5V 之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功耗, 还会影响速度。 所以后来就把一部分“砍 ”掉了。 也就是后面的LVTTL 。LVTTL又 分 3.3V 、 2.5V以及更低电压的LVTTL(LowVoltageTTL) 。3.3VLVTTL : Vcc : 3.3V ; VOH>=2.4V; VOL<=0.4V; VIH>=2V; VIL<=0.8V 。2.5VLVTTL : Vcc : 2.5V ; VOH>=2.0V

3、; VOL<=0.2V; VIH>=1.7V; VIL<=0.7V 。更低的 LVTTL不常用就先不讲了。多用在处理器等高速芯片,使用时查看芯片手册就 OK 了。TTL 使用注意: TTL 电平一般过冲都会比较严重,可能在始端串22 欧或 33 欧电阻; TTL 电平输入脚悬空时是内部认为是高电平。要下拉的话应用1k 以下电阻下拉。TTL 输出不能驱动CMOS输入。CMOS : ComplementaryMetalOxideSemiconductorPMOS+NMOS。Vcc : 5V ; VOH>=4.45V; VOL<=0.5V; VIH>=3.5V;

4、VIL<=1.5V。相对 TTL 有了更大的噪声容限,输入阻抗远大于TTL 输入阻抗。对应3.3VLV TTL ,出现了 LVCMOS,可以与 3.3V的 LVTTL直接相互驱动。3.3VLVCMOS:Vcc : 3.3V ; VOH>=3.2V; VOL<=0.1V; VIH>=2.0V; VIL<=0.7V。2.5VLVCMOS:Vcc : 2.5V ; VOH>=2V; VOL<=0.1V; VIH>=1.7V; VIL<=0.7V。CMOS使用注意: CMOS结构内部寄生有可控硅结构,当输入或输入管脚高于V CC 一定值 (比如一些

5、芯片是0.7V) 时,电流足够大的话,可能引起闩锁效应,导致芯片的烧毁。ECL : EmitterCoupledLogic发射极耦合逻辑电路(差分结构 )Vcc=0V;Vee :-5.2V ;VOH=-0.88V;VOL=-1.72V;VIH=-1.24V;VIL=-1.36V。速度快,驱动能力强,噪声小,很容易达到几百M 的应用。但是功耗大,需要负电源。为简化电源,出现了PECL(ECL结构,改用正电压供电) 和 LVPECL。PECL : Pseudo/PositiveECLVcc=5V; VOH=4.12V; VOL=3.28V; VIH=3.78V; VIL=3.64VLVPELC:

6、LowVoltagePECLVcc=3.3V; VOH=2.42V; VOL=1.58V; VIH=2.06V; VIL=1.94VECL 、PECL 、LVPECL使用注意:不同电平不能直接驱动。中间可用交流耦合、电阻网络或专用芯片进行转换。以上三种均为射随输出结构,必须有电阻拉到一个直流偏置电压。 (如多用于时钟的LVPECL:直流匹配时用130 欧上拉,同时用82 欧下拉;交流匹配时用82 欧上拉,同时用130 欧下拉。但两种方式工作后直流电平都在1.95V左右。 )前面的电平标准摆幅都比较大,为降低电磁辐射,同时提高开关速度又推出LVDS 电平标准。LVDS : LowVoltageD

7、ifferentialSignaling差分对输入输出,内部有一个恒流源3.5-4mA,在差分线上改变方向来表示0 和1 。通过外部的100 欧匹配电阻 ( 并在差分线上靠近接收端) 转换为 ±350mV的差分电 平。LVDS使用注意:可以达到600M以上, PCB要求较高,差分线要求严格等长, 差最好不超过10mil(0.25mm)。100 欧电阻离接收端距离不能超过500mil ,最好控制在 300mil以内。下面的电平用的可能不是很多,篇幅关系,只简单做一下介绍。如果感兴趣的话可以联系我。CML :是内部做好匹配的一种电路,不需再进行匹配。三极管结构,也是差分线, 速度能达到3

8、G 以上。只能点对点传输。GTL :类似 CMOS的一种结构,输入为比较器结构,比较器一端接参考电平, 另一端接输入信号。1.2V电源供电。Vcc=1.2V; VOH>=1.1V; VOL<=0.4V; VIH>=0.85V; VIL<=0.75V PGTL/GTL+:Vcc=1.5V; VOH>=1.4V; VOL<=0.46V; VIH>=1.2V; VIL<=0.8VHSTL是主要用于QDR存储器的一种电平标准:一般有 V&not;CCIO=1.8V和 V &not;&not;CCIO=1.5V。和上面的GTL 相似

9、,输入为输入为比较器结构,比较器一端接参考电平(VCCIO/2),另一端接输入信号。对参考电平要求比较高(1% 精度 )。SSTL主要用于 DDR存储器。和HSTL基本相同。V&not;&not;CCIO=2.5V,输入为输入为比较器结构,比较器一端接参考电平1.25V ,另一端接输入信号。对参考电平要求比较高(1% 精度 )。HSTL和 SSTL大多用在 300M以下。RS232和 RS485基本和大家比较熟了,只简单提一下:RS232采用 ±12-15V供电,我们电脑后面的串口即为RS232标准。+12V表示 0 ,-12V 表示 1 。可以用MAX3232等专用芯片转换,也可以用两个三极管加一些外围电路进行反相和电压匹配。RS485是一种差分结构,相对RS232有更高的抗干扰能力。传输距离可以达到上千米。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 科普知识


经营许可证编号:宁ICP备18001539号-1