数电课设报告(数字电子钟设计、篮球比赛计时器设计).docx

上传人:scccc 文档编号:14424701 上传时间:2022-02-05 格式:DOCX 页数:20 大小:908.66KB
返回 下载 相关 举报
数电课设报告(数字电子钟设计、篮球比赛计时器设计).docx_第1页
第1页 / 共20页
数电课设报告(数字电子钟设计、篮球比赛计时器设计).docx_第2页
第2页 / 共20页
数电课设报告(数字电子钟设计、篮球比赛计时器设计).docx_第3页
第3页 / 共20页
数电课设报告(数字电子钟设计、篮球比赛计时器设计).docx_第4页
第4页 / 共20页
数电课设报告(数字电子钟设计、篮球比赛计时器设计).docx_第5页
第5页 / 共20页
亲,该文档总共20页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《数电课设报告(数字电子钟设计、篮球比赛计时器设计).docx》由会员分享,可在线阅读,更多相关《数电课设报告(数字电子钟设计、篮球比赛计时器设计).docx(20页珍藏版)》请在三一文库上搜索。

1、数字电路与逻辑课程设计课题名称1、数字电子钟设计2、篮球比赛计时器设计二。一九年十二月二十日第一章 数字电子钟设计 11.1 设计目的、任务和要求 11.1.1 设计目的 11.1.2 设计任务 11.1.3 任务要求 11.2 设计原理及框图 11.2.1 数字电子钟的构成 11.2.2 计时电路框图 11.2.2.1 秒计数器 21.2.2.2 分计数器 31.2.2.3 时计数器 31.2.3 校时电路 41.2.4 显示电路 41.3 整体电路 51.4 实验元器件及其管脚图,功能表 51.4.1 74LS160 的管脚图、功能表 51.4.2 DCD_HEX_BLU敢码管 71.5

2、实验总结 7第二章 篮球比赛计时器设计 82.1 设计目的、任务和要求 82.1.1 设计目的 82.1.2 设计任务 82.1.3 设计要求 82.2 设计原理及框图 82.2.1 设计原理 82.2.1.1 74LS160的管脚图、功能表 82.2.2 设计框图 102.3 篮球比赛计时器电路图 102.3.1 秒计数器 102.3.2 分计数器 112.3.3 显示电路 112.3.4 控制电路和报警电路 122.3.5 暂停电路和清零电路 122.4 总电路图 132.5 实验结果 142.6 实验总结 143第一章 数字电子钟设计1.1 设计目的、任务和要求1.1.1 设计目的1、

3、熟悉数字系统的分析和设计方法;2、 合理选用集成电路器件,掌握复杂的逻辑设计和调试方法;3、 提高电路布局、布线及检查和排除故障的能力;4、 掌握计时器单元电路的组成及工作原理;5、 学习、仿真软件(例如 Multisim )的使用方法。1.1.2 设计任务设计一个数字电子钟,设计应具有以下功能:1、 学习、掌握仿真软件的使用方法。2、 具有24 小时、 60 分、60 秒的十进制数计时器,具有手动校时、校分功能。1.1.3 任务要求理解数字电子钟电路的任务,采用仿真软件提供的中小规模电路器件进行设计。1.2 设计原理及框图1.2.1 数字电子钟的构成由时电路、秒电路和分电路构成。1.2.2

4、计时电路框图如图 1-1 所示。I 1 J J图1-1数字电子钟逻辑框图1.2.2.1 秒计数器采用两片十进制计数器74LS160扩展连接,设计60进制计数器,秒电路如图1-2所 示。低位74LS160进行10进制计数,当连续输入脉冲使电路输出为 1001 (构成10进 制)时,低位计数器返回0000,并进位输出端向高位计数器传送信号,使 ENP ENT为 1,从而使高位计数器开始计数。高位74LS160受到信号进行计时。当高位 74LS160输出为0110 (构成6进制)时, 通过与非门产生“ 0”信号使CLR端置零,同时,输出的进位信号作为下一个电路的计 数脉冲。如图1-2所示。5图1-2

5、 两片74LS160构成60进制秒计数器1.2.2.2 分计数器分电路和秒电路相似,都是由两片十进制计数器74LS160扩展连接成60进制计数器,分计数器电路如图1-3所示。74LS160接收到来自秒电路的上升沿脉冲信号后开始计时。过程与秒电路相同。如图1-3所示tf - -二. 4期:;收” ”空桥图1-3 两片74LS160构成60进制分计数器1.2.2.3 时计数器由两片74LS160芯片构成24进制计数器,时电路如图1-4所示当分电路输出进位信号时,下一个脉冲到达时产生上升沿脉冲信号,触发时电路开始 计数。当低位74LS160计时到0100 (即十进制数4)、高位74LS160计时到0

6、010 (即十进 制数2)时,通过与非门连接低位的 Qc端和高位的Qb端产生置零信号同时传到高位 74LS160 的-CLR端和低位的置零端CLR端,将时十位计数器和时各位计数器归零。 U 皿.:.图1-4 两片74LS160构成24进制时计数器1.2.3 校时电路当键分别拨向S1、S2时,分电路、时电路的脉冲来自脉冲发生器,此时,电路分别进行计数而不受低位电路的影响。 当达到需要的时、分时,键重新拨回,停止自发计 数,可达到校时、校分的目的。图1-5 校时、分电路1.2.4 显示电路本次设计中采用为自带译码器的四个引脚的 DCD_HEX_GREEN数码管显示,数码管 分别与六片74LS160

7、芯片的QA、QB、QC、QD端相连接,可显示0-9,如下图1-6所 小0图1-6计数显示电路151.3 整体电路数字电子钟的总电路图如图1-7所示Ir JU巴立印1, * * It_I4 . % 7 I4 S1MR T4L SMTi51;-;: ; M:1-UB.*-JU-R.0: 二4力- 尸 r , ! r ! I r I I a i a r i r i i - iiriiiirirrirniaiinirii-iir-iriirii!ii.畏工.货将 tM,. . .e刈图1-7 数字电子钟总电路图1.4 实验元器件及其管脚图,功能表1.4.1 74LS160的管脚图、功能表74LS160

8、管脚图如图1-8所示。CONNECTION 01 AG RAM DIP :TOP TIE:用龟生 cer 汪同臼国同同用国7LJDLJLiJLdLLlLJLdft 单 巩 片 / 电 iP弗PIN hAMESM3Ti-e Fl34:-2 rirsiDn bjtireiar-Eiihaatt lOrEsgggBL 8 tT* D-J :-_re /5KMS or lE - El- and打“忖冷HLOWFap3 e =ra e 再时巾 UW; ipjLF U.L.ESU.F部却电nG 5 U.L.Q.2! ILL,皿ti ft酒ie p加映i mrC5ULQ25 UL.DzlI =acb= Tr

9、cte 1丸上i 3 U.L.E5U-L.Ciook (Adivt HGh Garj 口英 ”pcC E U.L.0.25 U.L.Mjfiier=efrft.-eLOV;; ipu:C5ULQ25 ULSY广对Mnum Eese: AzLe _D/i mpjt1 HULL.MULL.F酊明 d*雷川CMO)13 U.L.S(U)UL.一%F 口看 CCMn15)WULS&IUL.LOAOHIE glHm a-MCHES3 I TTL J-hl LMd GJ = J - 43H3- .E LOTiUI Tw CXilFvl LCMp 时汽 Hifitr t JJ li.L 飞r MiWv Ml

10、 thi9 4 L L -gTlEmwKJT!图1-8功能如表1-1所示0 SUFFIX3KORDERING INFORMATIOIM3修LSXX4 加13mLsXXX、=3EUCK?ilLSXXX2 SOlCLOGIC SYMBOL g 3 4 5 e111117J丐巧可再CTTC华f %出出生1Sip1Hill1 fj 3 12 tl 叫力RM IE 留”料ME啕1”$乳鼻时百昂/公 W 团 5W QFJ J-63A表1-1输入输出RDLD,ETEPCPD3D2D1D0QDQCQBQA0XXXXXXXX000010XXTd3d2d1d0d3d2d1d01111TXXXX计数1101XXXX

11、XX保持(Qcc=0)111X0XXXXX保持从逻辑图和功能表可知,该计数器有消零信号RD、使能信号ER ET、置数信号LD、 时钟信号CPffi数据/&入端D0、D、D2、D3,另外还有四个数据输出端 Q、QB、Q、QD以及进位 输出Qcc,且Qcc=Q*Q*Qc*Q*ET,根据功能表分析,计数器功能如下:(1)当RD =0,无论其他控制信号处于什么状态,计数器清零。(2) 当RD =1, LD =0时,钟脉冲上升沿到达,无论其他控制信号处于什么状态, QQQQ=DODD),即完成了并行置数功能。若没有时钟脉冲上升沿到达,尽管LD=Q也不能将预置数据输入 QQQQD端,此即同步预置与异步预置

12、的不同之处。(3) 当RD =1、LD =1、EP=ET=1B寸,计数器随着时钟脉冲按 8421码循环计数。当计 数状态达到1111时,其Qcc=1产生进位输出,其脉宽为一个时钟脉冲周期。(4)RD =1、LD =1、EP=0 ET=1时,计数器所有输出(包括Qcc)都处于保持状态。(5)RD =1、LD =1、ET=O,EP%任意状态时,计数器的进位输出 Qcc=0,其余输出处于保持状态1.4.2 DCD_HEX_BLUE 数码管将二进制数由低位开始从左至右的接入数码管。1.5 实验总结该实验涉及到将同步十进制计数器连接成任意进制计数器的知识,既是课本内容的具体应用,又是课本内容的深化理解。

13、通过这个实验,我不仅进一步熟悉仿真软件的应用,而且提高了应用知识、动手实践的能力。第二章 篮球比赛计时器设计2.1 设计目的、任务和要求2.1.1 设计目的1、 熟悉数字系统的分析和设计方法;2、 合理选用集成电路器件,掌握复杂的逻辑设计和调试方法;3、 提高电路布局、布线及检查和排除故障的能力。2.1.2 设计任务仿真实现,设计一个篮球比赛计时器,设计应具有以下功能:1、 显示时间分钟(时间为学号后两位)、秒钟。2、 设置操作开关,计时器具有清零、启动、暂停和继续等功能。3、场次至少有两次(可多次),半场结束时,有报警信号;比赛结束时,计时器停止工作,有报警信号(可用发光二极管显示)。2.1

14、.3 设计要求理解篮球比赛计时器系统的任务,采用仿真软件提供的中小规模电路器件进行设计。2.2 设计原理及框图2.2.1 设计原理篮球比赛计时器的主要功能包括:1、显示时间分钟(时间为学号后两位即44)、秒钟。2、设置操作开关,计时器具有清零、启动、暂停和继续等功能。3、场次至少有两次(可多次),半场(即22)结束时,有报警信号;比赛结束时,计时器停止工作,有报警信号(可用发光二极管显示)。2.2.1.1 74LS160勺管脚图、功能表管脚图如图2-1 所示。 LULdLdlULJLJEl* CP H Pi Pj)C8PgMjTt wr shm-。”/踽 3GC 11丈 T! lB-CS ZM

15、k- f F PlKT tCffuA,i4eOADERJHG FORMATIONFn 至*ut1 5U.L.Z * !J.L_Fg Inputt09ULasu.LG3lrt 段 111Hl晤 hJT30/ IPMG * H LCJfl UJ.0ri E.njm F* rrx1AU.LcsuxC1 iMIM 针占”种 3C!ULC21ULLMtitmet mly g 髭 upLrD!UL匕UL;1M事l&ULC3UL-0*3*0.小3 J5日郭ULWr 8jri OlW 5:.i,:J .思iH卯U.L13 iCAV心硼仃riwi a 1 TH. Jnr s_5aa J - 二|1舟1&- *,

16、田打qhf d3 UTA tirwt Ifcin J_ft Lk *r 5Mri 我 rd E,L P imrwcmLOGIC a,N0tg i 1 5 j iiii ,不巧叫一巧4 GETK-i!? A* * 5 6 S图2-1口0*1 诋TION DIAGRAM EHP , 怔网密CM*6; 能鼻:THFF1 Hl 臼 JTLfLFl 同 171功能图如表2-1所示表2-1输入输出RDLD,ETEPCPD3D2D1D0QDQCQBQA0XXXXXXXX000010XXTd3d2d1d0d3d2d1d01111TXXXX计数1101XXXXXX保持(Qcc=0)111X0XXXXX保持从逻辑

17、图和功能表可知,该计数器有消零信号RD、使能信号ER ET、置数信号LD、 时钟信号CPffi数据/&入端D0、D、D2、D3,另外还有四个数据输出端Q、QB、Q、QD以及进位输出Qcc,且Qcc=Q*Q*Qc*Q*ET,根据功能表分析,计数器功能如下:(1)当RD =0,无论其他控制信号处于什么状态,计数器清零。(2) 当RD =1, LD =0时,钟脉冲上升沿到达,无论其他控制信号处于什么状态, QQQQfDHDD),即完成了并行置数功能。若没有时钟脉冲上升沿到达,尽管 LD=Q也不能 将预置数据输入 QQQQD端,此即同步预置与异步预置的不同之处。(3) 当RD =1、LD =1、EP=

18、ET=1B寸,计数器随着时钟脉冲按 8421码循环计数。当计 数状态达到1111时,其Qcc=1产生进位输出,其脉宽为一个时钟脉冲周期。(4)RD =1、LD =1、EP=0 ET=1时,计数器所有输出(包括Qcc)都处于保持状态。(5)RD =1、LD =1、ET=O,E吻任意状态时,计数器的进位输出 Qcc=0,其余输出处于 保持状态。2.2.2设计框图11秒个位显示器及 脉冲信号秒个位计数器c1控制信号,让比赛 继续分个位计数 器分各位显示 器图2-1篮球比赛计时器逻辑框图2.3篮球比赛计时器电路图2.3.1 秒计数器采用两片十进制计数器74LS160扩展连接,设计60进制计数器,秒电路

19、如图1-2所 示。先将两片74LS160采用并行进位的方式连接,获得一百进制的计数器。然后利用整体置数法将一百进制计数器改接成六十进制计数器,即,当低位输出为1001 (十进制数9),高位输出0101 (十进制数5)时,通过与非门将置零信号传入LOAD端,并将A、 B、C、D端置零即可。止匕外,将输出的进位信号作为下一计数器的触发信号。如图2-2所示。2.3.2 分计数器通过秒计数器得到进位信号。由于学号为44,故分计数器设计为44进制计数器,同样 采用两片十进制计数器74LS160r展连接。首先将两片74LS160采用并行进位的方式连接, 当输出为44时,通过多个与门及异或门控制秒计数器的

20、ENT为0使整个篮球计时器停止 计时并使发光二极管亮作为警报。由于有半场结束功能,即当输出为 22时,使电路停止计 数并发出警报,设计思路与输出为 44时相同。如图2-3所示。2.3.3 显示电路译码电路的功能是将“秒”、“分”计数器的输出代码进行翻译,在显示管上变成相 应的数字。如图2-5和2-6分别表示秒计时器和分计时器。图2-5秒显示器图2-6分显示器2.3.4 控制电路和报警电路如图2-7所示。2.3.5 暂停电路和清零电路通过控制脉冲的开关来控制计数的暂停,通过控制 CLR端的0或1取值即与电源的 连接与否来控制计数的清零。如图 2-8所示。2.4总电路图如图2-9所示图2-8暂停电路和清零电路说明:(1)通过键S1A的开关来控制计数清零(2)通过控制键S1B的开关来控制暂停(3)通过控制键S4A的开关来控制中场终止2.5 实验结果和预期结果一致。2.6 实验总结进一步拓展了计数器的应用。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 社会民生


经营许可证编号:宁ICP备18001539号-1