一种新颖的高精度多相时钟发生电路设计.pdf

上传人:时光煮雨 文档编号:14660484 上传时间:2022-02-11 格式:PDF 页数:5 大小:1.26MB
返回 下载 相关 举报
一种新颖的高精度多相时钟发生电路设计.pdf_第1页
第1页 / 共5页
一种新颖的高精度多相时钟发生电路设计.pdf_第2页
第2页 / 共5页
一种新颖的高精度多相时钟发生电路设计.pdf_第3页
第3页 / 共5页
亲,该文档总共5页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《一种新颖的高精度多相时钟发生电路设计.pdf》由会员分享,可在线阅读,更多相关《一种新颖的高精度多相时钟发生电路设计.pdf(5页珍藏版)》请在三一文库上搜索。

1、一种新颖的高精度多相时钟发生电路设计作者:李浩亮, 张防震, LI Hao-liang, ZHANG Fang-zhen作者单位:郑州大学,信息工程学院,河南,郑州,450001刊名:商丘职业技术学院学报英文刊名:JOURNAL OF SHANGQIU VOCATIONAL AND TECHNICAL COLLEGE年,卷(期):2008,7(5)参考文献(6条)1. LIU Tsung-Te;WANG Chorng-Kuang A0.8-8 GHz9.7 mW analog-digital dual-loop adaptive-bandwidth DLLbased multi-phase c

2、lockgenerator2. AOYAMA M;OGASAWARA K;SUGAWARA M3 Gbpe,5000 ppm spread spectrum SorDes PHY with frequency trackingphase interpolatorfor serial ATA 20033. Lee li-min;WEINLADER D;YANG C.-K.K A sub-l0-ps multiphase sampling system using redundancy2006(01)4. YAMGUCHI K;FUKAISHI M 2.5 GHz4-phase clock generator with sealable and no feedback looparchitecture 20015. 孙曼;叶国敬;郭淦;洪志良2-GHzCMOS锁相环时钟发生器研究与设计期刊论文-电路与系统学报 2007(01)6. Razavi B A Single-Chip Dual-Band Direct-Conversion IEEE 802.11a/b/g WLAN Transceiver in 0.18-mCMOS外文期刊 2005(09)本文链接: http:/

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 社会民生


经营许可证编号:宁ICP备18001539号-1