微机原理及接口技术.doc

上传人:本田雅阁 文档编号:2741220 上传时间:2019-05-10 格式:DOC 页数:19 大小:1.65MB
返回 下载 相关 举报
微机原理及接口技术.doc_第1页
第1页 / 共19页
微机原理及接口技术.doc_第2页
第2页 / 共19页
微机原理及接口技术.doc_第3页
第3页 / 共19页
微机原理及接口技术.doc_第4页
第4页 / 共19页
微机原理及接口技术.doc_第5页
第5页 / 共19页
点击查看更多>>
资源描述

《微机原理及接口技术.doc》由会员分享,可在线阅读,更多相关《微机原理及接口技术.doc(19页珍藏版)》请在三一文库上搜索。

1、第一题、单项选择题(每题1分,5道题共5分)1、Pentium属于位结构的处理器。A、8B、16C、32D、642、冯诺伊曼思想采用。A、二进制形式表示数据和指令B、二进制形式表示数据和十进制表示指令C、十进制形式表示数据和指令D、十进制形式表示数据和二进制表示指令3、预言了集成电路生产技术的发展规律。A、冯诺伊曼思想B、摩尔定律C、IA-32结构D、软件与硬件的等价性原理4、IA-32处理器的地址总线具有个。A、64B、32C、24D、165、指令处理的顺序是。A、取指、译码、执行B、译码、取指、执行C、执行、取指、译码D、取指、执行、译码第二题、多项选择题(每题2分,5道题共10分)1、微

2、型机硬件主要由和系统总线等组成。A、处理器(CPU)B、存储器C、I/O接口D、操作系统E、外设2、8086处理器具有的特性是。A、16位地址线B、20位地址线C、16位内部结构D、8位数据线E、16位数据线3、IA-32处理器支持的工作方式有。A、实方式B、保护方式C、系统管理方式D、高速缓存方式E、指令流水线执行方式4、在计算机系统的层次结构中,属于物理机。A、数字电路层B、操作系统层C、机器语言层D、高级语言层E、汇编语言层5、Pentium 4及之后的IA-32处理器具有多媒体指令。A、MMXB、SSEC、SSE2D、SEE3E、3D NOW!第三题、判断题(每题1分,5道题共5分)1

3、、8086是16位结构的Intel 80x86系列处理器。正确错误2、微机主存只要使用RAM芯片就可以了。正确错误3、处理器字长是处理器每个时间单位可以处理的二进制位数。正确错误4、时钟频率是处理器的基本性能参数之一。正确错误5、IA-32结构的处理器包括Intel 80286处理器。正确错误1、在DOS/Windows平台,汇编语言源程序文件通常采用作为扩展名。A、ASMB、MAPC、LSTD、OBJ2、“mov eax,3456h”指令的源操作数采用寻址方式。A、立即数B、寄存器C、寄存器相对D、寄存器间接3、存储器寻址方式中寻址的操作数在中。A、外设B、辅存C、寄存器D、主存4、某次求和

4、结果最高位为1,则SF。A、0B、1C、任意D、不影响5、汇编语言中的”end start “中的start指的是。A、程序开始执行的位置B、程序终止执行的位置C、程序开始汇编的位置D、程序终止汇编的位置第二题、多项选择题(每题2分,5道题共10分)1、“mov ebx+10h,edx”指令的两个操作数采用的寻址方式有。A、寄存器间接B、寄存器C、寄存器相对D、直接E、立即数2、“mov eax,ebx+esi+80h”还可以书写成。A、mov eax,ebxsi+80hB、mov eax, 80hebxesiC、mov eax, 80hebx+esiD、mov eax,ebx80hesiE、

5、mov eax, ebxesi80h3、IA-32处理器的8个32位通用寄存器有。A、EAXB、ECXC、ESID、EDIE、EBP4、IA-32处理器支持带比例的存储器寻址方式,其中比例可以是。A、1B、2C、3D、4E、85、用于指明段基地址的寄存器有。A、BSB、CSC、DSD、ESE、SS第三题、判断题(每题1分,5道题共5分)1、8086处理器中,读取指令和执行指令可以重叠操作。正确错误2、80减90(8090)需要借位,所以执行结束后,进位标志CF1。正确错误3、利用“END”伪指令就可以结束程序执行,返回操作系统。正确错误4、在IA-32的实方式下,将内存物理地址35001H的转

6、换为逻辑地址,如果段地址为3400H,则其偏移地址应为1001H。正确错误5、汇编程序(例如MASM)一般都提供大量的函数(过程)供程序员调用,所以汇编语言程序员通常不需要直接利用操作系统的资源。正确错误1、十进制数165用二进制表达为。A、11001101B、00100111C、01001101D、100101012、对于十进制数96,如果采用8位8421BCD码表达,应该是。A、01100000BB、10010110BC、00000110BD、10010000B3、“mov eax,3456h”指令是一个量传送。A、比特(1位)B、字节(8位)C、字(16位)D、双字(32位)4、设EAX

7、ABDFH,则在执行指令“AND EAX, 0lH”后,EAX寄存器的内容为。A、ABDFHB、FFFFHC、0001HD、0000H5、设EAX1000H,EBX2000H,则在执行了指令“SUB EAX, EBX”后,标志位CF和ZF的值分别为。A、0,0B、0,1C、l,0D、l,1第二题、多项选择题(每题2分,5道题共10分)1、将DL中小写字母转换为大写,可用指令。A、add dl,20hB、or dl ,20hC、xor dl ,20hD、and dl,20hE、sub dl ,20h2、同时使EAX寄存器和CF标志清0的指令有。A、mov eax,0B、xor eax,eaxC、

8、or eax,0D、sub eax,eaxE、and eax,03、在DOS/Windows平台,ASCII码中控制光标回到本行首位的回车字符,可以表达为。A、10B、13C、0dhD、07hE、0bh4、MASM支持的变量定义伪指令助记符有。A、$B、wordC、dwordD、typeE、offset5、指令“POP EAX”的功能,可以用如下两条指令表示。A、sub eax,4B、sub esp,4C、add esp,4D、mov eax,espE、add eax,4第三题、判断题(每题1分,5道题共5分)1、如果0307H是一个非压缩BCD码编码,它表达的真值是37 。正确错误2、逻辑运

9、算没有进位或溢出问题,此时CF和OF没有作用,所以逻辑运算指令如AND、OR等将CF和OF设置为0。正确错误3、已知var是一个变量,语句“add esi,byte ptr var”没有语法错误。正确错误4、语句“mov eax,ffh”没有语法错。正确错误5、“sub esi,edi”是一条正确的IA-32处理器指令。正确错误第一题、单项选择题(每题1分,5道题共5分)1、IA-32处理器条件转移指令Jcc采用的指令寻址方式是寻址。A、相对B、直接C、寄存器间接D、存储器间接2、LOOP指令顺序执行、不发生转移的条件是。A、ECX0B、ECX1C、ECX2D、ECX43、JA指令的助记符还可

10、以用表示。A、JBB、JGC、JNBED、JNA4、标号不会包含的属性是。A、near类型B、byte类型C、逻辑地址D、far类型5、主程序将数据本身传递给子程序,这是。A、传数值的入口参数B、传地址的入口参数C、传数值的出口参数D、传地址的出口参数第二题、多项选择题(每题2分,5道题共10分)1、IA-32处理器中,JMP指令支持的指令寻址方式有。A、相对寻址B、直接寻址C、间接寻址D、立即数寻址E、寄存器寻址2、说明JMP指令目标地址范围的词汇有。A、短转移B、近转移C、远转移D、段内转移E、段间转移3、“loop cont”指令可以用两条指令代替,它们是。A、inc cxB、dec c

11、xC、jz contD、jnz contE、jmp cont4、循环结构的程序通常包括部分。A、设置循环初值B、调用循环C、循环体D、循环控制E、循环返回5、实现主程序与子程序之间参数传递的方法有。A、宏汇编B、文件包含C、寄存器传递D、共享变量传递E、堆栈传递第三题、判断题(每题1分,5道题共5分)1、子程序需要保护寄存器,包括保护传递入口参数和出口参数的通用寄存器。正确错误2、测试ECX是否等于0,可以使用“cmp ecx,0”指令,也可以使用“test ecx,ecx”指令。正确错误3、CS不变,只改变EIP值,不能改变程序的执行顺序。正确错误4、条件转移指令Jcc采用相对寻址方式获得目

12、标地址。正确错误5、进入子程序后,将EAX、EBX和ECX按顺序压入堆栈,则子程序返回前弹出这些寄存器的顺序是ECX、EBX、EAX。正确错误1、8086处理器的M/IO*和RD*引脚同时为低,说明其正在执行操作。A、存储器数据传送到处理器B、处理器数据传送到存储器C、I/O数据传送到处理器D、处理器数据传送到I/O2、8086处理器的数据总线是总线。A、单向两态B、单向三态C、双向两态D、双向三态3、当CPU与外设进行数据传送时,如果外设来不及处理数据,则可以通过信号提出插入等待状态的请求。A、READYB、INTRC、RESETD、HOLD4、总线操作实现数据传输,可以不使用时钟信号的同步

13、方式是。A、同步时序B、半同步时序C、异步时序D、交叉时序5、8086处理器最小组态时,若RD*为低电平,M/IO*为高电平,则说明8086处理器处于总线周期。A、存储器读B、存储器写C、I/O读D、I/O写第二题、多项选择题(每题2分,5道题共10分)1、最小组态下,8086处理器与中断有关的引脚有。A、HOLDB、HLDAC、INTRD、NMIE、INTA*2、8086处理器的引脚READY具有特性。A、输入B、输出C、低电平有效D、高电平有效E、三态3、8086处理器的基本读写控制引脚有。A、M/IO*B、WR*C、RESETD、INTRE、RD*4、总线带宽是指单位时间传输的数据量,常

14、使用的单位为。A、兆赫兹(MHz)B、兆字节每秒(MB/s)C、位(bit)D、兆位每秒(Mb/s)E、位每秒(b/s)5、总线的基本数据传输类型是。A、同步时序B、读取(Read)C、写入(Write)D、异步时序E、半同步时序第三题、判断题(每题1分,5道题共5分)1、处理器读取存储器操作数时和读取代码时,都发生存储器读的总线操作。正确错误2、由于总线具有共用的特点,所以某一时刻可以有多个发送者向总线发送信号。正确错误3、ISA总线是指IBM PC/AT机上使用的系统总线,共有98线。正确错误4、执行一条指令的过程被称为指令周期。正确错误5、当8086处理器需要等待指令执行完成时,就插入等

15、待状态Tw。正确错误1、地址对齐的32位数据,存放于存储器的起始地址的低2位是。A、00B、01C、10D、112、用16M1的DRAM芯片组成128MB存储容量,要使用片。A、128B、64C、32D、163、相对其它译码方式,全译码方式的特点是。A、地址唯一B、地址重复C、连接最简单D、译码最简单4、SRAM芯片通常有一个输出允许控制端OE*,它对应系统的信号。A、MEMW*B、IOW*C、IOR*D、MEMR*5、在高性能微机的存储系统中,是为了提高主存速度而增加的一个存储器层次。A、寄存器B、高速缓存C、虚拟存储器D、闪速存储器第二题、多项选择题(每题2分,5道题共10分)1、相对部分

16、译码方式,全译码方式的特点有。A、地址唯一B、地址不重复C、连接最简单D、译码复杂E、地址重复2、EEPROM芯片的特点有。A、用电擦除B、用紫外线擦除C、需要刷新保持信息有效D、断电后信息不丢失E、可以编程写入3、如果在8088处理器地址总线A19A14111110时,选中某个存储器芯片,则物理地址将访问这个存储器芯片。A、FFFFFHB、FC000HC、FB000HD、FA000HE、F8000H4、要构建64MB主存空间,使用结构存储器芯片可以实现。A、8个16M8B、4个16M8C、64个32M4D、32个32M1E、32个16M15、对于32K8结构的62256 SRAM芯片,具有特

17、性。A、8个数据引脚B、16个数据引脚C、16个地址引脚D、15个地址引脚E、256K位容量第三题、判断题(每题1分,5道题共5分)1、采用全译码方式的存储器,其任一单元都有唯一的确定地址。正确错误2、DRAM必须定时刷新,否则所存信息就会丢失。正确错误3、高性能计算机的存储系统基于各种存储器件的特点,依据存储访问的局部性原理构成层次结构。正确错误4、在存储器芯片选中情况下,其内部某个单元是否被选中,则是由芯片地址线进行片内译码决定的。正确错误5、74LS138译码器如果控制端E3为低无效,则输出Y0*Y7*至少有一个为低有效。正确错误1、在I/O电路的输入接口中,一般都需要一个环节。A、锁存

18、B、三态缓冲C、时钟发生D、模拟转换2、I/O接口电路中,数据输出寄存器保存。A、CPU发往外设的数据B、外设发往CPU的数据C、I/O接口或外设的状态D、CPU给I/O接口或外设的命令3、IA-32处理器可以处理个中断。A、3B、250C、255D、2564、IA-32处理器中,除法错中断的向量号是。A、0B、1C、2D、35、DMA传送期间,控制数据传送的部件是。A、处理器B、DMA控制器C、主存储器D、外设第二题、多项选择题(每题2分,5道题共10分)1、IA-32处理器的IN/OUT指令中,寻址I/O地址的形式可以是。A、0FFHB、0FFFFHC、BXD、CXE、DX2、属于IA-3

19、2处理器的I/O敏感指令的有。A、INB、OUTC、PUSHD、POPE、STI3、IA-32处理器的中断类型包括。A、除法错中断B、进位中断C、非屏蔽中断D、可屏蔽中断E、溢出中断4、处理器的外部中断包括。A、溢出中断B、非屏蔽中断C、指令中断D、可屏蔽中断E、单步中断5、外设进行DMA传送,首先需要与DMA控制器和处理器通过信号建立联系,然后开始数据传输。A、DMA请求B、总线请求C、中断请求D、DMA响应E、总线响应第三题、判断题(每题1分,5道题共5分)1、处理器并不直接连接外设,而是通过I/O接口电路与外设连接。正确错误2、执行IN(OUT)指令时,CPU将产生输入(输出)总线周期。

20、正确错误3、Intel 8086支持I/O端口独立编址方式。正确错误4、向某个I/O端口写入一个数据,一定可以从该I/O端口读回这个数据。正确错误5、可屏蔽中断请求从处理器的INTR引脚进入。正确错误1、每个8253芯片占用个I/O地址。A、2B、4C、6D、82、8253某个计数器CLK引脚接2MHz时钟信号,设置其采用工作方式2,计数初值为2000,则OUT引脚输出Hz的信号。A、100B、1KC、500D、5K3、8255采用工作方式1输入,其中INTR信号是的。A、8255发给处理器B、8255发送给外设C、外设发送给8255D、外设发送给处理器4、8255的写信号WR*对应处理器系统

21、总线的信号。A、MEMR*B、MEMW*C、IOR*D、IOW*5、IBM PC/XT机采用8255的工作方式0,端口A为输入、端口B为输出、端口C为输入,则方式控制字是。A、98HB、99HC、88HD、89H第二题、多项选择题(每题2分,5道题共10分)1、8253计数器工作方式中具有重复计数、连续工作的方式有。A、可编程单稳脉冲B、频率发生器C、方波发生器D、软件触发选通信号E、硬件触发选通信号2、8253计数器工作方式中,需要GATE信号启动计数的方式有。A、方式1B、方式2C、方式3D、方式4E、方式53、要通过8253计数器OUT输出一个一定频率的连续信号,可以选用的工作方式有。A

22、、方式1B、方式2C、方式3D、方式4E、方式54、8255芯片中,受A组控制的外设引脚有。A、PA0B、PB0C、PC0D、PC3E、PC75、可以采用工作方式0的8255A端口有。A、端口AB、端口BC、端口CD、端口C上半部分E、端口C下半部分第三题、判断题(每题1分,5道题共5分)1、计数可以从0开始逐个递增达到规定的计数值,也可以从规定的计数值开始逐个递减恢复到0;前者为加法计数器,后者是减法计数器;8253/8254采用后者。正确错误2、8253的方式控制字可以给8253的任何一个计数器设置工作方式。正确错误3、STB*和IBF是8255用于方式1输入的一对应答联络信号。正确错误4、设定8255的PC0为数据输入信号,则设定PC3为数据输出信号是可以实现的。正确错误5、对共阴极结构的LED数码管,某段接高电平,则该段发光。正确错误

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1