数电练习题.pdf

上传人:tbuqq 文档编号:5486902 上传时间:2020-05-23 格式:PDF 页数:40 大小:1.27MB
返回 下载 相关 举报
数电练习题.pdf_第1页
第1页 / 共40页
数电练习题.pdf_第2页
第2页 / 共40页
数电练习题.pdf_第3页
第3页 / 共40页
数电练习题.pdf_第4页
第4页 / 共40页
数电练习题.pdf_第5页
第5页 / 共40页
点击查看更多>>
资源描述

《数电练习题.pdf》由会员分享,可在线阅读,更多相关《数电练习题.pdf(40页珍藏版)》请在三一文库上搜索。

1、练习题一: 一、填空题 1、与非门的逻辑功能为。 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3、三态门的 “ 三态” 指,和。 4、逻辑代数的三个重要规则是、。 5、为 了 实 现 高 的 频 率 稳 定 度 , 常 采 用振 荡 器 ; 单 稳 态 触 发 器 受 到 外 触 发 时 进 入态 6、同步 RS 触发器中 R、S 为电平有效,基本 R、S 触发器中 R、S 为电平有效 7、在进行 A/D 转换时,常按下面四个步骤进行,、 。 。 二、选择题 1、有八个触发器的二进制计数器,它们最多有()种计数状态。 A、8;B、16;C、256;D、64 2

2、、下列触发器中上升沿触发的是() 。 A、主从 RS 触发器; B、JK 触发器; C、T 触发器; D、D 触发器 3、下式中与非门表达式为() ,或门表达式为() 。 A、Y=A+B ;B、Y=AB ;C、Y=BA;D、Y=AB 4、十二进制加法计数器需要()个触发器构成。 A、8;B、16;C、4;D、3 5、逻辑电路如右图,函数式为() 。 A、F=AB+C;B、F=AB+C; C、F=CAB;D、F=A+BC 6、逻辑函数 F=AB+BC 的最小项表达式为() A、F=m2+m3+m6 B、F=m2+m3+m7 C、F=m3+m6+m7 D、F=m3+m4+m7 7、74LS138

3、译码器有() ,74LS148编码器有() A、三个输入端,三个输出端; B、八个输入端,八个输出端; C、三个输入端,八个输出端; D、八个输入端,三个输出端。 8、单稳态触发器的输出状态有() A、一个稳态、一个暂态B、两个稳态 C、只有一个稳态D、没有稳态 三、判断: 1、逻辑变量的取值,比0 大。() 2、对于 MOS 门电路多余端可以悬空。() 3、计数器的模是指对输入的计数脉冲的个数。() 4、JK 触发器 的输入端J 悬空,则相当于J = 0。() 5、时序电路的输出状态仅与此刻输入变量有关。() 6、RS 触发器的输出状态 Q N+1与原输出状态 Q N无关。() 7、JK 触

4、发器的J=K=1 变成 T 触发器。() 8、各种功能触发器之间可以相互转换。() 9、优先编码只对优先级别高的信息进行编码。() 10、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。() 四、数制转化: 1、 (11110.11 )2=( )10 2、(100011.011 )2=( )8 = ( )16 3、 (374.51)10=( ) 8421BCD 五、逻辑函数化简: 1、用公式法化简逻辑函数 F= A(B+C) + A (B +C)+ BCDE+ BC(D+E)F 2、用卡诺图法化简逻辑函数 F= m (1,3,8,9,10,11,14,15) 六、分析电路: 1.八

5、路数据选择器构成的电路如图所示,A 2 、 A 1 、 A 0 为 数据输入端,根据图中对D 0 D 7 的设置,写出该电路所实现 函数 Y 的表达式。 2.如图所示为利用 74LS161 的同步置数功能构成的计数器 分析( 1)当 D3D2D1D0=0000 时为几进制计数器? (2)当 D3D2D1D0=0001时为几进制计数器? 七、设计电路 为提高报警信号的可靠性,在有关部位安置了3 个同类型的危险报警器,只有当3 个 危险报警器中至少有两个指示危险时,才实现关机操作。试画出具有该功能的逻辑电路。 练习题二: 一、填空题 1、计数器按增减趋势分有、和计数器。 2、TTL 与非门输入级由

6、组成。两个OC 门输出端直接接在一起称 为。 3、在TTL 与非门,异或门,集电级开路门,三态门中,为实现线与逻辑功能应选 用,要有推拉式输出级,又要能驱动总线应选 用门。 4、一个触发器可以存放位二进制数。 5、优先编码器的编码输出为码,如编码输出A2A1A0=011 ,可知对输入的 进行编码。 6、逻辑函数的四种表示方法是、。 7、移位寄存器的移位方式有,和。 8、同步 RS触发器中, R,S为电平有效,基本 RS 触发器中 R,S 为电平有效。 9、 常 见 的 脉 冲 产 生 电 路 有 二.判断题: 1、对于 JK 触发器 J=K=1 时,输出翻转。() 2、一个存储单元可存1 位

7、2 进制数。() 3、同一 CP 控制各触发器的计数器称为异步计数器。() 4、对 MOS 门电路多余端不可以悬空。() 5、函数式 F=ABC+ABC+A B C= (3、5、6、7)() 6、JK 触发器的输入端 J 悬空,相当于 J=1。() 7、时序电路的输出状态仅与此刻输入变量有关。() 8、一个触发器能存放一位二进制数。() 9、计数器随 CP 到来计数增加的称加计数器。() 10、数字电路中用 “1”和“0”分别表示两种状态 ,二者无大小之分。() 三、选择题 1、对于 MOS 门电路,多余端不允许() A、悬空B、与有用端并联 C、接电源D、接低电平 2、右图表示()电路, 图

8、表示()电路 、与门、或门 、非门、与非门 、卡诺图、表示的逻辑函数最简式分别为()和() A、F= B + D B、F=B+D C、F=BD+ B D D、F=BD+BD 4、逻辑电路如图, 函数式为() A、F=AB+C B、F=A B +C C、F=AB+C D、F=A+B C 5、一 位 84 21 BCD 码 计 数 器 至 少 需 要个 触 发 器 。 B A. 3 B. 4 C.5 D. 10 6、下列逻辑函数表达式中与F=A B + A B 功能相同的是()A A、BAB、BAC、BAD、BA 7、施密特触发器常用于() A、脉冲整形与变换B、定时、延时 C、计数D、寄存 8、

9、施密特触发器的输出状态有 A、一个稳态、一个暂态B、两个稳态 C、只有一个稳态D、没有稳态 四、逻辑函数化简 1、用公式法化简下列函数 F=AD+ B C+B D +A(B+C)+ A BC D + A B DE 2、用卡诺图法化简下列函数 F= m(1、3,8,9,10,11,14,15) 五、画波形图 1、边沿型 JK 触发器的输入波形如图所示,画出Q 端的波形。设触发器的初始状态为 “ 1 ”。 六、分析设计题 1.分析右图 8 选 1 数据选择器的构成电路, 写出其逻辑 表达式。 2.试用 74LS138 和适当门电路实现逻辑函数L(A、B、C)=(0、2、3、4、7) 3.分别用方程

10、式、状态转换图表示如图所示电路的功能。 七、数制转换 (1) 、 (1100011.011 )2=( )16=( )8 (2) 、(100001)2= ( )10 (3) 、 (156)10=( )2=( )8421BCD 八、下图是555 定时器构成的施密特触发器,已知电源电压VCC =12V ,求: 1.电路的 V T+, VT-和VT各为多少? 2. 如果输入电压波形如图,试画出输出v o 的波形。 3. 若控制端接至+6V ,则电路的 V T+, VT-和VT各为多少? 练习题三 一填空题 1、触 发 器 有个 稳 态 , 存 储 8 位 二 进 制 信 息 要个 触 发 器 。 2、

11、在 一 个 CP 脉 冲 作 用 下 , 引 起 触 发 器 两 次 或 多 次 翻 转 的 现 象 称 为 触 发 器 的, 触 发 方 式 为式 或式 的 触 发 器 不 会 出 现 这 种 现 象 。 3、常 见 的 脉 冲 产 生 电 路 有, 常 见 的 脉 冲 整 形 电 路 有、。 4 、 数字电路按照是否有记忆功能通常可分为两 类 :、。 5、T TL 与 非 门 电 压 传 输 特 性 曲 线 分 为区 、区 、 区 、区 。 。 6、寄 存 器 按 照 功 能 不 同 可 分 为 两 类 :寄 存 器 和寄 存 器 。 7、逻辑代数的三个重要规则是、。 8、逻辑函数 F=A

12、BBABABA= 二。判断题: 1、逻辑变量的取值,比0 大。() 2、一个存储单元可存1 位 2 进制数。() 3、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。() 4、对 MOS 门电路多余端不可以悬空。() 5、数字电路中用 “1”和“0”分别表示两种状态 ,二者无大小之分。() 6、JK 触发器的输入端 J 悬空,相当于 J=1。() 7、时序电路的输出状态仅与此刻输入变量有关。() 8、三态门的三种状态分别为:高电平、低电平、不高不低的电压。() 9、与非门的逻辑功能是:有0 出 1,全 1 出 0。() 10、施密特触发器能作为幅值鉴别器。() 三、选择题 1、对于 MO

13、S 门电路,多余端不允许 A、悬空B、与有用端并联 C、接电源D、接低电平 2、一个 8 选 1 多路选择器,输入地址有,16选 1 多路选择器输入地址有。 A、2 位B、3 位C、4 位D、8 位 3. 同 步 计 数 器 和 异 步 计 数 器 比 较 , 同 步 计 数 器 的 显 著 优 点 是。 A A. 工 作 速 度 高B. 触 发 器 利 用 率 高C. 电 路 简 单D. 不 受 时 钟 CP 控 制 。 4. 把 一 个 五 进 制 计 数 器 与 一 个 四 进 制 计 数 器 串 联 可 得 到进 制 计 数 器 。 A. 4 B. 5 C.9 D. 20 5. 下 列

14、 逻 辑 电 路 中 为 时 序 逻 辑 电 路 的 是。 A. 变 量 译 码 器B. 加 法 器C.数 码 寄 存 器D. 数 据 选 择 器 C 6、下列逻辑函数表达式中与F=A B + A B 功能相同的是 A、BAB、BAC、BAD、BA 7、施密特触发器常用于 A、脉冲整形与变换B、定时、延时 C、计数D、寄存 8、单稳态触发器的输出状态有 A、一个稳态、一个暂态B、两个稳态 C、只有一个稳态D、没有稳态 9. 一 位 84 21 BCD 码 计 数 器 至 少 需 要个 触 发 器 。 B A. 3 B. 4 C.5 D. 10 四、逻辑函数化简 1、用公式法化简下列函数 F=A

15、(B+C)+ A ( B +C)+BCDE+ BC(D+E)F 2、用卡诺图法化简下列函数 F= m (0 ,1,2,3,4,6,7,8,9, 10,11, 14) 五、画波形图 1、如图( a )所示逻辑电路,已知CP 为连续脉冲,如图(b )所示,试画出Q 1 , Q 2 的波形。 2、已知各逻辑门输入A 、 B 和输出 F 的波形如下图所示写出F 的逻辑表达式并画出逻 辑电路。 六、综合设计题 1 、设计一个故障显示电路,要求: (1)两台电机同时工作时F1 灯亮 (2)两台电机都有故障时F2 灯亮 (3)其中一台电机有故障时F3 灯亮。 2、试分析下图为几进制计数器 七、数制转换 (1

16、) 、 (11110.110 )2=( )10=( )8 (2) 、( 10010011 )8421BCD=()10 (3) 、 (45.378)10=( )2 八、图(a )是 555 定时器构成的单稳态电路。 已知: R = 3.9k, C = 1 F, v i 和 v c 的波形见图(b )。 1. 对应画出v o 的波形。 2.估算脉宽T w 的数值。 练习题四 1.常用的BCD码有、等。常用的可靠性代码有、 等。 2.逻辑函数的四种表示方法是、。 3.TTL 与非的 VOFF称为,VON称为 4、 触 发 器 有 两 个 互 补 的 输 出 端 Q、Q, 定 义 触 发 器 的 1

17、状 态 为, 0 状 态 为, 可 见 触 发 器 的 状 态 指 的 是端 的 状 态 。 5、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进制代码。 6、主从 JK 触发器的特性方程。 7、施密特触发器是将变为矩形波输出。 8、DAC 是将的电路。 二、选择题(每题1 分,共 10 分) 1.下面各图中输出为高电平的是. 。 2. 在 何 种 输 入 情 况 下 , “ 与 非 ” 运 算 的 结 果 是 逻 辑 0。 A全部输入是 0 B.任一输入是 0 C.仅一输入是 0 D.全部输入是 1 3.逻辑函数 F=)(BAA= 。 A. BB.A C.BAD.BA 4.为 实 现

18、 将 JK 触 发 器 转 换 为 D 触 发 器 , 应 使。 A.J =D ,K =DB. K =D ,J=DC.J =K =D D.J =K =D 5.边 沿 式 D 触 发 器 是 一 种稳 态 电 路 。 A. 无B. 单C. 双D. 多 6.多 谐 振 荡 器 可 产 生。 A. 正 弦 波B. 矩 形 脉 冲C. 三 角 波D. 锯 齿 波 7.八 路 数 据 分 配 器 , 其 地 址 输 入 端 有个 。 A. 1 B. 2 C.3 D. 4 8. 8 位 移 位 寄 存 器 , 串 行 输 入 时 经个 脉 冲 后 , 8 位 数 码 全 部 移 入 寄 存 器 中 。 A

19、. 1 B. 2 C.4 D. 8 9、一 位 842 1BC D 码 计 数 器 至 少 需 要个 触 发 器 。 A. 3 B. 4 C.5 D. 10 10、一个 16 选 1 多路选择器输入地址有 A、2 位B、3 位C、4 位D、8 位 三、判断题 1. 数字电路中用 “1”和“0”分别表示两种状态 ,二者无大小之分。() 2.格雷码具有任何相邻码只有一位码元不同的特性。() 3. 若两个函数具有相同的真值表,则两个逻辑函数必然相等。() 。 4. 三态门的三种状态分别为:高电平、低电平、不高不低的电压。() 5. 一般 TTL 门电路的输出端可以直接相连,实现线与。() 6. D

20、触发器的特性方程为Q n+ 1=D, 与 Qn 无 关 , 所 以 它 没 有 记 忆 功 能 。 () 7. 同 步 触 发 器 存 在 空 翻 现 象 , 而 边 沿 触 发 器 和 主 从 触 发 器 克 服 了 空 翻 。 () 8.单 稳 态 触 发 器 的 暂 稳 态 时 间 与 输 入 触 发 脉 冲 宽 度 成 正 比 。 () 9.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。()10.编码与译 码是互逆的过程。() 四、化简题 1、用代数法化简下列逻辑函数成为最简“ 与或” 式 F=A B + BD+DCE + A D 2、用卡诺图化简下列逻辑函数成为最简“

21、 与或” 式 F(A,B,C,D)=m (0,1,4,9,12,13) +d (2,3,6,7,8,10、11、14) 五、画波形图 1.根据逻辑图,写出逻辑函数,并画出 Y 的波形。 2.如图( a)所示逻辑电路,已知CP 为连续脉冲,如图( b)所示,试画出Q 1 , Q 2 的 波形。 六、综合设计题 1.用八选一选择器设计一个组合逻辑电路,起输出逻辑表达式为。 Y=A B + A B +C 2.用 74LS161 构成七进制计数器。 74LS161 功能表 CR LD CTP CTT CP D0 D1 D2 D3 Q0 Q1 Q2 Q3 L X X X X X X X X L L L

22、L H L X X D0 D1 D2 D3 D0 D1 D2 D3 H H H H X X X X 计数 H H L X X X X X X 保持 H H X L X X X X X 保持 七、数制转换 1.(0.742)10 =( ) 2 2. (11001.01 )2=( ) 10 3. (6DE.C8)16 =( ) 2 =( ) 8 4 (10010011)8421NCD=( ) 10 八、用 555定时器构成施密特触发器,若电源电压为5 伏,试求 VT+、VT-的值。 练习题五 一 填空题 1.分析数字电路的主要工具是,数字电路又称作。 2.逻辑代数的三个重要规则是、。 3. TT

23、L 与 非 门 电 压 传 输 特 性 曲 线 分 为区 、区 、区 和区 。 4. 常 见 的 脉 冲 产 生 电 路 有, 常 见 的 脉 冲 整 形 电 路 有、。 5. 时 序 逻 辑 电 路 按 照 其 触 发 器 是 否 有 统 一 的 时 钟 控 制 分 为时 序 电 路 和 时 序 电 路 。 6. 为 了 实 现 高 的 频 率 稳 定 度 ,常 采 用振 荡 器 ;单 稳 态 触 发 器 受 到 外 触 发 时 进 入态 。 7. 对 于 共 阳 接 法 的 发 光 二 极 管 数 码 显 示 器 ,应 采 用电 平 驱 动 的 七 段 显 示 译 码 器 。 8. 在进行

24、 A/D 转换时,常按下面四个步骤进行,、 。 二、选择题 1. 当逻辑函数有 n 个变量时,共有个变量取值组合? A. n B. 2n C. n 2 D. 2 n 2.逻辑函数 F=)(BAA= 。 A. BB.A C.BAD.BA 3. 一位八进制数可以用()位二进制数来表示。 A. 2 B. 3 C. D. 16 4. 以下电路中常用于总线应用的有。 A. TS L 门B.O C 门C. 漏 极 开 路 门D.C M OS 与 非 门 5. 对 于 TT L 与 非 门 闲 置 输 入 端 的 处 理 , 下 列 说 法 错 误 的 是。 A. 接 电 源B. 通 过 电 阻 3k 接

25、电 源C. 接 地 D. 与 有 用 输 入 端 并 联 6. 对 于 D 触 发 器 , 欲 使 Q n+ 1 =Q n , 应 使 输 入 D= 。 A. 0 B. 1 C.Q D.Q 7. N 个 触 发 器 可 以 构 成 能 寄 存位 二 进 制 数 码 的 寄 存 器 。 A. N-1 B. N C.N +1 D. 2 N 8.石 英 晶 体 多 谐 振 荡 器 的 突 出 优 点 是 。 A. 速 度 高B. 电 路 简 单C. 振 荡 频 率 稳 定D. 输 出 波 形 边 沿 陡 峭 9. 若 在 编 码 器 中 有 50 个 编 码 对 象 , 则 要 求 输 出 二 进

26、制 代 码 位 数 为 位 。 A. 5 B. 6 C.1 0 D. 50 10. 在 下 列 逻 辑 电 路 中 , 不 是 组 合 逻 辑 电 路 的 有。 A. 译 码 器B. 编 码 器C. 全 加 器D. 寄 存 器 三、判断题 1. 格雷码具有任何相邻码只有一位码元不同的特性。() 2.逻辑变量的取值,比0 大。 () 。 3异或函数与同或函数在逻辑上互为反函数。() 4. RS 触 发 器 的 约 束 条 件 RS=0 表 示 不 允 许 出 现 R=S=1 的 输 入 。 () 5. 石 英 晶 体 多 谐 振 荡 器 的 振 荡 频 率 与 电 路 中 的 R、 C 成 正

27、比 。 () 6. 数据选择器和数据分配器的功能正好相反,互为逆过程。() 7.时序电路不含有记忆功能的器件。 () 8. 计数器的模是指对输入的计数脉冲的个数。() 9.利 用 反 馈 归 零 法 获 得 N 进 制 计 数 器 时 ,若 为 异 步 置 零 方 式 ,则 状 态 SN 只 是 短 暂 的 过 渡 状 态 , 不 能 稳 定 而 是 立 刻 变 为 0 状 态 。 () 10. 组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。() 四、化简 1.用代数法化简函数: F=)()(DAACCDACDBA 2. 用卡诺图化简函数: Y=A CD+BCD +BD+ AB+

28、BC D 五、画波形图 1.TTL 边沿 JK 触发器的输入波形如图所示,画出Q 端的波 形。设触发器的初始状态为“ 0 ”。 2. 对应于图(a ) 、 ( b )所示的各种情况,分别画出输出Y 的波形。 六、综合设计题 1.写出图中所示组合电路输出函数F 的表达式,列出真值表,分析 逻辑功能。 2.分析下图时序电路的逻辑功能,写出电路驱动方程、状态方程,画出状态转换图。 七、数制转换 1.(11001011.101) 2=( ) 8=( ) 16=( ) 10 2. (111000 ) 8421BCD=( ) 10 3.(45.378 ) 10= ( ) 2 八、下图是555 定时器构成的

29、施密特触发器,已知电源电压V CC =12V ,求: 1. 电路的 V T+ , V T- 和 V T 各为多少? 2.如果输入电压波形如图,试画出输出v o 的波形。 3.若控制端接至+6V ,则电路的V T+ , V T- 和 V T 各为多少? 练习题六 一 填空题 1.三态门具有、三种状态。 2.施密特触发器和单稳态触发器是一种脉冲电路,多谐振荡器是一种 脉冲电路。 3.TTL 或非门多余输入端的处理是。 4.逻辑函数的四种表示方法是、。 5.数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 6. 触 发 器 有个 稳 态 , 存 储 8 位 二 进 制 信 息

30、 要个 触 发 器 。 7. 半导体数 码 显 示 器 的 内 部 接 法 有 两 种 形 式 : 共接 法 和 共接 法 。 8. 数字电路按照是否有记忆功能通常可分为两 类 :、。 二、选择题 1.在 555 定时器组成的三种电路中,能自动产生周期为T=0.7(R1+2R2)C 的脉冲信号的电路是 () 。 A、多谐振荡器;B、单稳态触发器;C、施密特触发器;D、双稳态触发器 2.有八个触发器的二进制计数器,它们最多有()种计数状态。 A、8;B、16;C、256;D、64 3.在数字电路中,晶体管的工作状态为: () A、饱和;B、放大;C、饱和或放大;D、饱和或截止 4.下列逻辑代数运

31、算错误的是: () A、A+A=A ;B、AA =1;C、AA= A ;D、A+ A =1 5.以下各电路中,属于组合逻辑电路的是: () A、定时器;B、译码器;C、寄存器;D、计数器 6. 十二进制加法计数器需要()个触发器构成。 A、8;B、16;C、4;D、3 7.下列函数中等于 A 的是: () A、A+1;B、A(A+B) ;C、A+ A B;D、A+ A 8. 逻辑函数 Y=AB+ A C+BC+BCDE 化简结果为:() A、Y=AB+ A C+BC;B、Y=AB+ A C;C、Y=AB+BC ;D、Y=A+B+C 9.一位十六进制数可以用()位二进制数来表示。 A. B. C

32、. D. 16 10十进制数 25用 8421BCD 码表示为() 。 A.10 101 B.0010 0101 C.100101 D.10101 三、判断题 1. 数字电路中用 “1”和“0”分别表示两种状态 ,二者无大小之分。() 。 2. Y=A BC的反函数是 A +B+C。 () 3.用二进制代码表示某一信息称为编码,反之,把二进制代码所表示的信息翻译出来称为译 码。 () 4.五变量的逻辑函数有32 个最小项。() 5.D/A 转换器是由采样保持、量化编码及部分构成。() 6. 同 步 触 发 器 存 在 空 翻 现 象 , 而 边 沿 触 发 器 和 主 从 触 发 器 克 服

33、了 空 翻 。 () 7. 多 谐 振 荡 器 的 输 出 信 号 的 周 期 与 阻 容 元 件 的 参 数 成 正 比 。 () 8.编码与译码是互逆的过程。 () 9. 异步时序电路的各级触发器类型不同。 () 10.计数器的模是指构成计数器的触发器的个数。() 四、化简 1.用代数法化简函数: F=CBBCAAC+AB C 2. 用卡诺图化简函数: Y=AB+BD +BCD+ABC D 五、画波形图 1.在如图(a )所示的基本RS 触发器电路中,输入波形如图(b )。试画出输出端与之 对应的波形。 2. 对应于图(a )、( b )所示的各种情况,分别画出输出Y 的波形。 六、综合设

34、计题 1.在三个输入信号中, A 的优先权最高, B 次之,C 最低, 、它们的输出分别为, YA、YB、YC, 要求同一时间内只有一个信号输出。如有两个及两个以上的信号同时输入时,则只有优先权 最高的有输出,试设计一个能实现此要求的逻辑电路。 2. 试分析如图所示时序电路: ( 1 )写出电路的状态方程和输出方程; ( 2 )列写状态表并画出状态转换图。 七、数制转换 1.(45C) 16=( ) 2=( ) 8=( ) 10 2.(74 ) 10=( ) 2=( ) 8421BCD 八、由 555定时器构成的电路如图所示,已知R1=1k,R2=8.2k,C=0.1 F ,说明电路的类 型,

35、并画出相应的波形。 练习题七 一填空题 1、逻辑代数中 3 种基本运算是,。 2、逻辑代数中三个基本运算规则,。 3、逻辑函数的化简有,两种方法。 4、A+B+C= 。 5、TTL 与非门的 uI UOFF时,与非门,输出,uI UON时,与非门, 输出。 6、组合逻辑电路没有功能。 7、竞争冒险的判断方法,。 8、触发器它有稳态。主从 RS 触发器的特性方程, 主从 JK 触发器的特性方程, D 触发器的特性方程。 一、选择题 1、相同为 “0”不同为 “1”它的逻辑关系是() A、或逻辑B、与逻辑C、异或逻辑 2、Y (A,B,C, )=m (0,1,2,3)逻辑函数的化简式() A、Y=

36、AB+BC+ABC B、Y=A+B C、Y= A 3、 A、Y=ABB、Y 处于悬浮状态C、Y=BA 4、下列图中的逻辑关系正确的是() A.Y=BAB.Y=BAC.Y=AB 5、下列说法正确的是() A、主从 JK 触发器没有空翻现象B、JK 之间有约束 C、主从 JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是() A、同步触发器没有空翻现象B、同步触发器能用于组成计数器、移位寄存器。 C、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是() A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有 触发器上C、异步计数器不需要计数脉

37、冲的控制 8、下列说法是正确的是() A、施密特触发器的回差电压U=UT+-UT-B、施密特触发器的回差电压越大,电路的抗干 扰能力越弱C、施密特触发器的回差电压越小,电路的抗干扰能力越强 9、下列说法正确的是() A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态 C、多谐振荡器有两个暂稳态 10、下列说法正确的是() A、555定时器在工作时清零端应接高电平 B、555 定时器在工作时清零端应接低电平 C、555定时器没有清零端 二、判断题 1、A+AB=A+B () 2、当输入 9 个信号时,需要 3 位的二进制代码输出。() 3、单稳态触发器它有一个稳态和一个暂稳态。() 4

38、、施密特触发器有两个稳态。() 5、多谐振荡器有两个稳态。() 6、D/A 转换器是将模拟量转换成数字量。() 7、A/D 转换器是将数字量转换成模拟量。() 8、主从 JK 触发器在 CP=1期间,存在一次性变化。() 9、主从 RS 触发器在 CP=1期间, R、S之间不存在约束。() 10、所有的触发器都存在空翻现象。() 三、化简逻辑函数 1、 2、Y(A,B,C, )=m (0,1,2,3,4,6,8,9,10,11,14) 四、画波形图 1、 2、 五、设计题 1、某车间有A、B、C、D 四台发电机,今要求( 1)A 必须开机( 2)其他三台电动机中至 少有两台开机,如不满足上述要

39、求,则指示灯熄灭。试用与非门完成此电路。 2、试用 CT74LS160的异步清零功能构成24 进制的计数器。 六、数制转换 (156)10=()2=()8=()16 (111000.11 )2=()10=()8 七、分析题 由 555定时器组成的多谐振荡器。 已知 VDD=12V、 C=0.1F 、 R1=15K、R2=22K。试求: (1) 多谐振荡器的振荡频率。 (2) 画出的 uc和 uo波形。 练习题八 一填空题 1、数字电路中,常用的计数进制有,。 2、逻辑代数函数常用的4 种表示方法, 。 3、逻辑函数的最简与或式的标准是,。 4、ABC= 。 5、具有推拉输出结构TTL 门电路的

40、输出端不允许直接。 6、对于与非门闲置输入端可直接与连接。 7、触发器具有功能,常用来保存信息。 8、触发器的逻辑功能可以用、来描述。 9、施密特触发器主要是将变化缓慢的信号变换成脉冲。 八、选择题 1、相同为 “1”不同为 “0”它的逻辑关系是() A、或逻辑B、与逻辑C、同或逻辑 2、Y (A,B,C, )=m (0,1,4,5)逻辑函数的化简式() A、Y=AB+BC+ABC B、Y=A+B C、Y= B 3、 A、Y=ABB、Y 处于悬浮状态C、 Y=BA 4、下列图中的逻辑关系正确的是() A.Y=BAB.Y= ABC C.Y=AB 5、用 n 位二进制代码对2 n 个信号进行编码的

41、电路是() A、二十进制编码器B、二进制译码器C、二进制编码器 6、同步时序逻辑电路中,所有触发器的时钟脉冲是() A、在同一个时钟脉冲的控制下 B、后一个触发器时钟脉冲是前一个触发器输出提供的。 C、时钟脉冲只加到部分触发器上。 7、利用异步置数法获得N 进制计数器时() A、应在输入第 N 个计数脉冲后,使计数器返回到初始的预置数状态 B、应在输入第 N+1 个计数脉冲后,使计数器返回到初始的预置数状态 C、应在输入第 N-1 个计数脉冲后,使计数器返回到初始的预置数状态 8、有 6 个触发器的二进制计数器,它们最多有()种计数状态。 A、8 B、16 C、64 9、施密特触发器主要是将变

42、化缓慢的信号变换成() A、尖脉冲B、正弦波C、矩形波 10、4 位权电阻网络 D/A 转换器, VREF=-8V,RF=R,当输入 1001 时,输出电 压值是() A、1/9 B、9 C、9/2 九、判断题 1、A+1=A () 2、当输入 19个信号时,需要4 位的二进制代码输出。() 3、单稳态触发器输出脉冲宽度取决于R、C 的值。() 4、调节施密特触发器回差电压的大小,可以改变电路的抗干扰能力。() 5、在同步时序逻辑电路中如果由于某种原因而进入无效状态时,只要继续输入CP 脉冲,电 路便会自动回到有效状态,该电路不能够自启动。() 6、4 位权电阻网络D/A 转换器, VREF=

43、-8V,RF=R,当输入 0011 时,输出电压值是3V。 () 7、D/A 转换器分辨率 =1/(2 n-1) 。 () 8、设计 100进制的计数器,至少需要5 个主从 JK 触发器。() 9、主从 RS 触发器在 CP=1期间, R、S之间存在约束。() 10、主从 JK 触发器的触发器存在空翻现象。() 十、化简逻辑函数 1、 2、Y(A,B,C, )=m (0,1,2,3,5,6,7,9,10,11,14) 十一、 画波形图 1、 2、 十二、 设计题 1、试用 8 选一数据选择器实现组合逻辑函数Y(A,B,C,D)=m (4,5,10,12,13) 。 2、试用 CT74LS161

44、的异步清零和同步置数功能构成24 进制的计数器。 十三、 数制转换 (256)10= ()2=()8=()16 (111010.11 )2=()10=()8 十四、 分析题 由 555定时器组成的多谐振荡器。 已知 VDD=15V、 C=0.1F 、 R1=15K、R2=20K。试求: (3) 多谐振荡器的振荡频率。 (4) 画出的 uc和 uo波形。 练习题九 一填空题 1、常用的可靠性代码有、。 2、化简逻辑函数的方法有、。 3、三态输出门能输出-、- -、-。 4、555定时器的最基本应用有-、。 5、计数器按进制不同分为、。 6、组合逻辑电路由各种组成;而时序逻辑电路由和 组成,且必不

45、可少,它主要由组成。 7、DAC 是将转换为。 二、选择题 1、多谐振荡器() 1)有两个稳定状态 2)一个稳定状态,一个暂稳态。3)无稳定状态。 2、三极管可靠截止的条件是() 1)UBE0 2)UBE0 3)UBE=0、7V 3、同或运算的逻辑式是() 1)Y=AB 2)Y=BA3)Y=AB 4、余 3BCD 码是() 1)恒权码2)无权码3)以上二者都不是。 5、用卡诺图化简逻辑函数时,8 个相邻最小项合并,可以消去()个变量。 1)1 2)2 3)3 6、D 触发器的逻辑功能有() 1)置 0、置 1 2)置 0、置 1 、保持3)置 0、置 1 、保持、计数 7、重叠律的基本公式是(

46、) 1)A+A=2A 2)A+A=A 3)A A=A 2 8、由四个触发器构成十进制计数器,其无效状态有() 1) 四个2)五个3)六个 9、通常,具有同样功能的TTL 电路比 CMOS 电路工作速度() 1)高2)低3)差不多 10、在不影响逻辑功能的情况下,CMOS 或非门的多余端可() 1)接高电平2)悬空3)接低电平 三、判断题 1、单稳态触发器可用于延时。( ) 2、A-D 转换器的位数越多,分辨率越高。() 3、集电极开路门可实现线与。( ). 4、三变量逻辑函数的最小项最多有6 个。( ) 5、移位寄存器不能存放数码,只能对数据进行移位操作。() 6、施密特触发器常用于脉冲整形与

47、变换。() 7、同一 CP控制各触发器的计数器称为异步计数器。() 8、构成一个五进制计数器最少需要5 个触发器。() 9、1 个触发器可以存放1 位二进制数。() 10、CMOS 门电路的输入端悬空时相当于接逻辑1。() 四、化简题 1、Y=AB+A B CD+ A BCD+ A B(用代数法化简) 2、Y= A B C+ABC+ A BC(用卡诺图化简 ) 五、画图题 已知 TTL 边沿 JK 触发器输入 CP、J、K 的波形,试对应画出Q 端的波形。 设触发器的 初始状态为 Q=0。 六、设计逻辑电路 1、试用 CTLS161 的同步置数功能构成九进制计数器。并画出波形图。 2、用 3

48、线-8 线译码器和门电路设计组合逻辑电路,使Y=BC+AB 七、数制转换写出转换步骤。 1、 (1111 )2=()10 2、 (253)8=()2 = ()16 3、 (20)10=()2= ( ) 8 八、试用 555 定时器构成施密特触发器。 已知电源电压为 15V,两个触发电平分别为4V、8V。 (1)画出电路图。 (2)画出其电压传输特性。 参考答案 答案(一) 一、填空题 1. 全 1 出 0,有 0 出 1 2. 时间、幅值、 1、0 3.高电平,低电平, 高阻状态 4. 代入规则对偶规则反演规则 5. 石英晶体暂稳态 6.高低 7. 采样保持量化编码 二、选择题 1. C 2.

49、D 3. D A 4. C 5. A 6. C 7. A 8. A 三、判断题 1. 2. 3. 4.5. 6. 7. 8. 9. 10. 四、数制转化: 1、 (11110.11 )2=( 30.75 )10 2 、 (100011.011 )2=( 143.3 )8 = ( 63.6 )16 3、 (374.51)10=( 1101110100.01010001) 8421BCD 五、逻辑函数化简 1、F= BC+AC+ A B 2、F= A B +A C + B D 六、分析电路 1、F= A B C +A BC+ A B C 2、 (1)当 D3D2D1D0=0000 时为八进制 计数器; (2)当 D3D2D1D0=0001时为七进制 计数器。 七、设计电路 1. 列真值表: 2. 逻辑表达式: ABCCABCBABCAL 3.化简得:ACBCABL 用于非门实现: ACBCABACBCABL 4.画逻辑图: 真值表: ABCL 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 其他


经营许可证编号:宁ICP备18001539号-1