数字电路复习.doc

上传人:土8路 文档编号:10048350 上传时间:2021-04-14 格式:DOC 页数:8 大小:707.50KB
返回 下载 相关 举报
数字电路复习.doc_第1页
第1页 / 共8页
数字电路复习.doc_第2页
第2页 / 共8页
数字电路复习.doc_第3页
第3页 / 共8页
数字电路复习.doc_第4页
第4页 / 共8页
数字电路复习.doc_第5页
第5页 / 共8页
点击查看更多>>
资源描述

《数字电路复习.doc》由会员分享,可在线阅读,更多相关《数字电路复习.doc(8页珍藏版)》请在三一文库上搜索。

1、一、 填空题: 1 由555定时器构成的三种电路中,(施密特触发器 )和(单稳态触发器)是脉冲的整形电路。2 逻辑函数有五种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)、(波形图)和(卡诺图 )。3 将2004个“1”异或起来得到的结果是( 0 )。4 目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( TTL )电路和( CMOS )电路。5 (101.010)2=( 5.4 )16=( 5.25 )106 (1111110)10=( 7E )16=( 126 )107 (1101)2的原码为( 11101 )2,补码为( 10011 )28 5个变量可构成 32

2、个最小项,全体最小项之和为 1 。9 施密特触发器有(两 )个稳定状态,多谐振荡器有( 0 )个稳定状态。10 四位二进制加法计数器的初始状态为0101,四个CP脉冲后它的状态为 1001 。11 TTL门电路输出高电平为 3.4 V ,阈值电压为 1.4 V。12 n变量的最小项应有()个。13 触发器按动作特点可分为基本型、 同步型 、主从型 和边沿型。14 组合逻辑电路产生竞争冒险的内因是 逻辑器件的传输延时 。15 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为 001 。16 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 5/3 V。17

3、555定时器构成的施密特触发器,当参考电压由外接电压Vco=10V提供,则回差电压为_5V_。18 如图1所示,A=0时,Y= 0;A=1,B=0时,Y= 1 。19 ,Y的最简与或式为 。20 如图2所示为TTL的门电路,EN=0时,Y为 高阻态、 ,EN=1时,Y=。21 触发器按逻辑功能可分为RS触发器、JK触发器、T触发器、T触发器和D触发器。22 四位二进制减法计数器的初始状态为0011,四个CP脉冲后它的状态为 1111 。23 按照逻辑功能的不同特点,数字电路可分为 组合逻辑电路 和 时序逻辑电路 。24 函数F=的最简对偶与或式是F=_。25 图示三态门在C=1时,F的输出状态

4、是_。26 A/D转换过程是通过取样、保持、_量化_、编码四个步骤完成的。27 施密特触发器有_2_个稳定状态,多谐振荡器_0_稳定状态。28 555定时器构成的施密特触发器,在电源电压为10V,则回差电压为_3.33V_。29 在下列图中,各门电路都是74系列TTL电路,Y1=_高阻_Y2=_1_Y3=_1_。30 编码器的逻辑功能就是把输入的( 高低电平 )信号编成对应的( 二进制代码)。31 衡量DAC和ADC性能优劣的主要标志为( 转换速度 )和(转换精度)。32 表示逻辑函数的四种方法中,_真值表_和_逻辑函数式_表示法的形式是唯一的。33 在下图中,各门电路都是74系列TTL电路Y

5、1=_高阻_,Y2=_0_, Y3=_0_. 二、选择题(每题2分,共10分)1 下列具有记忆功能的器件为( B) (A)逻辑门 (B)触发器 (C)译码器 (D)比较器2 寄存器具有(A )功能 (A)暂存 (B)长期存储 (C)可以暂存也可以长期存储3 若逻辑函数F=X+Z,则 =(C ) (A) (B) (C) Y (D) X Z4 二输入与非门的一个输入值为“0”,那么它的输出值为(B ) (A) 0 (B) 1 (C) 取决于另一输入值 5. 在接通电源之后,不需要外加触发信号,便能自动地产生矩形脉冲地器件( D )(A) 施密特触发器 (B) 单稳态触发器 (C)寄存器 (D) 多

6、谐振荡器6构成一个20进制加法计数器共需( D )个触发器(A) 2 (B) 3 (C) 4 (D) 57 A/D转换中,采样频率fs的表达式为( A) (A) fs2fmax (B) fsfmax (C) fs10fmax (D) fs10fmax8 进制减法器产生借位输出时,计数器计到( C )(A) (B) (C) 09要鉴别脉冲幅度应选(D )(A)计数器 (B)寄存器 (C)单稳态触发器 (D)施密特触发器10 .R-2R倒T型电阻网络D/A转换的什么主要由数字量的位数决定(A) (A) 分辨率 (B) 精度 (C) 转换时间11.属于时序逻辑电路的器件为(B ) (A) 逻辑门 (

7、B) 计数器 (C) 译码器 (D) 比较器12. 若函数为,则反函数为 (A)(A) A( B + C ) (B) (C) A B + C13. 若函数Y= A B C ,则Y = (A ) (A) (B) A + B + C (C) 14. 数字钟走时是否准确,主要取决于( C) (A)计数器 (B)分频器 (C)石英晶体振荡器15采用8线-3线优先编码器,当和为高电平,而有效时,其输出的值为( B )(A) 111 (B) 010 (C) 000 (D) 10116 JK触发器的初值为,要实现翻转Qn+1=0时,J、K端的取值为( B )(A) J=1, K=0 (B) J=1, K=1

8、 (C) J=0, K=017 F(A,B,C)=ABC ,使F=1时,ABC应取(C )(A)001 (B)100 (C)110 (D)11118 某电路的输出表达式为Si=AiBiCi, ,其中为加数,为来自低位的进位,则该电路为( B)(A)1位半加器 (B)1位全加器 (C)1位全减器19 指出下列各式中哪个是四变量A,B,C,D的最小项( A ) (A) (B) (C) (D) 20 下图用555构成的电路为( B )(A) 单稳态触发器 (B) 多谐振荡器 (C) 施密特触发器 21 D触发器中,当D=1时,触发器实现( A )功能。(A) 置1 (B) 置0 (C) 计数 (D)

9、 保持22个触发器构成的计数器,可得到最大计数长度是(C )(A) (B) (C) (D)23下列电路中输出波形的频率最稳的是(C )A.555 定时器构成的多谐振荡器 B.CMOS门构成的多谐振荡器C.石英晶体多谐振荡器 D.以上三种都不对24在下列图中各门电路都是74系列TTL电路,输出端状态为高阻的电路为( A )(A) (B) (C)25 n进制减法计数器产生借位时,计数器计到(C )A.n B.n-1 C.026 用方程描述时序电路的逻辑功能,需(C )A.一个方程 B. 二个方程 C. 三个方程27 成一个29进制加法计数器共需( D )个触发器(A)2 (B)3 (C)4 (D)

10、528二输入或非门的一个输入值为“1”,那么它的输出值为( A )(A) 0 (B) 1 (C) 取决于另一输入值29 10位D/A转换器的分辨率可以表示为( A )(A) (B) (C) 30 下图中用74160构成( C )进制计数器(A)6 (B)7 (C)8 (D)9三、完成下列各问题1利用卡诺图化简逻辑函数, 给定的约束项为 +2、写出JK触发器的特征表和特征方程3、写出 RS触发器的特征表和特征方程4、利用卡诺图化简逻辑函数, 给定的约束项为=05.已知555定时器构成的多谐振荡器,如图所示,计算周期、频率和占空比。 6、如图3写出特性方程,并根据输入的波形画出输出波形。(6分)图

11、37、用基本的逻辑门 设计一个电路实现:输入是4位二进制正整数,当小于或等于10时输出为1,否则为0。(10分)8.分析图示电路逻辑,写出各触发器的激励方程,画出状态转移图,判断能否自启动。9.下图为由555定时器构成的电路,请指出电路名称,并求出回差电压UT,对应输入波形画出输出波形。10 根据给定的逻辑图写出输出逻辑表达式Y(A,B,C)(不用化简),列出真值表。11 触发器电路如图所示,对应输入波形画出Q、波形(设Q初态为0)。12 写出图示电路的驱动方程,并画出状态图(按Q1Q2Q3排列,列出所有状态)。13 用两片4选1(一片74LS153)及适当的门电路实现函数:F(A,B,C,D)=C+A+B要求:写出标准与或表达式,画出逻辑连线图, 14 用74161及适当的门电路构成十二进制计数器,要求利用同步置数端,并且置数为 2(0010),画出状态图(按Q3Q2Q1Q0排列)及逻辑连线图。15 用74160及适当的门电路构成六进制计数器,要求利用同步置数端,并且置数为 2(0010),画出状态图(按Q3Q2Q1Q0排列)及逻辑连线图。16. 试利用3线8线译码器74LS138设计一个多输出的组合逻辑电路

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 社会民生


经营许可证编号:宁ICP备18001539号-1