7《电子技术基础》复习题时序逻辑电路.docx

上传人:scccc 文档编号:12560404 上传时间:2021-12-04 格式:DOCX 页数:12 大小:135.63KB
返回 下载 相关 举报
7《电子技术基础》复习题时序逻辑电路.docx_第1页
第1页 / 共12页
7《电子技术基础》复习题时序逻辑电路.docx_第2页
第2页 / 共12页
7《电子技术基础》复习题时序逻辑电路.docx_第3页
第3页 / 共12页
亲,该文档总共12页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《7《电子技术基础》复习题时序逻辑电路.docx》由会员分享,可在线阅读,更多相关《7《电子技术基础》复习题时序逻辑电路.docx(12页珍藏版)》请在三一文库上搜索。

1、?电子技术根底?复习题时序逻辑电路一、填空题1、具有“置0、“置1、“保持与“计数功能的触发器就是 2、触发器有门电路构成,但它不同门电路功能,主要特点就是:3、 TTL型触发器的直接置 0端Rd、置1端Sd的正确用法就是4、 按触发方式双稳态触发器分为:5、 时序电路可以由组成6、时序电路输出状态的改变 7、 通常存放器应具有功能个CP时,计数器又重回初态。 个双稳触发器。0c无CP输入端,有数码输入端&通常计数器应具有功能9、 M进制计数器的状态转换的特点就是设初态后,每来10、 欲构成能记最大十进制数为999的计数器,至少需要11、同步时序逻辑电路中所有触发器的时钟端应、选择题:

2、1、计数器在电路组成上的特点就是a有CP输入端,无数码输入端 b有CP输入端与数码输入端2、按各触发器的状态转换与CP的关系分类,计数器可分为计数器。a加法、减法与加减可逆b同步与异步c二、十与M进制3、按计数器的状态变换的规律分类,计数器可分为计数器。a加法、减法与加减可逆b同步与异步c二、十与M进制4按计数器的进位制分类,计数器可分为计数器。a加法、减法与加减可逆b同步与异步c二、十与M进制5、n位二进制加法计数器有个状态,最大计数值就是°a2n-1b2nc2n-16、分析时序逻辑电路的状态表,可知它就是一只°二进制计数器b六进制计数c五进制计数器CQ2Q1Q。0000

3、100120113110411150007、分析如以下图计数器的波形图,可知它就是一只° 六进制计数器b 七进制计数器c 八进制计数器CjuwwumQiQ2&逻辑电路如以下图,当A= “ 0 ,B= “1时,C脉冲来到后JK触发器。具有计数功能 b保持原状态 c置“ 0 d置“1Q态为“ 0 时,。9、逻辑电路如以下图,分析C,S,R的波形,当 ti瞬间输出Q(c)Qn器电路如以下图,为使输10、555集成定时那么输入端6与2的电压应满足。23 UCC,UI22u32.出电压UO3由低电压变为高Ul6(b) U|6CC,U|2(c) U|63 UcC,UI21TUCCUCC3

4、 CCUCC3 CC11、 逻辑电路如图时,C脉冲来到后D触发器所示,当A= “ 0 ,B=O具有计数功能b保持原状态 c置“ 0d置“ 1 12、时序逻辑电路如图所示,原状态为“ 00当发出存放与取出指令后的新状态为( )。(a)1 1(b)1 0(c)0 113、分析某时序逻辑电路状态表,判定它就是。二进制计数器b十进制计数器c其它计数器CQQ3Q2Q100000100012001030011401005100061001710108101191100100000三、非客观题:1、由555集成定时器组成的电路如以下图。Ucc 6V, R, = 2 k ,R2 = 5、1 k , Ci =

5、0、01F,C2 =33F,C3= 100F,合上开关S,8扬 声器发 出声响,试 分另U计算RP = 0与RP = 100 k时的声响频率。C12:逻辑电路图及C,SD,RD的波形,试画岀输岀Q0,Q1的波形设Q0,Q1的初始状态均为“ 0。"1"3、逻辑电路图与C脉冲的波形,试写出Fo与F1的逻辑式,并列岀F0,F1的状态表设Q0,Q1初始状态均为“ 0。厂IFo4、试列出如下所示逻辑电路图的状态表?画出波形图,并指出就是什么 类型的计数器设Qo,Qi的初始状态均为“ 0。FD5、列出逻辑电路图的状态表,写出输出F的逻辑式,画出输出Qo,Qi及F的波 形图,计算F的脉宽

6、tw与周期T设C脉冲频率为1 kHz ,各触发器初始状态均 为 “0 。C _ _ _厂厂1 QiCQiQ0F0123456、非客观题输出Qo,Qi的波形设Qo,Qi的初始逻辑电路图及C脉冲波形,试画出 状态均为“ 0。7、逻辑电路如以下图,各触发器的初始状态为“ 0,C脉冲的波形。 试画出输出Q0,Q1与F的波形图。8、逻辑电路图及C脉冲的波形,各触发器的初始状态均为0,画出输出Qo,QiQ的波形。Qi _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _ _Q29、逻辑电路如以下图,各 触发器的 初始状态为“ 0 试画出Q0,Q1的波形。假设C与A的波形。AQoQiA _IQ

7、Qi10、由555集成定时器组成的电路如以下图。HL为信号灯,Ucc 12V ,R-i = 27 k , & = 15 k, RP = 500 k,C1= 0、01F,C2 = 50F,C3= 50F。试求:当RP的阻值调到最大时,信号灯HL 亮与灭的时间为多少?HL11、试分析以下图电路的逻辑功能,并画出其状态转换图与工作波形设触发器的初态为零1 一LJ-7>C11K。CP31A1J-0>11K?电子技术根底?复习题-时序逻辑电路参考答案一、填空题:1、JK触发器2、有记忆功能3、有小圆圈时,不用时接高电平“ 1 ;没有小圆圈时,不用时接低电平“ 04、电平触发、主从触发

8、与边沿触发5、触发器或触发器与的组合门电路6、与时序电路该时刻输入信号的状态与时序电路的原状态有关7、存数、取数、清零与置数&清零、置数、累计 CP个数9、M10、2N 1 999 N 1011、连在一起、选择题:1、(b)、 2、 (b )、3、 (a 卜4、(c)9、(b)、10、( a )、11、(a )、12、(b)三、非客观题:1、为谐振电路RP 100k时f5、(b )、6、(c) 、7、 (a )、 8、( b )13、( b )10.386 Hz0.7( R1 Rp 2RJG2、Rp 00.7(R1 2R,)C2355 HZSdQ°Q13、逻辑式:F0 QQ1

9、F1Q Q0状态表CQ0Q1F0F100011110012111131111411114、首先根据各触发器的鼓励函数表达式画出波形图。Jo Qi, Ko "1"J1 Q, K1"1"由波形图可列岀状态表。由状态表可知这就是一个三进制计数器。由于两只触发器受同一 c脉冲控制,故为同步型。且数值就是增加的,即加法计数器,因此可知这就是一只同步三进制加法计数器。5、功6、CQ1Q0F000110112110300140115110Q1F1ms14 tw tn波形图CQ1Q0000101210300状态表能表与波形图如下,F = Q0Q1,由波形图可知:tW =2ms,3ms。C8、状态表:CQ2Q 1Q 000001001201030114100510161107111结论:三位二进制异步减法计数器QiQ29、10、信灯HL亮的时间为:3 50 10 6s 0.525 st20.7(R RpR2)C20.7 (27 103 500 103 15 103)50 10 6 s19 s11、解:异步2位二进制加法计数器

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 社会民生


经营许可证编号:宁ICP备18001539号-1