FPGA简单的组合逻辑电路设计实验报告.doc

上传人:doc321 文档编号:14946948 上传时间:2022-02-25 格式:DOC 页数:7 大小:266.50KB
返回 下载 相关 举报
FPGA简单的组合逻辑电路设计实验报告.doc_第1页
第1页 / 共7页
FPGA简单的组合逻辑电路设计实验报告.doc_第2页
第2页 / 共7页
FPGA简单的组合逻辑电路设计实验报告.doc_第3页
第3页 / 共7页
FPGA简单的组合逻辑电路设计实验报告.doc_第4页
第4页 / 共7页
FPGA简单的组合逻辑电路设计实验报告.doc_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《FPGA简单的组合逻辑电路设计实验报告.doc》由会员分享,可在线阅读,更多相关《FPGA简单的组合逻辑电路设计实验报告.doc(7页珍藏版)》请在三一文库上搜索。

1、上海电力学院实验报告实验课程名称: FPGA应用开发试验 实验项目名称: 简单的组合逻辑电路设计班 级: 姓名: 学号: 成绩:_ 实验时间: 一、 实验目的1、 掌握组合逻辑的设计方法。2、 掌握组合逻辑电路的静态测试方法。3、 加深PLD设计的过程,并比较原理图输入和文本输入的优劣。二、 实验原理根据第三章学习的VHDL硬件描述语言来设计一定功能的电路。三、 实验步骤1、 四舍五入判别电路设计一个四舍五入判别电路,其输入为8421BCD码,要求当输入大于或等于5时,判别电路输出为1,反之为0。其VHDL描述语言为:时序仿真波形为:2、 控灯电路设计四个开关控制一盏灯的逻辑电路,要求合任一开

2、关,灯亮;断任一开关,灯灭。其VHDL描述语言为:功能仿真波形为:时序仿真波形:引脚分配:程序下载:之后在DE2上验证,实验结果与设计要求一致。3、 优先排队电路设计一个优先排队电路,排队优先顺序依次为A,B,C要求输出端最高只能有一端为“1”,即只能为优先级较高的输入端对应的输出端为“1”。其VHDL描述语言为:功能仿真波形为:时序仿真波形:引脚分配:程序下载:在DE2上验证,实验结果与设计要求一致。实验连线:1、四位拨码开关连d0,d1,d2,d3信号对应的管脚。 Out1输出信号管脚接LED灯。2、四位按键开关分别连k0,k1,k2,k3信号对应的管脚。 y输出信号管脚接LED灯。3、a ,b , c信号对应管脚分别连三个按键开关。输出y1,y2,y3信号对应的管脚分别连三个LED灯。五、实验小结通过本次试验,我掌握了组合逻辑的基本设计方法。能够按照电路功能要求编写出基本的VHDL硬件描述语言,能合理的分配输入输出引脚,并能够在DE2上验证编写程序是否符合电路设计要求。当然,一开始又有对软件使用不熟练,也出现了一些问题,如引脚分配时未让输出对应LED灯,但是在自己的努力和多次实验的后,终于熟练起来。7 / 7文档可自由编辑打印

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 社会民生


经营许可证编号:宁ICP备18001539号-1