数字钟毕业论文设计.doc

上传人:李医生 文档编号:6037480 上传时间:2020-08-25 格式:DOC 页数:27 大小:310.50KB
返回 下载 相关 举报
数字钟毕业论文设计.doc_第1页
第1页 / 共27页
数字钟毕业论文设计.doc_第2页
第2页 / 共27页
数字钟毕业论文设计.doc_第3页
第3页 / 共27页
数字钟毕业论文设计.doc_第4页
第4页 / 共27页
数字钟毕业论文设计.doc_第5页
第5页 / 共27页
点击查看更多>>
资源描述

《数字钟毕业论文设计.doc》由会员分享,可在线阅读,更多相关《数字钟毕业论文设计.doc(27页珍藏版)》请在三一文库上搜索。

1、毕 业 论 文 题题 目:目:数字钟设计数字钟设计 院院 系:系:电子工程系电子工程系_ 班班 级:级: 摘要 现代生活的人们越来越重视起了时间观念,可以说是时间和 金钱划上了等号。对于那些对时间把握非常严格和准确的人或事来 说,时间的不准确会带来非常大的麻烦,所以以数码管为显示器的 时钟比指针式的时钟表现出了很大的优势。数码管显示的时间简单 明了而且读数快、时间准确显示到秒。而机械式的依赖于晶体震荡 器,可能会导致误差。数字钟是采用数字电路实现对“时”、“分” 、“秒”数字显示的计时装置。数字钟的精度、稳定度远远超过老 式机械钟。在这次设计中,我们采用 LED 数码管显示时、分、秒, 以 2

2、4 小时计时方式,根据数码管动态显示原理来进行显示,用 32768MHz 的晶振产生振荡脉冲,定时器计数。在此次设计中,电路 具有显示时间的其本功能,还可以实现对时间的调整。数字钟是其 小巧,价格低廉,走时精度高,使用方便,功能多,便于集成化而 受广大消费的喜爱,因此得到了广泛的使用。 关键字关键字:数字钟 晶振 计数 Abstract Modern life of people pay more and more attention to the concept of time, money and time on the hospital. For those in time and ac

3、curately grasp the very strict about or inaccurate, time will bring great trouble, so as to displays clock digital tube than the pointer clock showed a lot of advantages. Digital pipe display time is simple and accurate readings, time to seconds. And mechanical dependent on crystal oscillators, may

4、cause errors. A digital clock is used in digital circuit , points and second digital display timer. A digital clock accuracy and stability than old mechanical clock. In this design, we adopt LED digital display tube, minutes and seconds, when in 24 hours time, according to the principle of dynamic d

5、isplay of digital tube to show, with the crystals 32768Hz produce oscillation pulses, timer count. In this design, the circuit has its time, still can realize the function of the time. A digital clock is its small, inexpensive, high precision, easy to use and when, the function is much, facilitate i

6、ntegration by vast consumption, so it has been widely used. Key words: Digital electric clock Counter Crystal oscillator 前言 集成电路是信息产业和高新技术的核心,是推动国民经济和社 会信息化的关键技术。集成电路的产业规模和技术水平已成为国家 综合国力的一个重要标志.集成电路有体积小、功耗小、功能多等优 点,因此在许多电子设备中被广泛使用。 电子钟是人们日常生活中常用的计时工具,而数字式电子钟又 有其体积小、重量轻、走时准确、结构简单、耗电量少等优点而在 生活中被广泛应用,因

7、此本次设计就用数字集成电路和一些简单的 逻辑门电路来设计一个数字式电子钟,使其完成时间及星期的显示 功能。 本次设计以数字电子为主,分别对 1S 时钟信号源、秒计时显示、 分计时显示、小时计时显示、星期计时显示、整点报时及校时电路 进行设计,然后将它们组合,来完成时、分、秒及一星期七天的显 示并且有整点报时和走时校准的功能。 并通过本次设计加深对数字电子技术的理解以及更熟练使用计 数器、触发器和各种逻辑门电路的能力。电路主要使用集成计数器, 例如 74LS160、CD4518,译码集成电路,例如 74ls48,LED 数码管, 分频器电路,例如 CD4060,及各种门电路和基本的触发器等,很适

8、 合在日常生活中使用。 目录 1 1. .设设计计任任务务 .7 2.设计方案的选择与论证 .9 3.系统原理 .11 4.单元电路的设计 .13 4.1 振荡电路 .13 4.2 计数电路 .15 4.2.1 60 进制计数器 .15 4.2.2 24 计数器电路 .16 4.3 校时电路 .17 4.4 译码与显示电路 .18 4.5 报时电路 .20 5.整体电路 .21 5.1 电路总图 .22 5.2 元器件列表 .23 6.总结 .24 致 谢 .26 参参考考文文献献 .27 1 1. .设设计计任任务务 设计一种多功能数字钟,该数字钟具有准确计时,以数字形式 显示时、分、秒的时

9、间和校时功能。在电路中,基本功能部分由主 体电路实现,它们都要用到振荡电路提供的 1Hz 脉冲信号。在计时 出现误差时电路还可以进行校时和校分,为了使电路简单所设计的 电路不具备校秒的功能。并且要用数码管显示时、分、秒,各位均 为两位显示,扩展部分要有相应的响应电路。 任务: (1)巩固和提高学过的基础理论和专业知识; (2)提高运用所学专业知识进行独立思考和综合分析、解决实际问 题的能力; (3)培养掌握正确的思维方法和利用软件和硬件解决实际问题的基 本技能; (4)增强对实际电路的认识,掌握分析处理方法,进行试、计算等 基本技能的训练,使之具有一定程度的实际工作能力。 (5)掌握科研、资料

10、查询的基本方法以及获取新知识的能力。 (6)促使我们学习和获取新知识,掌握自我学习的能力。 (7)通过参与实际工作,使我们了解社会和工作,具备一定的实际 工作能力 (8)通过设计数字电子钟,了解电子钟的工作原理和内部构造 基本要求: (1)时间计数器电路采用 24 进制,从 00 开始到 23 后再回到 00; (2)各用 2 位数码管显示时、分、秒; (3)为了保证计时的稳定及准确,由晶体振荡器提供时间基准信号. 2.设计方案的选择与论证 1.方案设计 一个基本的数字钟电路主要由译码显示器、“时”,“分”, “秒”计数器和定时器组成。干电路系统由秒信号发生器、“时、 分、秒、”计数器、译码器

11、及显示器、电路组成。 方案一:首先构成一个 CB555 定时器产生震荡周期为一秒的标 准秒脉冲,由 74LS161 采用清零法分别组成六十进制的秒计数器、 六十进制分计数器、二十四进制时计数器和七进制的周计数器。使 用 CB555 定时器的输出作为秒记数器的 CP 脉冲,把秒记数器地进位 输出作为分记数器地 CP 脉冲,分记数器的进位输出作为时记数器的 CP 脉冲。使用 74LS48 为驱动器, BS201A 数码管作为显示器。 方案二:首先构成一个由 32768Hz 的石英晶体振荡器和由 CD4060 构成的分频器构成的产生震荡周期为一秒的标准秒脉冲,由 74LS160 采用清零法分别组成六

12、十进制的秒计数器、六十进制分计 数器、二十四进制时计数器和七进制的周计数器。使用由 32768Hz 的石英晶体振荡器和由 CD4060 构成的分频器构成的产生震荡周期为 一秒的标准秒脉冲,把秒计数器地进位输出作为分计数器的 CP 脉 冲,分计数器的进位输出作为时计数器的 CP 脉冲。使用 74LS48 为 驱动器, Dpy Green-CC 数码管作为显示器。 方案三:用专用集成电路设计的秒表另一部分是由外接电子表用石英晶体、电 阻及电容构成振荡频率为 32768Hz 的振荡器。震荡器输出经 14 级分频后在输出端 Q14 上得到 1/2 秒脉冲并送入由 1/2 CD4518 输入输出 CKC

13、REN 上升沿LH加计数 LL上升沿加计数 下降沿LX XL上升沿 上升沿LL HL下降沿 保 持 XLX全为 L 构成的二分频器,分频后在输出端 Q1 上得到秒基准脉冲. 4.2 计数电路计数电路 计数器是一种计算输入脉冲的时序逻辑网络,被计数的输入 信号就是时序网络的时钟脉冲,它不仅可以计数而且还可以用来 完成其他特定的逻辑功能,如测量、定时控制、数字运算等等。 在数字钟电路中,时间计数电路由秒个位和秒十位计数器、 分个位和分十位计数器及时个位和时十位计数器电路构成,其中 秒个位和秒十位计数器、分个位和分十位计数器为 60 进制计数 器,而根据设计要求,时个位和时十位计数器为 24 进制计

14、数器。 有了时间标准“秒”信号后,就可以根据“60 秒为 1 分” 、 “60 分为 1 小时” 、 “24 小时为 1 天”的计数周期,分别组成。将这 些计数器适当连接,就可以实现“秒” 、 “分” 、 “时” 、的计时功 能。数字钟的计数电路的设计可以用反馈清零法。当计数器正常 计数时,反馈门不起作用,只有当进位脉冲到来时,反馈信号将 计数电路清零,实现相应模的循环计数。 秒分计数器为 60 进制计数器,小时计数器为 24 进制计数器。 实现这两种模数的计数器采用集成计数器 74LS160。为十进制计数器,当时 进行十进制计数;当时,完成预置数码功能。用于“秒 钟、分钟、时钟”的个位计数时

15、,不需作任何改进。但用于“秒 钟、分钟”的十位计数时,必须逢“” (即 0110)进且清零, 用于“时钟”计数时,必须逢“” (即 0010 0100)清零。 下面将分别介绍 60 进制计数器和 24 进制小时计数器。 4.2.14.2.1 6060 进制计数器进制计数器 首先将两片 74LS160 设置成十进制加法计数器。因为 MR 为 同步置数控制端,PE 为异步置零控制端,CET 和 CEP 为计数控制 端 P0P3 为并行数据输入端 Q0Q3 为输出端 CO 为进位输出端将 CET 和 CEP 接高电平。将第一片 74ls160 计数器的进位输出 TC 接到第二片 74LS160 计数

16、器的技术控制端 CET 和 CEP.这样两片 计数器最大可实现一百进制的计数器,现要设计一个六十进制的 计数器可利用异步置零的方法实现,由于 74LS160 属于异步置数, 故当计数器输出“2Q3Q2Q1Q0、1Q3Q2Q1Q0=0110、0000时,通过 与非门电路形成一置数脉冲,使计数器归零。电路图如下所示 M R 1 PE 9 CET 10 CEP 7 CLK 2 TC 15 P0 3 Q0 14 P1 4 Q1 13 P2 5 Q2 12 P3 6 Q3 11 VDD 16 GND 8 U1 DM 74LS160AM M R 1 PE 9 CET 10 CEP 7 CLK 2 TC 1

17、5 P0 3 Q0 14 P1 4 Q1 13 P2 5 Q2 12 P3 6 Q3 11 VDD 16 GND 8 U2 DM 74LS160AM GND 1 2 3 U3A DM 74LS00M VDD cp 图图 3 3 60 进制计数器电路 4.2.24.2.2 2424 计数器电路计数器电路 (1) 电路如图 4 所 示 M R 1 PE 9 CET 10 CEP 7 CLK 2 TC 15 P0 3 Q0 14 P1 4 Q1 13 P2 5 Q2 12 P3 6 Q3 11 VDD 16 GND 8 U1 DM 74LS160AM M R 1 PE 9 CET 10 CEP 7

18、CLK 2 TC 15 P0 3 Q0 14 P1 4 Q1 13 P2 5 Q2 12 P3 6 Q3 11 VDD 16 GND 8 U2 DM 74LS160AM GND 1 2 3 U3A DM 74LS00M VDD cp 图 4 24 计数器电路 (二)电路的工作原理 同理,要设计一个二十四进制的计数器可利用异步置零的方 法实现,由于 74LS160 属于异步置数,当计数器输出 “2Q3Q2Q1Q0、1Q3Q2Q1Q0=0010、0100时,通过与非门电路形成 一置数脉冲,使计数器归零。 4.3 校时电路校时电路 (一)电路如图 5 所示 S? SW DPDT 1 2 3 U?A

19、M74HC08B1R 5 6 4 U?B DM74LS00M b5 a14 a15 VCC 图 5 校时电路 (二)电路的工作原理 当重新接通电源或走时出现误差时都需要对时间进行校正。 通常,校正时间的方法是:首先截断正常的计数通路,然后再 进行人工出触发计数或将频率较高的方波信号加到需要校正的 计数单元的输入端,校正好后,再转入正常计时状态即可。 本校时电路的作用是:当数字钟接通电源或者出现误差时, 校正时间。校时是数字钟应具有的基本功能。一般电子表都具 有时、分、秒等校时功能。为了使电路简单,在此设计中只进 行分和小时的校时。数字种启动后,每当数字钟显示与实际时间 不符进,需要根据标准时间

20、进行校时。校“秒”时,采用等待校 时。校“分”、“时”的原理比较简单,采用加速校时。 对校时电路的要求是 : 1在小时校正时不影响分和秒的正常计数 。 2在分校正时不影响秒和小时的正常计数 。 如图 5 所示,当开关打不按时其一端接的是高电平,因此 当通过一个与门和非门之后其输出的是低电平,因此当信号来 临时其处于正常计数状态,当开关向下按是其接的是低电平, 当产生的 1HZ 的电路输出低电平的时候通过与门和非门之后其 输入的是高电平,因此对电路校时或校分时,对开关的状态进 行消除抖动处理。 4.4 译码与显示电路 (一)电路如图 6 所示 BI/RBO 4 RBI 5 LT 3 A0 7 A

21、1 1 A2 2 A3 6 a 13 b 12 c 11 d 10 e 9 f 15 g 14 VCC 16 GND 8 K 1 f 2 g 3 e 4 d 5 K 6 c 8 DP 7 b 9 a 10 BI/RBO 4 RBI 5 LT 3 A0 7 A1 1 A2 2 A3 6 a 13 b 12 c 11 d 10 e 9 f 15 g 14 VCC 16 GND 8 K 1 f 2 g 3 e 4 d 5 K 6 c 8 DP 7 b 9 a 10 GND VCCVCC MR 1 PE 9 CET 10 CEP 7 CLK 2 TC 15 P0 3 Q0 14 P1 4 Q1 13

22、P2 5 Q2 12 P3 6 Q3 11 VDD 16 GND 8 U2 MR 1 PE 9 CET 10 CEP 7 CLK 2 TC 15 P0 3 Q0 14 P1 4 Q1 13 P2 5 Q2 12 P3 6 Q3 11 VDD 16 GND 8 U1 GND VCC 图 6 译码与显示电路 (二)电路的工作原理 译码是编码的相反过程,译码器是将输入的二进制代码翻译 成相应的输出信号以表示编码时所赋予原意的电路。常用的集成 译码器有二进制译码器、二十制译码器和 BCD7 段译码器、 显示模块用来显示计时模块输出的结果。 计数器 译码器 驱动器 显示器 计数脉冲 图 7 计数译码显示

23、电路方框图 (三)对电路中的主要元件及功能介绍 (1)译码器 74LS48 译码器是一个多输入、多输出的组合逻辑电路。它的工作是 把给定的代码进行“翻译” ,变成相应的状态,使输出通道中相 应的一路有信号输出。译码器在数字系统中有广泛的用途,不仅 用于代码的转换、终端的数字显示,还用于数字分配,存储器寻 址和组合控制信号等。译码器可以分为通用译码器和显示译码器 两大类。在电路中用的译码器是共阴极译码器 74LS48,用 74LS48 把输入的 8421BCD 码 ABCD 译成七段输出 a-g,再由七段 数码管显示相应的数。 74LS48 的管脚图如图 15。在管脚图中, 管脚 LT、RBI、

24、BI/RBO 都是低电平是起作用,作用分别为: LT 为灯测检查,用 LT 可检查七段显示器个字段是否能正常 被点燃。 BI 是灭灯输入,可以使显示灯熄灭。 RBI 是灭零输入,可以按照需要将显示的零予以熄灭。 BI/RBO 是共用输出端,RBO 称为灭零输出端,可以配合灭零输出 端 RBI,在多位十进制数表示时,把多余零位熄灭掉,以提高视 图的清晰度。也可用共阴译码器 74LS248,CD4511。 4.5 报时电路报时电路 电路应在整点前整点报时,即当时间在 59 分 50 秒到 59 分 59 秒期间时,报时电路报时控制信号,从而产生报时控制信号。 选蜂鸣器为电声器件,蜂鸣器是一种压电电

25、声器件,当其两 端加上一个直流电压时酒会发出鸣叫声,两个输入端是极性的, 当 59 分 59 秒来临时,经过一秒钟的报时达到整点。 图 8 报时电路 Diode 1K Q1 2N3906 LS1 Speaker VCC GND b5 5.整体电路 一个基本的数字钟电路系统主要有秒信号发生器、 “时、分、 秒、 ”计数器、译码器及显示器、电路组成。秒信号产生器是整个 系统的时基信号,它直接决定计时系统的精度,一般用石英晶体 振荡器加分频器来实现组成一个输出 1 秒的标准秒脉冲,将标准 秒信号送入“秒计数器” 。译码显示电路将“时”、 “分”、 “秒”计数 器的输出状态送到七段显示译码器译码,通过

26、七位 LED 七段显 示器显示出来。 电源原理图为: 1 2 3 4 + 2200u F + 220u F Vin 1 GN D 2 Vout 3 7805 5 V 6 V 图 9 电源电路 本电源的纹波电压很小,为 0.001V,有时甚至为 0V。满足需 要。能向总体电路提供电源 总体功能实现图: 能显示时、分、秒的时间;小时的计数为“24 翻 1” ,分和 秒的计时为 60 进位;能够校时、分;整点报时。 220V 5.1 电路总图电路总图 MR 1 PE 9 CET 10 CEP 7 CLK 2 TC 15 P0 3 Q0 14 P1 4 Q1 13 P2 5 Q2 12 P3 6 Q3

27、 11 VDD 16 GND 8 U11 MR 1 PE 9 CET 10 CEP 7 CLK 2 TC 15 P0 3 Q0 14 P1 4 Q1 13 P2 5 Q2 12 P3 6 Q3 11 VDD 16 GND 8 U12 MR 1 PE 9 CET 10 CEP 7 CLK 2 TC 15 P0 3 Q0 14 P1 4 Q1 13 P2 5 Q2 12 P3 6 Q3 11 VDD 16 GND 8 U9 MR 1 PE 9 CET 10 CEP 7 CLK 2 TC 15 P0 3 Q0 14 P1 4 Q1 13 P2 5 Q2 12 P3 6 Q3 11 VDD 16 GN

28、D 8 Q9 13 Q5 5 Q4 7 Q6 4 Q10 15 Q12 1 Q7 6 GND 8 Q13 2 Q8 14 Q14 3 CLK0 10 CLK0 9 RST 12 CLK1 11 VDD 16 BI/RBO 4 RBI 5 LT 3 A0 7 A1 1 A2 2 A3 6 a 13 b 12 c 11 d 10 e 9 f 15 g 14 VCC 16 GND 8 K 1 f 2 g 3 e 4 d 5 K 6 c 8 DP 7 b 9 a 10 BI/RBO 4 RBI 5 LT 3 A0 7 A1 1 A2 2 A3 6 a 13 b 12 c 11 d 10 e 9 f 1

29、5 g 14 VCC 16 GND 8 BI/RBO 4 RBI 5 LT 3 A0 7 A1 1 A2 2 A3 6 a 13 b 12 c 11 d 10 e 9 f 15 g 14 VCC 16 GND 8 BI/RBO 4 RBI 5 LT 3 A0 7 A1 1 A2 2 A3 6 a 13 b 12 c 11 d 10 e 9 f 15 g 14 VCC 16 GND 8 K 1 f 2 g 3 e 4 d 5 K 6 c 8 DP 7 b 9 a 10 K 1 f 2 g 3 e 4 d 5 K 6 c 8 DP 7 b 9 a 10 K 1 f 2 g 3 e 4 d 5 K

30、6 c 8 DP 7 b 9 a 10 BI/RBO 4 RBI 5 LT 3 A0 7 A1 1 A2 2 A3 6 a 13 b 12 c 11 d 10 e 9 f 15 g 14 VCC 16 GND 8 K 1 f 2 g 3 e 4 d 5 K 6 c 8 DP 7 b 9 a 10 BI/RBO 4 RBI 5 LT 3 A0 7 A1 1 A2 2 A3 6 a 13 b 12 c 11 d 10 e 9 f 15 g 14 VCC 16 GND 8 U6 K 1 f 2 g 3 e 4 d 5 K 6 c 8 DP 7 b 9 a 10 MR 1 PE 9 CET 10 CE

31、P 7 CLK 2 TC 15 P0 3 Q0 14 P1 4 Q1 13 P2 5 Q2 12 P3 6 Q3 11 VDD 16 GND 8 MR 1 PE 9 CET 10 CEP 7 CLK 2 TC 15 P0 3 Q0 14 P1 4 Q1 13 P2 5 Q2 12 P3 6 Q3 11 VDD 16 GND 8 8 9 10 U14C DM74LS00M 5 6 4 U14B DM74LS00M 1 2 3 U14A DM74LS00M a1 a2 a3 a4 a5 a6 a7 a8 a9 a10 a11 a12 a13 a14 a15 a16 a17 a18 a19 a20

32、a21 a22 a23 a24 a1 a2 a3 a4 a5 a6 a7 a8 a9 a10 a11 a12 a13 a14 a15 a16 a17 a18 a19 a20 a21 a22 a23 a24 b1 b2 b3 b1 b2 b3 a6 a7 VDD GNDGND 12 U13A DM74LS04M a14 a15 34 U13B DM74LS04M a19 a22 GNDGND GND VCCVCCVCCVCCVCCVCC GND VCC VCCVCC VCC VCC VCC GND S2 SW DPDT S1 SW DPDT 4 5 6 U17B M74HC08B1R 1 2 3

33、 U17A M74HC08B1R 1 2 3 U18A DM74LS00M 11 12 13 U14D DM74LS00M b4 b4 a6 a7 b5 b5 a14 a15 VCC VCC12 Y1 XTAL 1M GND CLK 1 EN 2 RESET 7 Q0 3 Q1 4 Q2 5 Q3 6 U15A cd4518 GND VCC Diode 1K Q1 2N3906 LS1 Speaker VCC GND b5 VCC 100pF C2 Cap 5/20pF C1 图 10 数字钟电路 5.2 元器件列表元器件列表 表三:元器件列表表三:元器件列表 CommentDescripti

34、onFootprintLibRefQuantity Cap Var Variable or Adjustable Capacitor C1210Cap Var1 CapCapacitorRAD-0.3Cap1 Diode High Conductance Fast Diode DO-35Diode 1N9141 Dpy Green-CC 7.62 mm Black Surface Green 7- Segment Display: CC, RH DP LEDDIP-10Dpy Green-CC6 SpeakerLoudspeakerPIN2Speaker1 2N3906 PNP General

35、 Purpose Amplifier TO-92A2N39061 Res2ResistorAXIAL-0.4Res244 SW DPDTSwitchSOT23-6SW DPDT2 DM74LS48N BCD to 7-Segment Decoder N16EDM74LS48N6 DM74LS160AM Synchronous Presettable BCD Decade Counter M16A_NDM74LS160AM6 DM74LS04MHex InverterM14A_NDM74LS04M1 DM74LS00M Quad 2-Input NAND Gate M14A_NDM74LS00M

36、2 cd4518Dual BCD Up Counter620-10MC14518BCL1 CD4060BCM 14-Stage Ripple Carry Binary Counter M16A_NCD4060BCM1 M74HC08B1R Quad 2-Input AND Gate DIP14M74HC08B1R1 XTALCrystal OscillatorR38XTAL1 6.总结 1.遇到的问题及解决 在连接六十进制的进位及二十四进制的接法中,要求熟悉逻 辑电路及其芯片各引脚的功能,那么在电路出错时便能准确地找 出错误所在并及时纠正了. 在设计电路中,输出不一定是从 Vo 端口输出,例如

37、六十进制 的输出就不是从 Vo 输出,而是从与非门的输出接反向器 74LS00 输出来作为下一个计数的输入脉冲。 2.设计体会 这次对数字钟的设计,让我了解了关于数字钟的原理与设计 理念,加强了我们动手、思考和解决问题的能力。在此次的数字 钟设计过程中,我更进一步地熟悉了芯片的结构及掌握了各芯片 的工作原理和其具体的使用方法,巩固和加强了课本知识.在计 数模块上面有以前的经验,设计技术模块很快就得出了正确的结 果,虽然跟实验室用得芯片不一样,但原理不一样,我也得出结 论,不同的电路可以实现同样的功能,我们应该设计最简单,最 经济,最实用的电路。当然这个不一定所有条件都符合,找到一 个最大限度满

38、足各种条件的方案是我们设计的目标。认识来源于 实践,实践是认识的动力和最终目的,实践是检验真理的唯一标 准 通过本次毕业设计,我明白了一个道理:无论做什么事情,都必 需养成严谨,认真,善思的工作作风.我这毕业设计由于我采用的是 数字电路来实现的,所以电路较复杂,但是容易理解. 通过这次设计,我还掌握了制 PCB 的一系列步骤,我又掌握 了些元器件的用途以及它们的参数、性能。这次的设计电路我用 到了计数器、译码器等,通过自己分析和设计更好地运用了它们, 而且还学会了它们更多的功能,发现它们的功能远比书上说的多 很多,可以利用不同的接法设计出各种各样不同的电路出来。这 次设计提高了我理论和实践相结

39、合的能力,增加了把理论用于实 践的兴趣,同时也提高了我分析问题和解决问题的能力。没有最 好,只有更好。我相信通过这一次的毕业设计之后,我以后会更 加努力,用严谨的科学态度去面对一切。认识来源于实践,实践 是认识的动力和最终目的,实践是检验真理的唯一标准。 致 谢 毕业设计完成了,在这个过程中我学到了很多东西。首先我 要感谢我的指导老师马茵老师,她在我完成论文的过程中,给予 了我很大的帮助。在论文开始的初期,我对于论文的结构以及文 献选取等方面都有很多问题,整体构思不是很明确,段落层次也 不是很清晰,老师详细给我分析论文的写作过程,从论文的题目, 论文的内容,论文的脉络,都给我详细的指导。在我论

40、文的进展 过程中,老师也及时给我解决疑惑,并且监督我论文的进展过程, 非常感谢!但是惭愧的是,我没有及时完成任务,论文也时有偏 差出现,经过了曲折的过程,老师也耐心的给我激励,非常感谢! 我想,毕业论文的过程不仅仅是一个完成一篇论文的过程, 而是一个端正态度的过程,是总结大学三年的一个过程,是在踏 入社会前的历练过程。这个过程将使我受益匪浅! 参参考考文文献献 1康华光.电子技术基础.数字部分 北京:高等教育出版社,2000 2顾永杰.电工电子技术实训教程.上海:上海交通大学出版社, 1999 3陈小虎.电工实习(I).北京:中国电力出版社,1996 4焦辎厚.电子工艺实习教程.哈尔滨:哈尔滨

41、工业大学出版社, 1993 5陈 坚.电力电子学M.北京:高等教育出版社,2002 6宋春荣.通用集成电路速查手册.山东科学技术出版社,1995 吗7高吉祥.电子技术基础实验与课程设计.电子工业出版社, 2002 8吕思忠.数子电路实验与课程设计.哈尔滨工业大学出版社, 2001 9谢自美.电子线路设计、实验、测试.华中理工大学出版社, 2000 10王琉银.脉冲与数字电路.高等教育出版,1985 11美M.Morris Mano.Digital Design.北京:高等教育出版社, 2002 12美 JohnM Yarbrough .DIGITAL LOGIC APPLICATIONS AND DESIGN.北京:机械工业出版社,2002

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 科普知识


经营许可证编号:宁ICP备18001539号-1