1、第一组:计算题一、本题20分试写出图示逻辑电路的逻辑表达式,并化为最简与或式。解:二、本题25分时序逻辑电路如图所示,已知初始状态Q1Q000。1试写出各触发器的驱动方程;2列出状态转换顺序表;3说明电路的功能;解:1,;2001001 3三进制移位计数器三、本题30分由集成定时器555组成的电路如图所示,已知:R1R210k,C5F。1说明电路的功能;2计算电路的周期和频率。解:1多谐振荡器电路2T17s,T23.5s 四、本题25分用二进制计算器74LS161和8选1数据选择器连接的电路如图所示,1试列出74LS161的状态表;2指出是几进制计数器;3写出输出Z的序列。解:1状态表如图所示
2、2十进制计数器3输出Z的序列是0010001100CPQDQCQBQAZ000110101000201011301100401110510000610011710101810110911000第二组:计算题一、本题20分逻辑电路如图所示,试答: 1、写出逻辑式并转换为最简与或表达式,2、画出用与门及或门实现的逻辑图。二、本题25分试用与非门设计一个三人表决组合逻辑电路,要求在A有一票决定权的前提下遵照少数服从多数原则,即满足:1、A=1时,F一定等于1,2、A、B、C中有两2个以上等于1,则输出F=1。试:1写出表决电路的真值表;2写出表决电路的逻辑表达式并化简;3画出用与非门设计的逻辑电路图
3、解:1真值表ABCF000000100100011110011011110111112表达式:3逻辑电路图三、本题30分已知逻辑电路图及C脉冲波形,试:1写出各触发器的驱动方程;2列出逻辑状态表;3画出输出,的波形设,的初始状态均为0。答:状态表波形图四、本题25分由555集成定时器组成的电路如图1 所示。已知电容C100,输入和输出的波形如图2 所示。试 说明由555 集成定时器和R、C组成的是何种触发器单稳态、双稳态、无稳态, 对应输入和输出的波形画出电容C 的电压波形图,3求电阻R 的值。答:第三组:计算题一、本题20分逻辑电路如图所示,写出逻辑式并化简成最简与或表达式,画出逻辑电路图
4、解:F=逻辑图如下二、本题25分试用与非门设计一个三人表决组合逻辑电路,要求在A有一票否决权的前提下遵照少数服从多数原则,即满足:1、A=0时,F一定等于0,2、A、B、C中有2个以上等于1,则输出F=1。试:1写出表决电路的真值表;2写出表决电路的逻辑表达式;3画出用与非门设计的逻辑电路图。解:真值表如下A B C F0 0 0 00 0 1 00 1 0 00 1 1 01 0 0 01 0 1 11 1 0 11 1 1 1F=逻辑图如下三、本题30分已知逻辑电路图及C脉冲波形,试:1写出各触发器的驱动方程;2列出逻辑状态表;3画出输出,的波形设,的初始状态均为0。解:J0=,K0=1,J1=Q0,K1=1Q1 Q0 0 0 0 10 1 1 0 1 0 0 01 1 0 0波形图如下方所示四、 本题25分由555 集成定时器组成的电路如图1 所示。已知电容C10F,电阻R=100K,输入的波形如图2 所示。试:1说明由555集成定时器和R、C组成的是何种触发器单稳态、双稳态、无稳态;2求输出脉冲的宽度的值;3画出电容电压和输出电压的波形。解:构成单稳态触发器,输出脉冲宽度tw=1.1RC=1.1Suc的波形如上图所示13 / 13