74HC164中文资料及引脚功能图.doc

上传人:scccc 文档编号:13710421 上传时间:2022-01-22 格式:DOC 页数:4 大小:113.50KB
返回 下载 相关 举报
74HC164中文资料及引脚功能图.doc_第1页
第1页 / 共4页
74HC164中文资料及引脚功能图.doc_第2页
第2页 / 共4页
74HC164中文资料及引脚功能图.doc_第3页
第3页 / 共4页
74HC164中文资料及引脚功能图.doc_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《74HC164中文资料及引脚功能图.doc》由会员分享,可在线阅读,更多相关《74HC164中文资料及引脚功能图.doc(4页珍藏版)》请在三一文库上搜索。

1、74HC164引脚图与中文资料8位串入、并出移位寄存器1.概述74HC164、74HCT164 是高速硅门 CMOS 器件,与低功耗肖特基型 TTL (LSTTL) 器 件的引脚兼容。74HC164、74HCT164是8位边沿触发式移位寄存器,串行输入数据,然 后并行输出。数据通过两个输入端(DSA或DSB )之一串行输入;任一输入端可以用作高电平使能端,控制另一输入端的数据输入。两个输入端或者连接在一起,或者把不用的输入 端接高电平,一定不要悬空。时钟(CP)每次由低变高时,数据右移一位,输入到QO, Q0是两个数据输入端(DSA 和DSB)的逻辑与,它将上升时钟沿之前保持一个建立时间的长度

2、。主复位(MR)输入端上的一个低电平将使其它所有输入端都无效,同时非同步地清除 寄存器,强制所有的输出为低电平。2.特性 ?门控串行数据输入?异步中央复位?符合JEDEC标准no. 7A ?静电放电(ESD)保护: HBM EIA/JESD22-A114-B MM EIA/JESD22-A115-A?多种封装形式?额定从-40 C至+85 3.功能图超过2000 V超过200 V。C 和-40 C 至 +125 C。CFQ04一 015Q26Q31004311Q512一巫91307DSB一)图1.逻辑符号SRG8R10345e10111213丄2图2. IEC逻辑符号图3.逻辑图图4.功能图4.引脚信息DSA Twm vccDSB |T回Q7C叵12 QflQ1 T164W| QE02 E迴3叵T MRSND TXI CP图5. DIP14、S014、SS0P14和TSS0P14封装的引脚配置引脚说明符号引脚说明DSADSB1数据输入1数据输入Q0Q336输出GND7地(0 V)CP8时钟输入(低电平到高电平边沿触发)/M/R9中央复位输入(低电平有效)Q4Q71013输出VCC14正电源

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 社会民生


经营许可证编号:宁ICP备18001539号-1