1、XXXXXX学年第X学期数字电子技术期末复习题第一部分题目一、判断题(每题2分,共30分。描述正确的在题号前的括号中打“”,错误的打“X”)【】1、二进制有。9十个数码,进位关系为逢十进一。【】2、(325)8(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。】4、在二进制与十六进制的转换中,有下列关系:(100111010001)=(9Dl)16】5、8421BCD码是唯一能表示十进制数的编码。【16、十进制数85的8421BCD码是IOIIO1。【17、格雷码为无权码,8421BCD为有权码。【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。【1
2、9、逻辑变量的取值,1比0大。】10、在逻辑代数中,逻辑变量和函数均只有。和1两个取值,且不表示数量的大小。【】11、逻辑运算1+1=1【】12、逻辑运算A+l+0=A】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=O成立。】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。16、AB+AC+BC=AB+AC【】17、逻辑函数表达式的化简结果是唯一的。【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。】19、n个变量组成的最小项总数是2n个。【120、逻辑函数的化简方法
3、主要有代数化简法和卡诺图化简法。【】21、逻辑函数化简过程中的无关项一律按取值为0处理。【122、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。】23、TrL或非门的多余输入端可以接高电平。【124、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“O”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。【125、将三输入与非门中的两个输入端都接高电平,就可以实现非门功能。】26、基本的逻辑关系有与、或、非三种,其实现单元电路分别为与非门和或非门两种。】27、CMOS门电路的输入电流大于TTL门电路的输入电流。】28、组合逻
4、辑电路的基本组成单元是门电路。129、组合电路没有记忆功能。】30、组合电路是一种具有记忆功能的逻辑电路。【131、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。【132、译码器的逻辑功能是将输入的二进制代码转换成对应的输出信号输出。】33、全加器只能用于对两个1位二进制数相加。【134、加法器是用于对两组二进制数进行比较的电路。【】35、数值比较器的功能是对两个位数相同的二进制数的大小进行比较。【)36、八选一数据选择器的地址输入端有8个。】37、基本RS触发器是最基本的触发器,它只具有置O置1的功能。【138、触发器按逻辑功能划分可以分为RS、JK、D、T、T五种。【139
5、触发器的逻辑功能描述方法只有真值表和特征方程两种。【140、D触发器的特征方程是:Qnl=DQn【】41、当JK触发器的输入端JK连在一起并置为“1”时,其特征方程为:Qnl=Qn【】42、当J=K=O时,JK触发器具有翻转计数功能。【143、不同逻辑功能的触发器不能相互转换。【144、时序电路不含有记忆功能的器件。145、时序逻辑电路的输出状态只与该时刻输入变量的取值有关,与电路原来的输出状态无关。二、填空题(每题2分,共20分)1、k11IUIUUU2=I乙O=1J62、(OIUlOoO)阚BCD=(=()1。3、(152)lfl=()2=()4、逻辑代数中的变量称为逻辑变量,其取值只有
6、和两种可能。5、逻辑代数的三种基本逻辑关系是与逻辑、和6、实现三种基本逻辑关系的门电路分别是和非门。7、逻辑代数中与普通代数相似的定律有交换律、8、逻辑代数的三个基本规则是:规则、规则和反演规则。9、常用的逻辑函数的化简方法有法和法。10、正逻辑是用1表示:用0表示11、逻辑函数的逻辑功能通常可用、卡诺图、波形图、和逻辑电路图等五种方法表示。12、对于n个变量组成的最小项,任意两个最小项之积恒为,全体最小项之和恒为13、在数字电路中,二极管一般是工作在开关状态。当外加电压为正向电压时,二极管,当外加电压为反向电压时,二极管14、逻辑门电路的参数中,U表示,U表示15、逻辑门电路的参数中,UoH
7、表示,Uo表示16、ITL电路的输出高电平为y,输出低电平为Vo17,按照逻辑功能的不同,可以将逻辑电路划分为和两大类。18、组合逻辑电路的功能特征是没有功能,电路结构的基础单元是19、组合逻辑电路的特征是其输出状态只与该时刻的有关,而与电路原来的无关。20、组合逻辑电路的分析主要是根据给定的逻辑图写出和并总结出电路的逻辑功能。21、根据编码的数制不同,编码器可以分为编码器和编码器两种。22、将842IBCD码翻译成十个对应输出信号的申路称为842IBCD译码器,它有个输入端,个输出端。23、一位二进制全加器有两个输出端,一个是S,另一个是C,o24、常用的消除竞争冒险的方法主要有和加选通脉冲
8、等。25、触发器接收信号之前的状态称为,用表示。26、触发器接收信号之后的状态称为,用表示。27、RS触发器具有置0、和三种逻辑功能28、D触发器的特征方程为,JK触发器的特征方程为29、T触发器只有和_两个逻辑功能。30、根据触发器的电路结构特点,可以分为基本触发器、同步触发器、触发器和触发器几种类型。三、单项选择题(每题2分,共30分。将正确答案填入题号前的括号中。)】1、(56)10转换成二进制等于:A、110000B、IllOOOC、IlllOOD、110001】2、(44)10转换成十六进制等于:A、IBB,2BC、ICD、2C3、下列各数中,最大的是:A、(86)10B、(IOiO
9、III)2C、(56)16D、(126)814、下列不属于有权码的是:A、余3码B、8421码C、5421码D、2421码5、842IBCD码(OO(Ho100(HlO)842IBCP对应的十进制数是A、326B、246C、146D、86L16、十进制数(36)10的余3码是:A、01101001B、00110110C、11000011D、101010117、二进制数运算:1+1=A、0B、1C、10D、28、逻辑运算A+A=A0B、1C、AD、A9、逻辑运算AA=A、0B1C、AD、A】10、逻辑运算A-B=A、A+BB、ABC、A+BD、AB】11、逻辑运算A+OA+1A=A、OB、1C、
10、AD、A112、逻辑运算AB+AB+AB+AB=A、OB、1C、A田BD、AOB113、设A、B均为逻辑变量,则下列逻辑关系正确的是:A、AB=ABB、A+B=A+BC、A(A+B)=BD、(A+B)(A+B)=A114、逻辑符号)1A一表示:B一A、【115、与非门B、或门C、异或门D、同或门A、下列逻辑符号中,异或门电路是:B、C、ABD、B一1116、输入端任意一个及以上为O时,输出为0;输入全为1时,输出为1的电路是:A、同或门B、或门与门D、异或门】17、“输入有1,输出为0;输入全0,输出为1”的逻辑关系是:A、或非关系B、同或关系C、与非关系D、异或关系】18、“输入相同,输出为
11、0;输入相异,输出为1”的逻辑关系是:A、或非关系B、同或关系C、与非关系D、异或关系J19、两输入与非门的输入信号为以下哪个组合时输出为0?A、0,0B、0,1C、1,0D、1,1【120、下列异或运算表示式中,正确的表示式是:A、0田0=1B、0田1=1C、1田0=0D、1田1=1J21、四个逻辑变量A、B、C、D组成的最小项ABCD的编号是:Am5B、mlCmD、ml5】22、“TTL电路”的含义是:A、PMOS管与NMOS管组成的互补电路B、二极管-三极管逻辑门电路C、三极管-三极管逻辑门电路D、二极管-二极管逻辑门电路123、“CMOS电路”的含义是:A、PMoS管与NMOS管组成的
12、互补电路B、二极管-三极管逻辑门电路C、三极管-场效应管逻辑门电路D、二极管-二极管逻辑门电路24、集电极开路门的简称是:A、OB门B、OE门C、OC门D、OD门【125、下列门电路中,能够进行线与连接的是:A、与门B、与或非门C、OC门D、三态门126、CMOS集成门电路的多余输入端在应用时不可以:A、接高电平B、接低电平C、悬空D、并联使用】27、在实际TTL门电路中,输出高电平为3.6V,低电平为:A、OVB、0.1VC、0.3VD、0.7V【128、用半加器实现算术运算1+1,其本位和S输出为:A、OB、1C、10D、229、可以对一组8421BCD码进行译码的电路是:A、3线/8线译
13、码器B、3线/10线译码器C、4线/10线译码器D、4线/16线译码器130、在下列逻辑电路中,是组合逻辑电路的是:A、译码器B、触发器C、计数器D、寄存器31、在下列逻辑电路中,不是组合逻辑电路的是:A、编码器;B、译码器;C、寄存器;D、全加器;【)32、二进制编码器的作用是:A、用十进制数码表示二进制数码B、用十进制数码表示八进制数码C、用十进制数码表示不同的信号D、用二进制数码表示不同的信号33、某种二进制编码器的输入端有8条线,其输出端线数应该是:A、CP=O1144、触发器B、CP=IC、CP上升沿D、CP下降沿A、1B、2C、3134、八路数据分配器,其地址输入端有:D、4A、3
14、个B、4个C、6个D、8个135、全加器输出信号中的S表示:A、进位输出B、本位和C、加位D、被加位136、Qn+1称为触发器的:A、原态B、现态C、次态D、状态137、RS触发器不具有的功能是:A、保持B、翻转C、置1D、置0】38、与非门构成的基本RS触发器,当输入同时0时,其输出状态为:A、0B、1C、由1变。D、无意义】39、RS触发器的约束条件是:A、RS=IB、RS=OC、R+S=0D、R+S=l140、要使JK触发器在时钟脉冲作用下,实现输出Qnl=Qn,则输入端信号应为:A、J=K=OB、J=K=IC、J=I9K=OD、J=O9K=I141、D触发器的状态方程是:A、Qnl=D
15、B、Qnl=DC、Qnl=QnD、Qnl=Qn42、T触发器的状态方程是:A、Qnl=TB、Qnl=T田1C、Qnl=T田0D、Qnl=Qn143、r触发器具有的逻辑功能是:A、保持B、翻转C、置1D、置0【145、以下电路中,属于时序逻辑电路的是:A、编码器;B、译码器;C、数据选择器D、计数器四、综合题(每题10分,共60分)1、证明逻辑恒等式。用真值表证明)(2)用基本定律和运算规则证明:+=+2、将下列逻辑函数化简成最简与或式。公式法:1=+(2)卡诺图法:(,)=Z(0,2,4,5)63、将下列逻辑函数化简成最简与或式。(1)公式法:=(田)+卡诺图法:(,)=2(0,1,2,5)6
16、4、分析下图所示组合逻辑电路的逻辑功能。5、采用与非门设计一个三变量不一致电路。6、将维持一阻塞式D触发器按下图连接,试画出对应CP时钟脉冲下,Q端输出波形。触发器初始状一、判断题第二部分答案1、X;2、X;3、4;4、4;5、X;6、X;7、q;8、q;9、X;1O、;Ih;12、X;13x;14X;15;16、;17、X;1821、X;22、;23、X;24、X;25、;26、X;27、X;28、;19、X;20、;29、;30、;31、X;32、;33、X;34、X;35、;36、X;37、X;38、;39、X;40;41、二、填空题1、233,E9;4、0,1;7、结合律,分配律;10
17、高电平,低电平;13、导通,截止;16、3.6,0.3;19、输入,悻;22、四,十;25、现态,Qn28、Qnl=DQnl=JQ2、1001110,78;5、或逻辑,非逻辑;8、代入,对偶;11、逻辑函数表达式,真值表;14、输入高电平,输入低电平;17、组合逻辑电路,时序逻辑电路;20、逻辑函数表达式,真值表;23、本位和,进位;26、次态,Qn+1KQ;-29、保持,翻转;3、10011000,230;6、与门,或门;9、代数(公式),卡诺图;12、0,1;15、输出高电平,输出低电平;18、记忆,逻辑门电路;21、二进制,非二进制;24、接滤波电容,修改逻辑设计:27、置1,保持;3
18、0、主从,边沿;;42、;43、;44、;45、o三、题1、B;2、D;3、B;4、A;6、A;7、C;8、B;9、A;10、C;11、D;12、B;13、D;14、B;15、C;16、C;17、A;18、D;19、D;20、B;21、C;22、C;23、A;24、C;25、C;26、C;27、C;28、A;29、C;30、A;31、C;32、D;33、C;34、A;35、B;36、C;37、B;38、D;39、B;40、B;41、A;42、B;43、B;44、D;45、Do四、综合题1、证明逻辑恒等式(1)真值表如下:ABCABACC(AB)(AC)(B(AB)(AC)00000000010
19、1000001111100000010000110111111证毕7(2)证明:(反演规则)(分配律)(互补律、冗余律)(分配律)AB+AC+BC=(A+B)(A+C)(B+C)=(AA+AC+AB+BC)(B+C)=(AC+AB)(B+C)=ABC+ACC+ABB+ABC=ABC+ABC(互补律)证毕2、将下列逻辑函数化简成最简与或式。(1)解:Y1=AB+ABD+AC+BCD=AB+AC+BCD=AB+AC(2)解:Y2=AB+C3、将下列逻辑函数化简成最简与或式。解:1=(A田B)C+ABC+ABC=(AB+AB)C+ABC+ABC=ABC+ABC+ABC+ABC=(AB+AB+AB+A
20、B)C=I-C=C解:Y2=AB+BC+BC4、解:(1)写逻辑表达式(2)化简逻辑表达式Y=ACY1=AB(AOB)C=AB+(A田B)O=AB+(AB+AB)CAB+ABC+ABCA(B+BC)+B(A+AC)=A(B+C)+B(A+C)=AB+AC+BC(3)列真值表ABCYY,0000000101000101101000110101101011111(4)写逻辑功能根据真值表可知,该逻辑电路具有全加器的功能。其中A、B为本位输入,C为低位进位输入;输出丫2为本位和,Yl为向高位的进位输出。5、解:(1)变量设定根据题目要求,本电路需要三个输入变量,一个输出变量。(2)变量赋值设三个输入变量分别为A、B、C,输出变量为Y,当Y=I时表示三个输入变量不一致,当Y=O时表示三个输入变量一致。(3)列真值表根据以上设定,列出真值表如下:ABCY000000110101011110010110110(4)写表达式并化简,转化为与非一与非表达式根据真值表,写出Y的表达式如下:Y=ABC+ABC转化为与非一与非表达式Y=ABCABC(5)画出逻辑图根据上述逻辑表达式,画出逻辑电路图如下:6.解:分别写出两个触发器的输出状态方程如下:Qfl=QQ尹=Qj画出对应Q端输出波形如下:a11口1111Q1Q2